1f70f23ccSOleksandr Tymoshenko /*- 2f70f23ccSOleksandr Tymoshenko * Copyright (c) 2012 Semihalf. 3f70f23ccSOleksandr Tymoshenko * All rights reserved. 4f70f23ccSOleksandr Tymoshenko * 5f70f23ccSOleksandr Tymoshenko * Redistribution and use in source and binary forms, with or without 6f70f23ccSOleksandr Tymoshenko * modification, are permitted provided that the following conditions 7f70f23ccSOleksandr Tymoshenko * are met: 8f70f23ccSOleksandr Tymoshenko * 1. Redistributions of source code must retain the above copyright 9f70f23ccSOleksandr Tymoshenko * notice, this list of conditions and the following disclaimer. 10f70f23ccSOleksandr Tymoshenko * 2. Redistributions in binary form must reproduce the above copyright 11f70f23ccSOleksandr Tymoshenko * notice, this list of conditions and the following disclaimer in the 12f70f23ccSOleksandr Tymoshenko * documentation and/or other materials provided with the distribution. 13f70f23ccSOleksandr Tymoshenko * 14f70f23ccSOleksandr Tymoshenko * THIS SOFTWARE IS PROVIDED BY THE AUTHOR AND CONTRIBUTORS ``AS IS'' AND 15f70f23ccSOleksandr Tymoshenko * ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE 16f70f23ccSOleksandr Tymoshenko * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE 17f70f23ccSOleksandr Tymoshenko * ARE DISCLAIMED. IN NO EVENT SHALL THE AUTHOR OR CONTRIBUTORS BE LIABLE 18f70f23ccSOleksandr Tymoshenko * FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL 19f70f23ccSOleksandr Tymoshenko * DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS 20f70f23ccSOleksandr Tymoshenko * OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) 21f70f23ccSOleksandr Tymoshenko * HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT 22f70f23ccSOleksandr Tymoshenko * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY 23f70f23ccSOleksandr Tymoshenko * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF 24f70f23ccSOleksandr Tymoshenko * SUCH DAMAGE. 25f70f23ccSOleksandr Tymoshenko */ 26f70f23ccSOleksandr Tymoshenko 27f70f23ccSOleksandr Tymoshenko #include <sys/cdefs.h> 28f70f23ccSOleksandr Tymoshenko __FBSDID("$FreeBSD$"); 29f70f23ccSOleksandr Tymoshenko 30f70f23ccSOleksandr Tymoshenko #include <sys/param.h> 31f70f23ccSOleksandr Tymoshenko #include <sys/systm.h> 32f70f23ccSOleksandr Tymoshenko #include <sys/kernel.h> 33f70f23ccSOleksandr Tymoshenko #include <sys/bus.h> 34f70f23ccSOleksandr Tymoshenko #include <machine/bus.h> 35f70f23ccSOleksandr Tymoshenko 36f70f23ccSOleksandr Tymoshenko #include <dev/uart/uart.h> 37f70f23ccSOleksandr Tymoshenko #include <dev/uart/uart_cpu.h> 38f70f23ccSOleksandr Tymoshenko #include <dev/uart/uart_bus.h> 39f70f23ccSOleksandr Tymoshenko #include "uart_if.h" 40f70f23ccSOleksandr Tymoshenko 41f70f23ccSOleksandr Tymoshenko #include <sys/kdb.h> 42f70f23ccSOleksandr Tymoshenko 43f70f23ccSOleksandr Tymoshenko /* PL011 UART registers and masks*/ 44f70f23ccSOleksandr Tymoshenko #define UART_DR 0x00 /* Data register */ 45f70f23ccSOleksandr Tymoshenko #define DR_FE (1 << 8) /* Framing error */ 46f70f23ccSOleksandr Tymoshenko #define DR_PE (1 << 9) /* Parity error */ 47f70f23ccSOleksandr Tymoshenko #define DR_BE (1 << 10) /* Break error */ 48f70f23ccSOleksandr Tymoshenko #define DR_OE (1 << 11) /* Overrun error */ 49f70f23ccSOleksandr Tymoshenko 50f70f23ccSOleksandr Tymoshenko #define UART_FR 0x06 /* Flag register */ 51f70f23ccSOleksandr Tymoshenko #define FR_RXFF (1 << 6) /* Receive FIFO/reg full */ 52f70f23ccSOleksandr Tymoshenko #define FR_TXFE (1 << 7) /* Transmit FIFO/reg empty */ 53f70f23ccSOleksandr Tymoshenko 54f70f23ccSOleksandr Tymoshenko #define UART_IBRD 0x09 /* Integer baud rate register */ 55f70f23ccSOleksandr Tymoshenko #define IBRD_BDIVINT 0xffff /* Significant part of int. divisor value */ 56f70f23ccSOleksandr Tymoshenko 57f70f23ccSOleksandr Tymoshenko #define UART_FBRD 0x0a /* Fractional baud rate register */ 58f70f23ccSOleksandr Tymoshenko #define FBRD_BDIVFRAC 0x3f /* Significant part of frac. divisor value */ 59f70f23ccSOleksandr Tymoshenko 60f70f23ccSOleksandr Tymoshenko #define UART_LCR_H 0x0b /* Line control register */ 61f70f23ccSOleksandr Tymoshenko #define LCR_H_WLEN8 (0x3 << 5) 62f70f23ccSOleksandr Tymoshenko #define LCR_H_WLEN7 (0x2 << 5) 63f70f23ccSOleksandr Tymoshenko #define LCR_H_WLEN6 (0x1 << 5) 64f70f23ccSOleksandr Tymoshenko #define LCR_H_FEN (1 << 4) /* FIFO mode enable */ 65f70f23ccSOleksandr Tymoshenko #define LCR_H_STP2 (1 << 3) /* 2 stop frames at the end */ 66f70f23ccSOleksandr Tymoshenko #define LCR_H_EPS (1 << 2) /* Even parity select */ 67f70f23ccSOleksandr Tymoshenko #define LCR_H_PEN (1 << 1) /* Parity enable */ 68f70f23ccSOleksandr Tymoshenko 69f70f23ccSOleksandr Tymoshenko #define UART_CR 0x0c /* Control register */ 70f70f23ccSOleksandr Tymoshenko #define CR_RXE (1 << 9) /* Receive enable */ 71f70f23ccSOleksandr Tymoshenko #define CR_TXE (1 << 8) /* Transmit enable */ 72f70f23ccSOleksandr Tymoshenko #define CR_UARTEN (1 << 0) /* UART enable */ 73f70f23ccSOleksandr Tymoshenko 74f70f23ccSOleksandr Tymoshenko #define UART_IMSC 0x0e /* Interrupt mask set/clear register */ 75f70f23ccSOleksandr Tymoshenko #define IMSC_MASK_ALL 0x7ff /* Mask all interrupts */ 76f70f23ccSOleksandr Tymoshenko 77f70f23ccSOleksandr Tymoshenko #define UART_RIS 0x0f /* Raw interrupt status register */ 78f70f23ccSOleksandr Tymoshenko #define UART_RXREADY (1 << 4) /* RX buffer full */ 79f70f23ccSOleksandr Tymoshenko #define UART_TXEMPTY (1 << 5) /* TX buffer empty */ 80f70f23ccSOleksandr Tymoshenko #define RIS_FE (1 << 7) /* Framing error interrupt status */ 81f70f23ccSOleksandr Tymoshenko #define RIS_PE (1 << 8) /* Parity error interrupt status */ 82f70f23ccSOleksandr Tymoshenko #define RIS_BE (1 << 9) /* Break error interrupt status */ 83f70f23ccSOleksandr Tymoshenko #define RIS_OE (1 << 10) /* Overrun interrupt status */ 84f70f23ccSOleksandr Tymoshenko 85f70f23ccSOleksandr Tymoshenko #define UART_MIS 0x10 /* Masked interrupt status register */ 86f70f23ccSOleksandr Tymoshenko #define UART_ICR 0x11 /* Interrupt clear register */ 87f70f23ccSOleksandr Tymoshenko 88f70f23ccSOleksandr Tymoshenko /* 89f70f23ccSOleksandr Tymoshenko * FIXME: actual register size is SoC-dependent, we need to handle it 90f70f23ccSOleksandr Tymoshenko */ 91f70f23ccSOleksandr Tymoshenko #define __uart_getreg(bas, reg) \ 92f70f23ccSOleksandr Tymoshenko bus_space_read_4((bas)->bst, (bas)->bsh, uart_regofs(bas, reg)) 93f70f23ccSOleksandr Tymoshenko #define __uart_setreg(bas, reg, value) \ 94f70f23ccSOleksandr Tymoshenko bus_space_write_4((bas)->bst, (bas)->bsh, uart_regofs(bas, reg), value) 95f70f23ccSOleksandr Tymoshenko 96f70f23ccSOleksandr Tymoshenko /* 97f70f23ccSOleksandr Tymoshenko * Low-level UART interface. 98f70f23ccSOleksandr Tymoshenko */ 99f70f23ccSOleksandr Tymoshenko static int uart_pl011_probe(struct uart_bas *bas); 100f70f23ccSOleksandr Tymoshenko static void uart_pl011_init(struct uart_bas *bas, int, int, int, int); 101f70f23ccSOleksandr Tymoshenko static void uart_pl011_term(struct uart_bas *bas); 102f70f23ccSOleksandr Tymoshenko static void uart_pl011_putc(struct uart_bas *bas, int); 103f70f23ccSOleksandr Tymoshenko static int uart_pl011_rxready(struct uart_bas *bas); 104f70f23ccSOleksandr Tymoshenko static int uart_pl011_getc(struct uart_bas *bas, struct mtx *); 105f70f23ccSOleksandr Tymoshenko 106f70f23ccSOleksandr Tymoshenko static struct uart_ops uart_pl011_ops = { 107f70f23ccSOleksandr Tymoshenko .probe = uart_pl011_probe, 108f70f23ccSOleksandr Tymoshenko .init = uart_pl011_init, 109f70f23ccSOleksandr Tymoshenko .term = uart_pl011_term, 110f70f23ccSOleksandr Tymoshenko .putc = uart_pl011_putc, 111f70f23ccSOleksandr Tymoshenko .rxready = uart_pl011_rxready, 112f70f23ccSOleksandr Tymoshenko .getc = uart_pl011_getc, 113f70f23ccSOleksandr Tymoshenko }; 114f70f23ccSOleksandr Tymoshenko 115f70f23ccSOleksandr Tymoshenko static int 116f70f23ccSOleksandr Tymoshenko uart_pl011_probe(struct uart_bas *bas) 117f70f23ccSOleksandr Tymoshenko { 118f70f23ccSOleksandr Tymoshenko 119f70f23ccSOleksandr Tymoshenko return (0); 120f70f23ccSOleksandr Tymoshenko } 121f70f23ccSOleksandr Tymoshenko 122f70f23ccSOleksandr Tymoshenko static void 123a0eae699SOleksandr Tymoshenko uart_pl011_param(struct uart_bas *bas, int baudrate, int databits, int stopbits, 124f70f23ccSOleksandr Tymoshenko int parity) 125f70f23ccSOleksandr Tymoshenko { 126f70f23ccSOleksandr Tymoshenko uint32_t ctrl, line; 127f70f23ccSOleksandr Tymoshenko uint32_t baud; 128f70f23ccSOleksandr Tymoshenko 129f70f23ccSOleksandr Tymoshenko /* 130f70f23ccSOleksandr Tymoshenko * Zero all settings to make sure 131f70f23ccSOleksandr Tymoshenko * UART is disabled and not configured 132f70f23ccSOleksandr Tymoshenko */ 133f70f23ccSOleksandr Tymoshenko ctrl = line = 0x0; 134f70f23ccSOleksandr Tymoshenko __uart_setreg(bas, UART_CR, ctrl); 135f70f23ccSOleksandr Tymoshenko 136f70f23ccSOleksandr Tymoshenko /* As we know UART is disabled we may setup the line */ 137f70f23ccSOleksandr Tymoshenko switch (databits) { 138f70f23ccSOleksandr Tymoshenko case 7: 139f70f23ccSOleksandr Tymoshenko line |= LCR_H_WLEN7; 140f70f23ccSOleksandr Tymoshenko break; 141f70f23ccSOleksandr Tymoshenko case 6: 142f70f23ccSOleksandr Tymoshenko line |= LCR_H_WLEN6; 143f70f23ccSOleksandr Tymoshenko break; 144f70f23ccSOleksandr Tymoshenko case 8: 145f70f23ccSOleksandr Tymoshenko default: 146f70f23ccSOleksandr Tymoshenko line |= LCR_H_WLEN8; 147f70f23ccSOleksandr Tymoshenko break; 148f70f23ccSOleksandr Tymoshenko } 149f70f23ccSOleksandr Tymoshenko 150f70f23ccSOleksandr Tymoshenko if (stopbits == 2) 151f70f23ccSOleksandr Tymoshenko line |= LCR_H_STP2; 152f70f23ccSOleksandr Tymoshenko else 153f70f23ccSOleksandr Tymoshenko line &= ~LCR_H_STP2; 154f70f23ccSOleksandr Tymoshenko 155f70f23ccSOleksandr Tymoshenko if (parity) 156f70f23ccSOleksandr Tymoshenko line |= LCR_H_PEN; 157f70f23ccSOleksandr Tymoshenko else 158f70f23ccSOleksandr Tymoshenko line &= ~LCR_H_PEN; 159f70f23ccSOleksandr Tymoshenko 160f70f23ccSOleksandr Tymoshenko /* Configure the rest */ 161f70f23ccSOleksandr Tymoshenko line &= ~LCR_H_FEN; 162f70f23ccSOleksandr Tymoshenko ctrl |= (CR_RXE | CR_TXE | CR_UARTEN); 163f70f23ccSOleksandr Tymoshenko 164*6dd028d8SIan Lepore if (bas->rclk != 0 && baudrate != 0) { 165*6dd028d8SIan Lepore baud = bas->rclk * 4 / baudrate; 166*6dd028d8SIan Lepore __uart_setreg(bas, UART_IBRD, ((uint32_t)(baud >> 6)) & IBRD_BDIVINT); 167*6dd028d8SIan Lepore __uart_setreg(bas, UART_FBRD, (uint32_t)(baud & 0x3F) & FBRD_BDIVFRAC); 168*6dd028d8SIan Lepore } 169f70f23ccSOleksandr Tymoshenko 170f70f23ccSOleksandr Tymoshenko /* Add config. to line before reenabling UART */ 171f70f23ccSOleksandr Tymoshenko __uart_setreg(bas, UART_LCR_H, (__uart_getreg(bas, UART_LCR_H) & 172f70f23ccSOleksandr Tymoshenko ~0xff) | line); 173f70f23ccSOleksandr Tymoshenko 174f70f23ccSOleksandr Tymoshenko __uart_setreg(bas, UART_CR, ctrl); 175f70f23ccSOleksandr Tymoshenko } 176f70f23ccSOleksandr Tymoshenko 177f70f23ccSOleksandr Tymoshenko static void 178a0eae699SOleksandr Tymoshenko uart_pl011_init(struct uart_bas *bas, int baudrate, int databits, int stopbits, 179a0eae699SOleksandr Tymoshenko int parity) 180a0eae699SOleksandr Tymoshenko { 181a0eae699SOleksandr Tymoshenko /* Mask all interrupts */ 182a0eae699SOleksandr Tymoshenko __uart_setreg(bas, UART_IMSC, __uart_getreg(bas, UART_IMSC) & 183a0eae699SOleksandr Tymoshenko ~IMSC_MASK_ALL); 184a0eae699SOleksandr Tymoshenko 185a0eae699SOleksandr Tymoshenko uart_pl011_param(bas, baudrate, databits, stopbits, parity); 186a0eae699SOleksandr Tymoshenko } 187a0eae699SOleksandr Tymoshenko 188a0eae699SOleksandr Tymoshenko static void 189f70f23ccSOleksandr Tymoshenko uart_pl011_term(struct uart_bas *bas) 190f70f23ccSOleksandr Tymoshenko { 191f70f23ccSOleksandr Tymoshenko } 192f70f23ccSOleksandr Tymoshenko 193f70f23ccSOleksandr Tymoshenko static void 194f70f23ccSOleksandr Tymoshenko uart_pl011_putc(struct uart_bas *bas, int c) 195f70f23ccSOleksandr Tymoshenko { 196f70f23ccSOleksandr Tymoshenko 197f70f23ccSOleksandr Tymoshenko while (!(__uart_getreg(bas, UART_FR) & FR_TXFE)) 198f70f23ccSOleksandr Tymoshenko ; 199f70f23ccSOleksandr Tymoshenko __uart_setreg(bas, UART_DR, c & 0xff); 200f70f23ccSOleksandr Tymoshenko } 201f70f23ccSOleksandr Tymoshenko 202f70f23ccSOleksandr Tymoshenko static int 203f70f23ccSOleksandr Tymoshenko uart_pl011_rxready(struct uart_bas *bas) 204f70f23ccSOleksandr Tymoshenko { 205f70f23ccSOleksandr Tymoshenko 206f70f23ccSOleksandr Tymoshenko return (__uart_getreg(bas, UART_FR) & FR_RXFF); 207f70f23ccSOleksandr Tymoshenko } 208f70f23ccSOleksandr Tymoshenko 209f70f23ccSOleksandr Tymoshenko static int 210f70f23ccSOleksandr Tymoshenko uart_pl011_getc(struct uart_bas *bas, struct mtx *hwmtx) 211f70f23ccSOleksandr Tymoshenko { 212f70f23ccSOleksandr Tymoshenko int c; 213f70f23ccSOleksandr Tymoshenko 214f70f23ccSOleksandr Tymoshenko while (!uart_pl011_rxready(bas)) 215f70f23ccSOleksandr Tymoshenko ; 216f70f23ccSOleksandr Tymoshenko c = __uart_getreg(bas, UART_DR) & 0xff; 217f70f23ccSOleksandr Tymoshenko 218f70f23ccSOleksandr Tymoshenko return (c); 219f70f23ccSOleksandr Tymoshenko } 220f70f23ccSOleksandr Tymoshenko 221f70f23ccSOleksandr Tymoshenko /* 222f70f23ccSOleksandr Tymoshenko * High-level UART interface. 223f70f23ccSOleksandr Tymoshenko */ 224f70f23ccSOleksandr Tymoshenko struct uart_pl011_softc { 225f70f23ccSOleksandr Tymoshenko struct uart_softc base; 226f70f23ccSOleksandr Tymoshenko uint8_t fcr; 227f70f23ccSOleksandr Tymoshenko uint8_t ier; 228f70f23ccSOleksandr Tymoshenko uint8_t mcr; 229f70f23ccSOleksandr Tymoshenko 230f70f23ccSOleksandr Tymoshenko uint8_t ier_mask; 231f70f23ccSOleksandr Tymoshenko uint8_t ier_rxbits; 232f70f23ccSOleksandr Tymoshenko }; 233f70f23ccSOleksandr Tymoshenko 234f70f23ccSOleksandr Tymoshenko static int uart_pl011_bus_attach(struct uart_softc *); 235f70f23ccSOleksandr Tymoshenko static int uart_pl011_bus_detach(struct uart_softc *); 236f70f23ccSOleksandr Tymoshenko static int uart_pl011_bus_flush(struct uart_softc *, int); 237f70f23ccSOleksandr Tymoshenko static int uart_pl011_bus_getsig(struct uart_softc *); 238f70f23ccSOleksandr Tymoshenko static int uart_pl011_bus_ioctl(struct uart_softc *, int, intptr_t); 239f70f23ccSOleksandr Tymoshenko static int uart_pl011_bus_ipend(struct uart_softc *); 240f70f23ccSOleksandr Tymoshenko static int uart_pl011_bus_param(struct uart_softc *, int, int, int, int); 241f70f23ccSOleksandr Tymoshenko static int uart_pl011_bus_probe(struct uart_softc *); 242f70f23ccSOleksandr Tymoshenko static int uart_pl011_bus_receive(struct uart_softc *); 243f70f23ccSOleksandr Tymoshenko static int uart_pl011_bus_setsig(struct uart_softc *, int); 244f70f23ccSOleksandr Tymoshenko static int uart_pl011_bus_transmit(struct uart_softc *); 245f70f23ccSOleksandr Tymoshenko 246f70f23ccSOleksandr Tymoshenko static kobj_method_t uart_pl011_methods[] = { 247f70f23ccSOleksandr Tymoshenko KOBJMETHOD(uart_attach, uart_pl011_bus_attach), 248f70f23ccSOleksandr Tymoshenko KOBJMETHOD(uart_detach, uart_pl011_bus_detach), 249f70f23ccSOleksandr Tymoshenko KOBJMETHOD(uart_flush, uart_pl011_bus_flush), 250f70f23ccSOleksandr Tymoshenko KOBJMETHOD(uart_getsig, uart_pl011_bus_getsig), 251f70f23ccSOleksandr Tymoshenko KOBJMETHOD(uart_ioctl, uart_pl011_bus_ioctl), 252f70f23ccSOleksandr Tymoshenko KOBJMETHOD(uart_ipend, uart_pl011_bus_ipend), 253f70f23ccSOleksandr Tymoshenko KOBJMETHOD(uart_param, uart_pl011_bus_param), 254f70f23ccSOleksandr Tymoshenko KOBJMETHOD(uart_probe, uart_pl011_bus_probe), 255f70f23ccSOleksandr Tymoshenko KOBJMETHOD(uart_receive, uart_pl011_bus_receive), 256f70f23ccSOleksandr Tymoshenko KOBJMETHOD(uart_setsig, uart_pl011_bus_setsig), 257f70f23ccSOleksandr Tymoshenko KOBJMETHOD(uart_transmit, uart_pl011_bus_transmit), 258f70f23ccSOleksandr Tymoshenko { 0, 0 } 259f70f23ccSOleksandr Tymoshenko }; 260f70f23ccSOleksandr Tymoshenko 261f70f23ccSOleksandr Tymoshenko struct uart_class uart_pl011_class = { 262f70f23ccSOleksandr Tymoshenko "uart_pl011", 263f70f23ccSOleksandr Tymoshenko uart_pl011_methods, 264f70f23ccSOleksandr Tymoshenko sizeof(struct uart_pl011_softc), 265f70f23ccSOleksandr Tymoshenko .uc_ops = &uart_pl011_ops, 266f70f23ccSOleksandr Tymoshenko .uc_range = 0x48, 267f70f23ccSOleksandr Tymoshenko .uc_rclk = 0 268f70f23ccSOleksandr Tymoshenko }; 269f70f23ccSOleksandr Tymoshenko 270f70f23ccSOleksandr Tymoshenko static int 271f70f23ccSOleksandr Tymoshenko uart_pl011_bus_attach(struct uart_softc *sc) 272f70f23ccSOleksandr Tymoshenko { 273f70f23ccSOleksandr Tymoshenko struct uart_bas *bas; 274f70f23ccSOleksandr Tymoshenko 275f70f23ccSOleksandr Tymoshenko bas = &sc->sc_bas; 276f70f23ccSOleksandr Tymoshenko /* Enable RX & TX interrupts */ 277f70f23ccSOleksandr Tymoshenko __uart_setreg(bas, UART_IMSC, (UART_RXREADY | UART_TXEMPTY)); 278f70f23ccSOleksandr Tymoshenko /* Clear RX & TX interrupts */ 279f70f23ccSOleksandr Tymoshenko __uart_setreg(bas, UART_ICR, IMSC_MASK_ALL); 280f70f23ccSOleksandr Tymoshenko 281f70f23ccSOleksandr Tymoshenko return (0); 282f70f23ccSOleksandr Tymoshenko } 283f70f23ccSOleksandr Tymoshenko 284f70f23ccSOleksandr Tymoshenko static int 285f70f23ccSOleksandr Tymoshenko uart_pl011_bus_detach(struct uart_softc *sc) 286f70f23ccSOleksandr Tymoshenko { 287f70f23ccSOleksandr Tymoshenko 288f70f23ccSOleksandr Tymoshenko return (0); 289f70f23ccSOleksandr Tymoshenko } 290f70f23ccSOleksandr Tymoshenko 291f70f23ccSOleksandr Tymoshenko static int 292f70f23ccSOleksandr Tymoshenko uart_pl011_bus_flush(struct uart_softc *sc, int what) 293f70f23ccSOleksandr Tymoshenko { 294f70f23ccSOleksandr Tymoshenko 295f70f23ccSOleksandr Tymoshenko return (0); 296f70f23ccSOleksandr Tymoshenko } 297f70f23ccSOleksandr Tymoshenko 298f70f23ccSOleksandr Tymoshenko static int 299f70f23ccSOleksandr Tymoshenko uart_pl011_bus_getsig(struct uart_softc *sc) 300f70f23ccSOleksandr Tymoshenko { 301f70f23ccSOleksandr Tymoshenko 302f70f23ccSOleksandr Tymoshenko return (0); 303f70f23ccSOleksandr Tymoshenko } 304f70f23ccSOleksandr Tymoshenko 305f70f23ccSOleksandr Tymoshenko static int 306f70f23ccSOleksandr Tymoshenko uart_pl011_bus_ioctl(struct uart_softc *sc, int request, intptr_t data) 307f70f23ccSOleksandr Tymoshenko { 308f70f23ccSOleksandr Tymoshenko struct uart_bas *bas; 309f70f23ccSOleksandr Tymoshenko int error; 310f70f23ccSOleksandr Tymoshenko 311f70f23ccSOleksandr Tymoshenko bas = &sc->sc_bas; 312f70f23ccSOleksandr Tymoshenko error = 0; 313f70f23ccSOleksandr Tymoshenko uart_lock(sc->sc_hwmtx); 314f70f23ccSOleksandr Tymoshenko switch (request) { 315f70f23ccSOleksandr Tymoshenko case UART_IOCTL_BREAK: 316f70f23ccSOleksandr Tymoshenko break; 317f70f23ccSOleksandr Tymoshenko case UART_IOCTL_BAUD: 318f70f23ccSOleksandr Tymoshenko *(int*)data = 115200; 319f70f23ccSOleksandr Tymoshenko break; 320f70f23ccSOleksandr Tymoshenko default: 321f70f23ccSOleksandr Tymoshenko error = EINVAL; 322f70f23ccSOleksandr Tymoshenko break; 323f70f23ccSOleksandr Tymoshenko } 324f70f23ccSOleksandr Tymoshenko uart_unlock(sc->sc_hwmtx); 325f70f23ccSOleksandr Tymoshenko 326f70f23ccSOleksandr Tymoshenko return (error); 327f70f23ccSOleksandr Tymoshenko } 328f70f23ccSOleksandr Tymoshenko 329f70f23ccSOleksandr Tymoshenko static int 330f70f23ccSOleksandr Tymoshenko uart_pl011_bus_ipend(struct uart_softc *sc) 331f70f23ccSOleksandr Tymoshenko { 332f70f23ccSOleksandr Tymoshenko struct uart_bas *bas; 333f70f23ccSOleksandr Tymoshenko int ipend; 334f70f23ccSOleksandr Tymoshenko uint32_t ints; 335f70f23ccSOleksandr Tymoshenko 336f70f23ccSOleksandr Tymoshenko bas = &sc->sc_bas; 337f70f23ccSOleksandr Tymoshenko uart_lock(sc->sc_hwmtx); 338f70f23ccSOleksandr Tymoshenko ints = __uart_getreg(bas, UART_MIS); 339f70f23ccSOleksandr Tymoshenko ipend = 0; 340f70f23ccSOleksandr Tymoshenko 341f70f23ccSOleksandr Tymoshenko if (ints & UART_RXREADY) 342f70f23ccSOleksandr Tymoshenko ipend |= SER_INT_RXREADY; 343f70f23ccSOleksandr Tymoshenko if (ints & RIS_BE) 344f70f23ccSOleksandr Tymoshenko ipend |= SER_INT_BREAK; 345f70f23ccSOleksandr Tymoshenko if (ints & RIS_OE) 346f70f23ccSOleksandr Tymoshenko ipend |= SER_INT_OVERRUN; 347f70f23ccSOleksandr Tymoshenko if (ints & UART_TXEMPTY) { 348f70f23ccSOleksandr Tymoshenko if (sc->sc_txbusy) 349f70f23ccSOleksandr Tymoshenko ipend |= SER_INT_TXIDLE; 350f70f23ccSOleksandr Tymoshenko 351f70f23ccSOleksandr Tymoshenko __uart_setreg(bas, UART_IMSC, UART_RXREADY); 352f70f23ccSOleksandr Tymoshenko } 353f70f23ccSOleksandr Tymoshenko 354f70f23ccSOleksandr Tymoshenko uart_unlock(sc->sc_hwmtx); 355f70f23ccSOleksandr Tymoshenko 356f70f23ccSOleksandr Tymoshenko return (ipend); 357f70f23ccSOleksandr Tymoshenko } 358f70f23ccSOleksandr Tymoshenko 359f70f23ccSOleksandr Tymoshenko static int 360f70f23ccSOleksandr Tymoshenko uart_pl011_bus_param(struct uart_softc *sc, int baudrate, int databits, 361f70f23ccSOleksandr Tymoshenko int stopbits, int parity) 362f70f23ccSOleksandr Tymoshenko { 363f70f23ccSOleksandr Tymoshenko 364f70f23ccSOleksandr Tymoshenko uart_lock(sc->sc_hwmtx); 365a0eae699SOleksandr Tymoshenko uart_pl011_param(&sc->sc_bas, baudrate, databits, stopbits, parity); 366f70f23ccSOleksandr Tymoshenko uart_unlock(sc->sc_hwmtx); 367f70f23ccSOleksandr Tymoshenko 368f70f23ccSOleksandr Tymoshenko return (0); 369f70f23ccSOleksandr Tymoshenko } 370f70f23ccSOleksandr Tymoshenko 371f70f23ccSOleksandr Tymoshenko static int 372f70f23ccSOleksandr Tymoshenko uart_pl011_bus_probe(struct uart_softc *sc) 373f70f23ccSOleksandr Tymoshenko { 374f70f23ccSOleksandr Tymoshenko 375f70f23ccSOleksandr Tymoshenko device_set_desc(sc->sc_dev, "PrimeCell UART (PL011)"); 376f70f23ccSOleksandr Tymoshenko 3774d7abca0SIan Lepore sc->sc_rxfifosz = 1; 3784d7abca0SIan Lepore sc->sc_txfifosz = 1; 3794d7abca0SIan Lepore 380f70f23ccSOleksandr Tymoshenko return (0); 381f70f23ccSOleksandr Tymoshenko } 382f70f23ccSOleksandr Tymoshenko 383f70f23ccSOleksandr Tymoshenko static int 384f70f23ccSOleksandr Tymoshenko uart_pl011_bus_receive(struct uart_softc *sc) 385f70f23ccSOleksandr Tymoshenko { 386f70f23ccSOleksandr Tymoshenko struct uart_bas *bas; 387f70f23ccSOleksandr Tymoshenko int rx; 388f70f23ccSOleksandr Tymoshenko uint32_t ints, xc; 389f70f23ccSOleksandr Tymoshenko 390f70f23ccSOleksandr Tymoshenko bas = &sc->sc_bas; 391f70f23ccSOleksandr Tymoshenko uart_lock(sc->sc_hwmtx); 392f70f23ccSOleksandr Tymoshenko 393f70f23ccSOleksandr Tymoshenko ints = __uart_getreg(bas, UART_MIS); 394f70f23ccSOleksandr Tymoshenko while (ints & UART_RXREADY) { 395f70f23ccSOleksandr Tymoshenko if (uart_rx_full(sc)) { 396f70f23ccSOleksandr Tymoshenko sc->sc_rxbuf[sc->sc_rxput] = UART_STAT_OVERRUN; 397f70f23ccSOleksandr Tymoshenko break; 398f70f23ccSOleksandr Tymoshenko } 399f70f23ccSOleksandr Tymoshenko xc = __uart_getreg(bas, UART_DR); 400f70f23ccSOleksandr Tymoshenko rx = xc & 0xff; 401f70f23ccSOleksandr Tymoshenko 402f70f23ccSOleksandr Tymoshenko if (xc & DR_FE) 403f70f23ccSOleksandr Tymoshenko rx |= UART_STAT_FRAMERR; 404f70f23ccSOleksandr Tymoshenko if (xc & DR_PE) 405f70f23ccSOleksandr Tymoshenko rx |= UART_STAT_PARERR; 406f70f23ccSOleksandr Tymoshenko 407f70f23ccSOleksandr Tymoshenko __uart_setreg(bas, UART_ICR, UART_RXREADY); 408f70f23ccSOleksandr Tymoshenko 409f70f23ccSOleksandr Tymoshenko uart_rx_put(sc, rx); 410f70f23ccSOleksandr Tymoshenko ints = __uart_getreg(bas, UART_MIS); 411f70f23ccSOleksandr Tymoshenko } 412f70f23ccSOleksandr Tymoshenko 413f70f23ccSOleksandr Tymoshenko uart_unlock(sc->sc_hwmtx); 414f70f23ccSOleksandr Tymoshenko 415f70f23ccSOleksandr Tymoshenko return (0); 416f70f23ccSOleksandr Tymoshenko } 417f70f23ccSOleksandr Tymoshenko 418f70f23ccSOleksandr Tymoshenko static int 419f70f23ccSOleksandr Tymoshenko uart_pl011_bus_setsig(struct uart_softc *sc, int sig) 420f70f23ccSOleksandr Tymoshenko { 421f70f23ccSOleksandr Tymoshenko 422f70f23ccSOleksandr Tymoshenko return (0); 423f70f23ccSOleksandr Tymoshenko } 424f70f23ccSOleksandr Tymoshenko 425f70f23ccSOleksandr Tymoshenko static int 426f70f23ccSOleksandr Tymoshenko uart_pl011_bus_transmit(struct uart_softc *sc) 427f70f23ccSOleksandr Tymoshenko { 428f70f23ccSOleksandr Tymoshenko struct uart_bas *bas; 429f70f23ccSOleksandr Tymoshenko int i; 430f70f23ccSOleksandr Tymoshenko 431f70f23ccSOleksandr Tymoshenko bas = &sc->sc_bas; 432f70f23ccSOleksandr Tymoshenko uart_lock(sc->sc_hwmtx); 433f70f23ccSOleksandr Tymoshenko 434f70f23ccSOleksandr Tymoshenko for (i = 0; i < sc->sc_txdatasz; i++) { 435f70f23ccSOleksandr Tymoshenko __uart_setreg(bas, UART_DR, sc->sc_txbuf[i]); 436f70f23ccSOleksandr Tymoshenko uart_barrier(bas); 437f70f23ccSOleksandr Tymoshenko } 438f70f23ccSOleksandr Tymoshenko sc->sc_txbusy = 1; 439f70f23ccSOleksandr Tymoshenko __uart_setreg(bas, UART_IMSC, (UART_RXREADY | UART_TXEMPTY)); 440f70f23ccSOleksandr Tymoshenko uart_unlock(sc->sc_hwmtx); 441f70f23ccSOleksandr Tymoshenko 442f70f23ccSOleksandr Tymoshenko return (0); 443f70f23ccSOleksandr Tymoshenko } 444