Home
last modified time | relevance | path

Searched refs:pcie_table (Results 1 – 24 of 24) sorted by relevance

/linux/drivers/gpu/drm/amd/pm/swsmu/
H A Dsmu_cmn.c1357 struct smu_pcie_table *pcie_table, in smu_cmn_print_pcie_levels() argument
1363 if (!pcie_table || !buf) in smu_cmn_print_pcie_levels()
1368 for (i = 0; i < pcie_table->lclk_levels; i++) { in smu_cmn_print_pcie_levels()
1371 (pcie_table->pcie_gen[i] == 0) ? "2.5GT/s," : in smu_cmn_print_pcie_levels()
1372 (pcie_table->pcie_gen[i] == 1) ? "5.0GT/s," : in smu_cmn_print_pcie_levels()
1373 (pcie_table->pcie_gen[i] == 2) ? "8.0GT/s," : in smu_cmn_print_pcie_levels()
1374 (pcie_table->pcie_gen[i] == 3) ? "16.0GT/s," : in smu_cmn_print_pcie_levels()
1375 (pcie_table->pcie_gen[i] == 4) ? "32.0GT/s," : in smu_cmn_print_pcie_levels()
1376 (pcie_table->pcie_gen[i] == 5) ? "64.0GT/s," : in smu_cmn_print_pcie_levels()
1378 (pcie_table->pcie_lane[i] == 1) ? "x1" : in smu_cmn_print_pcie_levels()
[all …]
H A Dsmu_cmn.h204 struct smu_pcie_table *pcie_table,
/linux/drivers/gpu/drm/amd/pm/powerplay/hwmgr/
H A Dprocess_pptables_v1_0.c481 phm_ppt_v1_pcie_table *pcie_table; in get_pcie_table() local
493 pcie_table = kzalloc_flex(*pcie_table, entries, in get_pcie_table()
495 if (!pcie_table) in get_pcie_table()
508 pcie_table->count = pcie_count; in get_pcie_table()
512 entries, pcie_table, i); in get_pcie_table()
520 *pp_tonga_pcie_table = pcie_table; in get_pcie_table()
529 pcie_table = kzalloc_flex(*pcie_table, entries, in get_pcie_table()
531 if (!pcie_table) in get_pcie_table()
544 pcie_table->count = pcie_count; in get_pcie_table()
549 entries, pcie_table, i); in get_pcie_table()
[all …]
H A Dvega10_processpptables.c786 struct phm_ppt_v1_pcie_table *pcie_table; in get_pcie_table() local
796 pcie_table = kzalloc_flex(*pcie_table, entries, in get_pcie_table()
798 if (!pcie_table) in get_pcie_table()
809 pcie_table->count = pcie_count; in get_pcie_table()
812 pcie_table->entries[i].gen_speed = in get_pcie_table()
814 pcie_table->entries[i].lane_width = in get_pcie_table()
816 pcie_table->entries[i].pcie_sclk = in get_pcie_table()
820 *vega10_pcie_table = pcie_table; in get_pcie_table()
905 const Vega10_PPTable_Generic_SubTable_Header *pcie_table = in init_powerplay_extended_tables() local
982 &pp_table_info->pcie_table, in init_powerplay_extended_tables()
[all …]
H A Dvega10_hwmgr.c1260 struct vega10_pcie_table *pcie_table = &(data->dpm_table.pcie_table); in vega10_setup_default_pcie_table() local
1264 table_info->pcie_table; in vega10_setup_default_pcie_table()
1273 pcie_table->pcie_gen[i] = in vega10_setup_default_pcie_table()
1276 pcie_table->pcie_gen[i] = in vega10_setup_default_pcie_table()
1280 pcie_table->pcie_lane[i] = (uint8_t)encode_pcie_lane_width( in vega10_setup_default_pcie_table()
1283 pcie_table->pcie_lane[i] = (uint8_t)encode_pcie_lane_width( in vega10_setup_default_pcie_table()
1286 pcie_table->lclk[i] = in vega10_setup_default_pcie_table()
1289 pcie_table->lclk[i] = in vega10_setup_default_pcie_table()
1293 pcie_table->count = NUM_LINK_LEVELS; in vega10_setup_default_pcie_table()
1570 struct vega10_pcie_table *pcie_table = in vega10_populate_smc_link_levels() local
[all …]
H A Dsmu7_hwmgr.c640 struct phm_ppt_v1_pcie_table *pcie_table = NULL; in smu7_setup_default_pcie_table() local
650 pcie_table = table_info->pcie_table; in smu7_setup_default_pcie_table()
666 if (pcie_table != NULL) { in smu7_setup_default_pcie_table()
671 max_entry = (tmp < pcie_table->count) ? tmp : pcie_table->count; in smu7_setup_default_pcie_table()
675 pcie_table->entries[i].gen_speed), in smu7_setup_default_pcie_table()
677 pcie_table->entries[i].lane_width)); in smu7_setup_default_pcie_table()
4971 struct smu7_single_dpm_table *pcie_table = &(data->dpm_table.pcie_speed_table); in smu7_emit_clock_levels() local
5015 for (i = 0; i < pcie_table->count; i++) { in smu7_emit_clock_levels()
5016 if (pcie_speed != pcie_table->dpm_levels[i].value) in smu7_emit_clock_levels()
5022 for (i = 0; i < pcie_table->count; i++) in smu7_emit_clock_levels()
[all …]
H A Dvega12_hwmgr.h135 struct vega12_pcie_table pcie_table; member
H A Dvega10_hwmgr.h157 struct vega10_pcie_table pcie_table; member
H A Dvega20_hwmgr.h189 struct vega20_pcie_table pcie_table; member
/linux/drivers/gpu/drm/amd/pm/swsmu/smu13/
H A Dsmu_v13_0_7_ppt.c1189 struct smu_pcie_table *pcie_table; in smu_v13_0_7_emit_clk_levels() local
1236 pcie_table = &(dpm_context->dpm_tables.pcie_table); in smu_v13_0_7_emit_clk_levels()
1237 return smu_cmn_print_pcie_levels(smu, pcie_table, in smu_v13_0_7_emit_clk_levels()
2671 struct smu_pcie_table *pcie_table = &dpm_context->dpm_tables.pcie_table; in smu_v13_0_7_update_pcie_parameters() local
2681 pcie_table->lclk_levels = 0; in smu_v13_0_7_update_pcie_parameters()
2688 pcie_table->pcie_gen[pcie_table->lclk_levels] = in smu_v13_0_7_update_pcie_parameters()
2690 pcie_table->pcie_lane[pcie_table->lclk_levels] = in smu_v13_0_7_update_pcie_parameters()
2692 pcie_table->lclk_freq[pcie_table->lclk_levels] = in smu_v13_0_7_update_pcie_parameters()
2694 pcie_table->lclk_levels++; in smu_v13_0_7_update_pcie_parameters()
2697 num_of_levels = pcie_table->lclk_levels; in smu_v13_0_7_update_pcie_parameters()
[all …]
H A Dsmu_v13_0_0_ppt.c1179 struct smu_pcie_table *pcie_table; in smu_v13_0_0_emit_clk_levels() local
1226 pcie_table = &(dpm_context->dpm_tables.pcie_table); in smu_v13_0_0_emit_clk_levels()
1227 return smu_cmn_print_pcie_levels(smu, pcie_table, in smu_v13_0_0_emit_clk_levels()
3043 struct smu_pcie_table *pcie_table = &dpm_context->dpm_tables.pcie_table; in smu_v13_0_0_update_pcie_parameters() local
3053 pcie_table->lclk_levels = 0; in smu_v13_0_0_update_pcie_parameters()
3061 pcie_table->pcie_gen[pcie_table->lclk_levels] = in smu_v13_0_0_update_pcie_parameters()
3063 pcie_table->pcie_lane[pcie_table->lclk_levels] = in smu_v13_0_0_update_pcie_parameters()
3065 pcie_table->lclk_freq[pcie_table->lclk_levels] = in smu_v13_0_0_update_pcie_parameters()
3067 pcie_table->lclk_levels++; in smu_v13_0_0_update_pcie_parameters()
3070 num_of_levels = pcie_table->lclk_levels; in smu_v13_0_0_update_pcie_parameters()
[all …]
H A Dsmu_v13_0.c2388 struct smu_pcie_table *pcie_table = &dpm_context->dpm_tables.pcie_table; in smu_v13_0_update_pcie_parameters() local
2389 int num_of_levels = pcie_table->lclk_levels; in smu_v13_0_update_pcie_parameters()
2398 if (pcie_table->pcie_gen[num_of_levels - 1] < pcie_gen_cap) in smu_v13_0_update_pcie_parameters()
2399 pcie_gen_cap = pcie_table->pcie_gen[num_of_levels - 1]; in smu_v13_0_update_pcie_parameters()
2401 if (pcie_table->pcie_lane[num_of_levels - 1] < pcie_width_cap) in smu_v13_0_update_pcie_parameters()
2402 pcie_width_cap = pcie_table->pcie_lane[num_of_levels - 1]; in smu_v13_0_update_pcie_parameters()
2406 pcie_table->pcie_gen[i] = pcie_gen_cap; in smu_v13_0_update_pcie_parameters()
2407 pcie_table->pcie_lane[i] = pcie_width_cap; in smu_v13_0_update_pcie_parameters()
2409 smu_pcie_arg |= pcie_table->pcie_gen[i] << 8; in smu_v13_0_update_pcie_parameters()
2410 smu_pcie_arg |= pcie_table->pcie_lane[i]; in smu_v13_0_update_pcie_parameters()
[all …]
H A Daldebaran_ppt.h67 struct aldebaran_pcie_table pcie_table; member
/linux/drivers/gpu/drm/amd/pm/swsmu/smu14/
H A Dsmu_v14_0_2_ppt.c1007 struct smu_pcie_table *pcie_table; in smu_v14_0_2_emit_clk_levels() local
1055 pcie_table = &(dpm_context->dpm_tables.pcie_table); in smu_v14_0_2_emit_clk_levels()
1056 return smu_cmn_print_pcie_levels(smu, pcie_table, in smu_v14_0_2_emit_clk_levels()
1357 struct smu_pcie_table *pcie_table = in smu_v14_0_2_update_pcie_parameters() local
1358 &dpm_context->dpm_tables.pcie_table; in smu_v14_0_2_update_pcie_parameters()
1368 pcie_table->lclk_levels = 0; in smu_v14_0_2_update_pcie_parameters()
1375 pcie_table->pcie_gen[pcie_table->lclk_levels] = in smu_v14_0_2_update_pcie_parameters()
1377 pcie_table->pcie_lane[pcie_table->lclk_levels] = in smu_v14_0_2_update_pcie_parameters()
1379 pcie_table->lclk_freq[pcie_table->lclk_levels] = in smu_v14_0_2_update_pcie_parameters()
1381 pcie_table->lclk_levels++; in smu_v14_0_2_update_pcie_parameters()
[all …]
/linux/drivers/gpu/drm/amd/pm/swsmu/smu11/
H A Darcturus_ppt.h67 struct arcturus_pcie_table pcie_table; member
H A Dsienna_cichlid_ppt.c1147 dpm_context->dpm_tables.pcie_table.lclk_freq[i] = lclk_freq[i]; in sienna_cichlid_set_default_dpm_table()
1148 dpm_context->dpm_tables.pcie_table.lclk_levels = NUM_LINK_LEVELS; in sienna_cichlid_set_default_dpm_table()
1284 struct smu_pcie_table *pcie_table; in sienna_cichlid_emit_clk_levels() local
1317 pcie_table = &dpm_context->dpm_tables.pcie_table; in sienna_cichlid_emit_clk_levels()
1318 return smu_cmn_print_pcie_levels(smu, pcie_table, gen_speed, in sienna_cichlid_emit_clk_levels()
2103 struct smu_pcie_table *pcie_table = &dpm_context->dpm_tables.pcie_table; in sienna_cichlid_update_pcie_parameters() local
2124 pcie_table->pcie_gen[0] = max_gen_speed; in sienna_cichlid_update_pcie_parameters()
2125 pcie_table->pcie_lane[0] = max_lane_width; in sienna_cichlid_update_pcie_parameters()
2127 pcie_table->pcie_gen[0] = min_gen_speed; in sienna_cichlid_update_pcie_parameters()
2128 pcie_table->pcie_lane[0] = min_lane_width; in sienna_cichlid_update_pcie_parameters()
[all …]
H A Darcturus_ppt.c769 struct smu_pcie_table *pcie_table; in arcturus_emit_clk_levels() local
862 pcie_table = &(dpm_context->dpm_tables.pcie_table); in arcturus_emit_clk_levels()
864 pcie_table->lclk_levels = 1; in arcturus_emit_clk_levels()
865 pcie_table->pcie_gen[0] = gen_speed; in arcturus_emit_clk_levels()
866 pcie_table->pcie_lane[0] = lane_width; in arcturus_emit_clk_levels()
867 pcie_table->lclk_freq[0] = in arcturus_emit_clk_levels()
869 ret = smu_cmn_print_pcie_levels(smu, pcie_table, gen_speed, in arcturus_emit_clk_levels()
H A Dnavi10_ppt.c1260 struct smu_pcie_table *pcie_table; in navi10_emit_clk_levels() local
1289 pcie_table = &dpm_context->dpm_tables.pcie_table; in navi10_emit_clk_levels()
1290 return smu_cmn_print_pcie_levels(smu, pcie_table, gen_speed, in navi10_emit_clk_levels()
2198 dpm_context->dpm_tables.pcie_table.pcie_gen[i] = pptable->PcieGenSpeed[i]; in navi10_update_pcie_parameters()
2199 dpm_context->dpm_tables.pcie_table.pcie_lane[i] = pptable->PcieLaneCount[i]; in navi10_update_pcie_parameters()
2200 dpm_context->dpm_tables.pcie_table.lclk_freq[i] = in navi10_update_pcie_parameters()
2203 dpm_context->dpm_tables.pcie_table.lclk_levels = NUM_LINK_LEVELS; in navi10_update_pcie_parameters()
2206 dpm_context->dpm_tables.pcie_table.pcie_gen[i] = in navi10_update_pcie_parameters()
2209 dpm_context->dpm_tables.pcie_table.pcie_lane[i] = in navi10_update_pcie_parameters()
2213 smu_pcie_arg |= dpm_context->dpm_tables.pcie_table.pcie_gen[i] << 8; in navi10_update_pcie_parameters()
[all …]
/linux/drivers/gpu/drm/amd/pm/powerplay/smumgr/
H A Dvegam_smumgr.c401 struct phm_ppt_v1_pcie_table *pcie_table = table_info->pcie_table; in vegam_update_bif_smc_table() local
404 max_entry = (SMU75_MAX_LEVELS_LINK < pcie_table->count) ? in vegam_update_bif_smc_table()
406 pcie_table->count; in vegam_update_bif_smc_table()
409 smu_data->bif_sclk_table[i] = pcie_table->entries[i].pcie_sclk; in vegam_update_bif_smc_table()
871 struct phm_ppt_v1_pcie_table *pcie_table = table_info->pcie_table; in vegam_populate_all_graphic_levels() local
917 if (pcie_table != NULL) { in vegam_populate_all_graphic_levels()
H A Dpolaris10_smumgr.c1043 struct phm_ppt_v1_pcie_table *pcie_table = table_info->pcie_table; in polaris10_populate_all_graphic_levels() local
1106 if (pcie_table != NULL) { in polaris10_populate_all_graphic_levels()
2352 struct phm_ppt_v1_pcie_table *pcie_table = table_info->pcie_table; in polaris10_update_bif_smc_table() local
2355 max_entry = (SMU74_MAX_LEVELS_LINK < pcie_table->count) ? in polaris10_update_bif_smc_table()
2357 pcie_table->count; in polaris10_update_bif_smc_table()
2360 smu_data->bif_sclk_table[i] = pcie_table->entries[i].pcie_sclk; in polaris10_update_bif_smc_table()
H A Dfiji_smumgr.c1007 struct phm_ppt_v1_pcie_table *pcie_table = table_info->pcie_table; in fiji_populate_all_graphic_levels() local
1046 if (pcie_table != NULL) { in fiji_populate_all_graphic_levels()
H A Dtonga_smumgr.c692 struct phm_ppt_v1_pcie_table *pcie_table = pptable_info->pcie_table; in tonga_populate_all_graphic_levels() local
735 if (pcie_table != NULL) { in tonga_populate_all_graphic_levels()
/linux/drivers/gpu/drm/amd/pm/swsmu/inc/
H A Dsmu_v15_0.h100 struct smu_15_0_pcie_table pcie_table; member
/linux/drivers/gpu/drm/radeon/
H A Dci_dpm.c3673 struct ci_single_dpm_table *pcie_table = &pi->dpm_table.pcie_speed_table; in ci_trim_pcie_dpm_states() local
3676 for (i = 0; i < pcie_table->count; i++) { in ci_trim_pcie_dpm_states()
3677 if ((pcie_table->dpm_levels[i].value < speed_low) || in ci_trim_pcie_dpm_states()
3678 (pcie_table->dpm_levels[i].param1 < lanes_low) || in ci_trim_pcie_dpm_states()
3679 (pcie_table->dpm_levels[i].value > speed_high) || in ci_trim_pcie_dpm_states()
3680 (pcie_table->dpm_levels[i].param1 > lanes_high)) in ci_trim_pcie_dpm_states()
3681 pcie_table->dpm_levels[i].enabled = false; in ci_trim_pcie_dpm_states()
3683 pcie_table->dpm_levels[i].enabled = true; in ci_trim_pcie_dpm_states()
3686 for (i = 0; i < pcie_table->count; i++) { in ci_trim_pcie_dpm_states()
3687 if (pcie_table->dpm_levels[i].enabled) { in ci_trim_pcie_dpm_states()
[all …]