Home
last modified time | relevance | path

Searched refs:pcie_table (Results 1 – 15 of 15) sorted by relevance

/linux/drivers/gpu/drm/amd/pm/swsmu/smu14/
H A Dsmu_v14_0_2_ppt.c1057 struct smu_14_0_pcie_table *pcie_table; in smu_v14_0_2_print_clk_levels() local
1163 pcie_table = &(dpm_context->dpm_tables.pcie_table); in smu_v14_0_2_print_clk_levels()
1164 for (i = 0; i < pcie_table->num_of_link_levels; i++) in smu_v14_0_2_print_clk_levels()
1166 (pcie_table->pcie_gen[i] == 0) ? "2.5GT/s," : in smu_v14_0_2_print_clk_levels()
1167 (pcie_table->pcie_gen[i] == 1) ? "5.0GT/s," : in smu_v14_0_2_print_clk_levels()
1168 (pcie_table->pcie_gen[i] == 2) ? "8.0GT/s," : in smu_v14_0_2_print_clk_levels()
1169 (pcie_table->pcie_gen[i] == 3) ? "16.0GT/s," : in smu_v14_0_2_print_clk_levels()
1170 (pcie_table->pcie_gen[i] == 4) ? "32.0GT/s," : "", in smu_v14_0_2_print_clk_levels()
1171 (pcie_table->pcie_lane[i] == 1) ? "x1" : in smu_v14_0_2_print_clk_levels()
1172 (pcie_table->pcie_lane[i] == 2) ? "x2" : in smu_v14_0_2_print_clk_levels()
[all …]
/linux/drivers/gpu/drm/amd/pm/swsmu/smu13/
H A Dsmu_v13_0_0_ppt.c1196 struct smu_13_0_pcie_table *pcie_table; in smu_v13_0_0_print_clk_levels() local
1302 pcie_table = &(dpm_context->dpm_tables.pcie_table); in smu_v13_0_0_print_clk_levels()
1303 for (i = 0; i < pcie_table->num_of_link_levels; i++) in smu_v13_0_0_print_clk_levels()
1305 (pcie_table->pcie_gen[i] == 0) ? "2.5GT/s," : in smu_v13_0_0_print_clk_levels()
1306 (pcie_table->pcie_gen[i] == 1) ? "5.0GT/s," : in smu_v13_0_0_print_clk_levels()
1307 (pcie_table->pcie_gen[i] == 2) ? "8.0GT/s," : in smu_v13_0_0_print_clk_levels()
1308 (pcie_table->pcie_gen[i] == 3) ? "16.0GT/s," : "", in smu_v13_0_0_print_clk_levels()
1309 (pcie_table->pcie_lane[i] == 1) ? "x1" : in smu_v13_0_0_print_clk_levels()
1310 (pcie_table->pcie_lane[i] == 2) ? "x2" : in smu_v13_0_0_print_clk_levels()
1311 (pcie_table->pcie_lane[i] == 3) ? "x4" : in smu_v13_0_0_print_clk_levels()
[all …]
H A Dsmu_v13_0.c2386 struct smu_13_0_pcie_table *pcie_table = in smu_v13_0_update_pcie_parameters() local
2387 &dpm_context->dpm_tables.pcie_table; in smu_v13_0_update_pcie_parameters()
2388 int num_of_levels = pcie_table->num_of_link_levels; in smu_v13_0_update_pcie_parameters()
2397 if (pcie_table->pcie_gen[num_of_levels - 1] < pcie_gen_cap) in smu_v13_0_update_pcie_parameters()
2398 pcie_gen_cap = pcie_table->pcie_gen[num_of_levels - 1]; in smu_v13_0_update_pcie_parameters()
2400 if (pcie_table->pcie_lane[num_of_levels - 1] < pcie_width_cap) in smu_v13_0_update_pcie_parameters()
2401 pcie_width_cap = pcie_table->pcie_lane[num_of_levels - 1]; in smu_v13_0_update_pcie_parameters()
2405 pcie_table->pcie_gen[i] = pcie_gen_cap; in smu_v13_0_update_pcie_parameters()
2406 pcie_table->pcie_lane[i] = pcie_width_cap; in smu_v13_0_update_pcie_parameters()
2408 smu_pcie_arg |= pcie_table->pcie_gen[i] << 8; in smu_v13_0_update_pcie_parameters()
[all …]
H A Daldebaran_ppt.h67 struct aldebaran_pcie_table pcie_table; member
/linux/drivers/gpu/drm/amd/pm/powerplay/hwmgr/
H A Dprocess_pptables_v1_0.c482 phm_ppt_v1_pcie_table *pcie_table; in get_pcie_table() local
494 pcie_table = kzalloc(struct_size(pcie_table, entries, in get_pcie_table()
497 if (!pcie_table) in get_pcie_table()
510 pcie_table->count = pcie_count; in get_pcie_table()
514 entries, pcie_table, i); in get_pcie_table()
522 *pp_tonga_pcie_table = pcie_table; in get_pcie_table()
531 pcie_table = kzalloc(struct_size(pcie_table, entries, in get_pcie_table()
534 if (!pcie_table) in get_pcie_table()
547 pcie_table->count = pcie_count; in get_pcie_table()
552 entries, pcie_table, i); in get_pcie_table()
[all …]
H A Dvega10_processpptables.c787 struct phm_ppt_v1_pcie_table *pcie_table; in get_pcie_table() local
797 pcie_table = kzalloc(struct_size(pcie_table, entries, atom_pcie_table->ucNumEntries), in get_pcie_table()
799 if (!pcie_table) in get_pcie_table()
810 pcie_table->count = pcie_count; in get_pcie_table()
813 pcie_table->entries[i].gen_speed = in get_pcie_table()
815 pcie_table->entries[i].lane_width = in get_pcie_table()
817 pcie_table->entries[i].pcie_sclk = in get_pcie_table()
821 *vega10_pcie_table = pcie_table; in get_pcie_table()
907 const Vega10_PPTable_Generic_SubTable_Header *pcie_table = in init_powerplay_extended_tables() local
984 &pp_table_info->pcie_table, in init_powerplay_extended_tables()
[all …]
H A Dvega10_hwmgr.c1261 struct vega10_pcie_table *pcie_table = &(data->dpm_table.pcie_table); in vega10_setup_default_pcie_table() local
1265 table_info->pcie_table; in vega10_setup_default_pcie_table()
1274 pcie_table->pcie_gen[i] = in vega10_setup_default_pcie_table()
1277 pcie_table->pcie_gen[i] = in vega10_setup_default_pcie_table()
1281 pcie_table->pcie_lane[i] = (uint8_t)encode_pcie_lane_width( in vega10_setup_default_pcie_table()
1284 pcie_table->pcie_lane[i] = (uint8_t)encode_pcie_lane_width( in vega10_setup_default_pcie_table()
1287 pcie_table->lclk[i] = in vega10_setup_default_pcie_table()
1290 pcie_table->lclk[i] = in vega10_setup_default_pcie_table()
1294 pcie_table->count = NUM_LINK_LEVELS; in vega10_setup_default_pcie_table()
1571 struct vega10_pcie_table *pcie_table = in vega10_populate_smc_link_levels() local
[all …]
H A Dsmu7_hwmgr.c640 struct phm_ppt_v1_pcie_table *pcie_table = NULL; in smu7_setup_default_pcie_table() local
650 pcie_table = table_info->pcie_table; in smu7_setup_default_pcie_table()
666 if (pcie_table != NULL) { in smu7_setup_default_pcie_table()
671 max_entry = (tmp < pcie_table->count) ? tmp : pcie_table->count; in smu7_setup_default_pcie_table()
675 pcie_table->entries[i].gen_speed), in smu7_setup_default_pcie_table()
677 pcie_table->entries[i].lane_width)); in smu7_setup_default_pcie_table()
4970 struct smu7_single_dpm_table *pcie_table = &(data->dpm_table.pcie_speed_table); in smu7_print_clock_levels() local
5012 for (i = 0; i < pcie_table->count; i++) { in smu7_print_clock_levels()
5013 if (pcie_speed != pcie_table->dpm_levels[i].value) in smu7_print_clock_levels()
5019 for (i = 0; i < pcie_table->count; i++) in smu7_print_clock_levels()
[all …]
H A Dvega12_hwmgr.h135 struct vega12_pcie_table pcie_table; member
H A Dvega10_hwmgr.h157 struct vega10_pcie_table pcie_table; member
H A Dvega20_hwmgr.h189 struct vega20_pcie_table pcie_table; member
/linux/drivers/gpu/drm/amd/pm/swsmu/smu11/
H A Dnavi10_ppt.c1346 (dpm_context->dpm_tables.pcie_table.pcie_gen[i] == 0) ? "2.5GT/s," : in navi10_emit_clk_levels()
1347 (dpm_context->dpm_tables.pcie_table.pcie_gen[i] == 1) ? "5.0GT/s," : in navi10_emit_clk_levels()
1348 (dpm_context->dpm_tables.pcie_table.pcie_gen[i] == 2) ? "8.0GT/s," : in navi10_emit_clk_levels()
1349 (dpm_context->dpm_tables.pcie_table.pcie_gen[i] == 3) ? "16.0GT/s," : "", in navi10_emit_clk_levels()
1350 (dpm_context->dpm_tables.pcie_table.pcie_lane[i] == 1) ? "x1" : in navi10_emit_clk_levels()
1351 (dpm_context->dpm_tables.pcie_table.pcie_lane[i] == 2) ? "x2" : in navi10_emit_clk_levels()
1352 (dpm_context->dpm_tables.pcie_table.pcie_lane[i] == 3) ? "x4" : in navi10_emit_clk_levels()
1353 (dpm_context->dpm_tables.pcie_table.pcie_lane[i] == 4) ? "x8" : in navi10_emit_clk_levels()
1354 (dpm_context->dpm_tables.pcie_table.pcie_lane[i] == 5) ? "x12" : in navi10_emit_clk_levels()
1355 (dpm_context->dpm_tables.pcie_table.pcie_lane[i] == 6) ? "x16" : "", in navi10_emit_clk_levels()
[all …]
H A Darcturus_ppt.h67 struct arcturus_pcie_table pcie_table; member
/linux/drivers/gpu/drm/amd/pm/powerplay/smumgr/
H A Dvegam_smumgr.c401 struct phm_ppt_v1_pcie_table *pcie_table = table_info->pcie_table; in vegam_update_bif_smc_table() local
404 max_entry = (SMU75_MAX_LEVELS_LINK < pcie_table->count) ? in vegam_update_bif_smc_table()
406 pcie_table->count; in vegam_update_bif_smc_table()
409 smu_data->bif_sclk_table[i] = pcie_table->entries[i].pcie_sclk; in vegam_update_bif_smc_table()
871 struct phm_ppt_v1_pcie_table *pcie_table = table_info->pcie_table; in vegam_populate_all_graphic_levels() local
917 if (pcie_table != NULL) { in vegam_populate_all_graphic_levels()
H A Dfiji_smumgr.c1007 struct phm_ppt_v1_pcie_table *pcie_table = table_info->pcie_table; in fiji_populate_all_graphic_levels() local
1046 if (pcie_table != NULL) { in fiji_populate_all_graphic_levels()