Lines Matching refs:sd_offset

355 	int sd_offset = SOF_STREAM_SD_OFFSET(hstream);
360 snd_sof_dsp_update_bits(sdev, HDA_DSP_HDA_BAR, sd_offset, SOF_STREAM_SD_OFFSET_CRST,
363 val = snd_sof_dsp_read(sdev, HDA_DSP_HDA_BAR, sd_offset);
375 snd_sof_dsp_update_bits(sdev, HDA_DSP_HDA_BAR, sd_offset, SOF_STREAM_SD_OFFSET_CRST, 0x0);
380 val = snd_sof_dsp_read(sdev, HDA_DSP_HDA_BAR, sd_offset);
396 int sd_offset = SOF_STREAM_SD_OFFSET(hstream);
416 sd_offset,
424 sd_offset, run,
440 sd_offset,
445 sd_offset, run,
452 sd_offset + SOF_HDA_ADSP_REG_SD_STS,
484 int sd_offset = SOF_STREAM_SD_OFFSET(hstream);
503 sd_offset + SOF_HDA_ADSP_REG_SD_BDLPL,
506 sd_offset + SOF_HDA_ADSP_REG_SD_BDLPU,
519 sd_offset + SOF_HDA_ADSP_REG_SD_BDLPL,
522 sd_offset + SOF_HDA_ADSP_REG_SD_BDLPU,
527 sd_offset + SOF_HDA_ADSP_REG_SD_CBL,
532 sd_offset + SOF_HDA_ADSP_REG_SD_LVI,
544 snd_sof_dsp_update_bits(sdev, HDA_DSP_HDA_BAR, sd_offset,
562 int sd_offset, ret;
578 sd_offset = SOF_STREAM_SD_OFFSET(hstream);
587 snd_sof_dsp_update_bits(sdev, HDA_DSP_HDA_BAR, sd_offset,
592 sd_offset, run,
608 sd_offset + SOF_HDA_ADSP_REG_SD_STS,
622 sd_offset + SOF_HDA_ADSP_REG_SD_BDLPL,
625 sd_offset + SOF_HDA_ADSP_REG_SD_BDLPU,
629 snd_sof_dsp_update_bits(sdev, HDA_DSP_HDA_BAR, sd_offset,
634 sd_offset, run,
650 sd_offset + SOF_HDA_ADSP_REG_SD_STS,
663 snd_sof_dsp_update_bits(sdev, HDA_DSP_HDA_BAR, sd_offset,
670 sd_offset + SOF_HDA_ADSP_REG_SD_CBL,
692 sd_offset +
703 sd_offset + SOF_HDA_ADSP_REG_SD_LVI,
708 sd_offset + SOF_HDA_ADSP_REG_SD_BDLPL,
711 sd_offset + SOF_HDA_ADSP_REG_SD_BDLPU,
726 snd_sof_dsp_update_bits(sdev, HDA_DSP_HDA_BAR, sd_offset,
734 sd_offset +
902 int sd_offset;
991 sd_offset = SOF_STREAM_SD_OFFSET(hstream);
992 hstream->sd_addr = sdev->bar[HDA_DSP_HDA_BAR] + sd_offset;
1326 int sd_offset = SOF_STREAM_SD_OFFSET(hstream);
1332 snd_sof_dsp_update_bits(sdev, HDA_DSP_HDA_BAR, sd_offset,
1345 sd_offset + SOF_HDA_ADSP_REG_SD_BDLPL, 0);
1347 sd_offset + SOF_HDA_ADSP_REG_SD_BDLPU, 0);
1349 snd_sof_dsp_write(sdev, HDA_DSP_HDA_BAR, sd_offset, 0);