Lines Matching +full:axi +full:- +full:pcie +full:- +full:host +full:- +full:1

1 // SPDX-License-Identifier: GPL-2.0+
3 * PCIe host controller driver for Xilinx AXI PCIe Bridge
5 * Copyright (c) 2012 - 2014 Xilinx, Inc.
7 * Based on the Tegra PCIe driver
9 * Bits taken from Synopsys DesignWare Host controller driver and
10 * ARM PCI Host generic driver.
24 #include <linux/pci-ecam.h>
43 #define XILINX_PCIE_INTR_ECRC_ERR BIT(1)
70 /* Root Port Interrupt FIFO Read Register 1 definitions */
94 * struct xilinx_pcie - PCIe port information
113 static inline u32 pcie_read(struct xilinx_pcie *pcie, u32 reg) in pcie_read() argument
115 return readl(pcie->reg_base + reg); in pcie_read()
118 static inline void pcie_write(struct xilinx_pcie *pcie, u32 val, u32 reg) in pcie_write() argument
120 writel(val, pcie->reg_base + reg); in pcie_write()
123 static inline bool xilinx_pcie_link_up(struct xilinx_pcie *pcie) in xilinx_pcie_link_up() argument
125 return (pcie_read(pcie, XILINX_PCIE_REG_PSCR) & in xilinx_pcie_link_up()
126 XILINX_PCIE_REG_PSCR_LNKUP) ? 1 : 0; in xilinx_pcie_link_up()
130 * xilinx_pcie_clear_err_interrupts - Clear Error Interrupts
131 * @pcie: PCIe port information
133 static void xilinx_pcie_clear_err_interrupts(struct xilinx_pcie *pcie) in xilinx_pcie_clear_err_interrupts() argument
135 struct device *dev = pcie->dev; in xilinx_pcie_clear_err_interrupts()
136 unsigned long val = pcie_read(pcie, XILINX_PCIE_REG_RPEFR); in xilinx_pcie_clear_err_interrupts()
141 pcie_write(pcie, XILINX_PCIE_RPEFR_ALL_MASK, in xilinx_pcie_clear_err_interrupts()
147 * xilinx_pcie_valid_device - Check if a valid device is present on bus
155 struct xilinx_pcie *pcie = bus->sysdata; in xilinx_pcie_valid_device() local
157 /* Check if link is up when trying to access downstream pcie ports */ in xilinx_pcie_valid_device()
159 if (!xilinx_pcie_link_up(pcie)) in xilinx_pcie_valid_device()
169 * xilinx_pcie_map_bus - Get configuration base
180 struct xilinx_pcie *pcie = bus->sysdata; in xilinx_pcie_map_bus() local
185 return pcie->reg_base + PCIE_ECAM_OFFSET(bus->number, devfn, where); in xilinx_pcie_map_bus()
188 /* PCIe operations */
207 .name = "PCIe MSI",
213 struct xilinx_pcie *pcie = irq_data_get_irq_chip_data(data); in xilinx_compose_msi_msg() local
214 phys_addr_t pa = ALIGN_DOWN(virt_to_phys(pcie), SZ_4K); in xilinx_compose_msi_msg()
216 msg->address_lo = lower_32_bits(pa); in xilinx_compose_msi_msg()
217 msg->address_hi = upper_32_bits(pa); in xilinx_compose_msi_msg()
218 msg->data = data->hwirq; in xilinx_compose_msi_msg()
229 struct xilinx_pcie *pcie = domain->host_data; in xilinx_msi_domain_alloc() local
232 mutex_lock(&pcie->map_lock); in xilinx_msi_domain_alloc()
234 hwirq = bitmap_find_free_region(pcie->msi_map, XILINX_NUM_MSI_IRQS, order_base_2(nr_irqs)); in xilinx_msi_domain_alloc()
236 mutex_unlock(&pcie->map_lock); in xilinx_msi_domain_alloc()
239 return -ENOSPC; in xilinx_msi_domain_alloc()
243 &xilinx_msi_bottom_chip, domain->host_data, in xilinx_msi_domain_alloc()
253 struct xilinx_pcie *pcie = domain->host_data; in xilinx_msi_domain_free() local
255 mutex_lock(&pcie->map_lock); in xilinx_msi_domain_free()
257 bitmap_release_region(pcie->msi_map, d->hwirq, order_base_2(nr_irqs)); in xilinx_msi_domain_free()
259 mutex_unlock(&pcie->map_lock); in xilinx_msi_domain_free()
273 static int xilinx_allocate_msi_domains(struct xilinx_pcie *pcie) in xilinx_allocate_msi_domains() argument
275 struct fwnode_handle *fwnode = dev_fwnode(pcie->dev); in xilinx_allocate_msi_domains()
279 &xilinx_msi_domain_ops, pcie); in xilinx_allocate_msi_domains()
281 dev_err(pcie->dev, "failed to create IRQ domain\n"); in xilinx_allocate_msi_domains()
282 return -ENOMEM; in xilinx_allocate_msi_domains()
286 pcie->msi_domain = pci_msi_create_irq_domain(fwnode, &xilinx_msi_info, parent); in xilinx_allocate_msi_domains()
287 if (!pcie->msi_domain) { in xilinx_allocate_msi_domains()
288 dev_err(pcie->dev, "failed to create MSI domain\n"); in xilinx_allocate_msi_domains()
290 return -ENOMEM; in xilinx_allocate_msi_domains()
296 static void xilinx_free_msi_domains(struct xilinx_pcie *pcie) in xilinx_free_msi_domains() argument
298 struct irq_domain *parent = pcie->msi_domain->parent; in xilinx_free_msi_domains()
300 irq_domain_remove(pcie->msi_domain); in xilinx_free_msi_domains()
307 * xilinx_pcie_intx_map - Set the handler for the INTx and mark IRQ as valid
318 irq_set_chip_data(irq, domain->host_data); in xilinx_pcie_intx_map()
329 /* PCIe HW Functions */
332 * xilinx_pcie_intr_handler - Interrupt Service Handler
334 * @data: PCIe port information
340 struct xilinx_pcie *pcie = (struct xilinx_pcie *)data; in xilinx_pcie_intr_handler() local
341 struct device *dev = pcie->dev; in xilinx_pcie_intr_handler()
345 val = pcie_read(pcie, XILINX_PCIE_REG_IDR); in xilinx_pcie_intr_handler()
346 mask = pcie_read(pcie, XILINX_PCIE_REG_IMR); in xilinx_pcie_intr_handler()
369 xilinx_pcie_clear_err_interrupts(pcie); in xilinx_pcie_intr_handler()
374 xilinx_pcie_clear_err_interrupts(pcie); in xilinx_pcie_intr_handler()
379 xilinx_pcie_clear_err_interrupts(pcie); in xilinx_pcie_intr_handler()
385 val = pcie_read(pcie, XILINX_PCIE_REG_RPIFR1); in xilinx_pcie_intr_handler()
395 val = pcie_read(pcie, XILINX_PCIE_REG_RPIFR2) & in xilinx_pcie_intr_handler()
397 domain = pcie->msi_domain->parent; in xilinx_pcie_intr_handler()
401 domain = pcie->leg_domain; in xilinx_pcie_intr_handler()
404 /* Clear interrupt FIFO register 1 */ in xilinx_pcie_intr_handler()
405 pcie_write(pcie, XILINX_PCIE_RPIFR1_ALL_MASK, in xilinx_pcie_intr_handler()
440 pcie_write(pcie, status, XILINX_PCIE_REG_IDR); in xilinx_pcie_intr_handler()
446 * xilinx_pcie_init_irq_domain - Initialize IRQ domain
447 * @pcie: PCIe port information
451 static int xilinx_pcie_init_irq_domain(struct xilinx_pcie *pcie) in xilinx_pcie_init_irq_domain() argument
453 struct device *dev = pcie->dev; in xilinx_pcie_init_irq_domain()
458 pcie_intc_node = of_get_next_child(dev->of_node, NULL); in xilinx_pcie_init_irq_domain()
460 dev_err(dev, "No PCIe Intc node found\n"); in xilinx_pcie_init_irq_domain()
461 return -ENODEV; in xilinx_pcie_init_irq_domain()
464 pcie->leg_domain = irq_domain_add_linear(pcie_intc_node, PCI_NUM_INTX, in xilinx_pcie_init_irq_domain()
466 pcie); in xilinx_pcie_init_irq_domain()
468 if (!pcie->leg_domain) { in xilinx_pcie_init_irq_domain()
470 return -ENODEV; in xilinx_pcie_init_irq_domain()
475 phys_addr_t pa = ALIGN_DOWN(virt_to_phys(pcie), SZ_4K); in xilinx_pcie_init_irq_domain()
477 ret = xilinx_allocate_msi_domains(pcie); in xilinx_pcie_init_irq_domain()
481 pcie_write(pcie, upper_32_bits(pa), XILINX_PCIE_REG_MSIBASE1); in xilinx_pcie_init_irq_domain()
482 pcie_write(pcie, lower_32_bits(pa), XILINX_PCIE_REG_MSIBASE2); in xilinx_pcie_init_irq_domain()
489 * xilinx_pcie_init_port - Initialize hardware
490 * @pcie: PCIe port information
492 static void xilinx_pcie_init_port(struct xilinx_pcie *pcie) in xilinx_pcie_init_port() argument
494 struct device *dev = pcie->dev; in xilinx_pcie_init_port()
496 if (xilinx_pcie_link_up(pcie)) in xilinx_pcie_init_port()
497 dev_info(dev, "PCIe Link is UP\n"); in xilinx_pcie_init_port()
499 dev_info(dev, "PCIe Link is DOWN\n"); in xilinx_pcie_init_port()
502 pcie_write(pcie, ~XILINX_PCIE_IDR_ALL_MASK, in xilinx_pcie_init_port()
506 pcie_write(pcie, pcie_read(pcie, XILINX_PCIE_REG_IDR) & in xilinx_pcie_init_port()
511 pcie_write(pcie, XILINX_PCIE_IMR_ENABLE_MASK, XILINX_PCIE_REG_IMR); in xilinx_pcie_init_port()
514 pcie_write(pcie, pcie_read(pcie, XILINX_PCIE_REG_RPSC) | in xilinx_pcie_init_port()
520 * xilinx_pcie_parse_dt - Parse Device tree
521 * @pcie: PCIe port information
525 static int xilinx_pcie_parse_dt(struct xilinx_pcie *pcie) in xilinx_pcie_parse_dt() argument
527 struct device *dev = pcie->dev; in xilinx_pcie_parse_dt()
528 struct device_node *node = dev->of_node; in xilinx_pcie_parse_dt()
539 pcie->reg_base = devm_pci_remap_cfg_resource(dev, &regs); in xilinx_pcie_parse_dt()
540 if (IS_ERR(pcie->reg_base)) in xilinx_pcie_parse_dt()
541 return PTR_ERR(pcie->reg_base); in xilinx_pcie_parse_dt()
546 "xilinx-pcie", pcie); in xilinx_pcie_parse_dt()
556 * xilinx_pcie_probe - Probe function
563 struct device *dev = &pdev->dev; in xilinx_pcie_probe()
564 struct xilinx_pcie *pcie; in xilinx_pcie_probe() local
568 if (!dev->of_node) in xilinx_pcie_probe()
569 return -ENODEV; in xilinx_pcie_probe()
571 bridge = devm_pci_alloc_host_bridge(dev, sizeof(*pcie)); in xilinx_pcie_probe()
573 return -ENODEV; in xilinx_pcie_probe()
575 pcie = pci_host_bridge_priv(bridge); in xilinx_pcie_probe()
576 mutex_init(&pcie->map_lock); in xilinx_pcie_probe()
577 pcie->dev = dev; in xilinx_pcie_probe()
579 err = xilinx_pcie_parse_dt(pcie); in xilinx_pcie_probe()
585 xilinx_pcie_init_port(pcie); in xilinx_pcie_probe()
587 err = xilinx_pcie_init_irq_domain(pcie); in xilinx_pcie_probe()
593 bridge->sysdata = pcie; in xilinx_pcie_probe()
594 bridge->ops = &xilinx_pcie_ops; in xilinx_pcie_probe()
598 xilinx_free_msi_domains(pcie); in xilinx_pcie_probe()
604 { .compatible = "xlnx,axi-pcie-host-1.00.a", },
610 .name = "xilinx-pcie",