Lines Matching +full:f +full:- +full:tile
1 // SPDX-License-Identifier: GPL-2.0
3 * Copyright Altera Corporation (C) 2013-2015. All rights reserved
46 (((pcie)->hip_base) + (reg) + (1 << 20))
63 (((PCI_DEVID(pcie->root_bus_nr, RP_DEVFN)) << 16) | (tag << 8) | (be))
81 #define AGLX_RP_CFG_ADDR(pcie, reg) (((pcie)->hip_base) + (reg))
151 writel_relaxed(value, pcie->cra_base + reg); in cra_writel()
156 return readl_relaxed(pcie->cra_base + reg); in cra_readl()
162 writew_relaxed(value, pcie->cra_base + reg); in cra_writew()
167 return readw_relaxed(pcie->cra_base + reg); in cra_readw()
173 writeb_relaxed(value, pcie->cra_base + reg); in cra_writeb()
178 return readb_relaxed(pcie->cra_base + reg); in cra_readb()
189 pcie->pcie_data->cap_offset + in s10_altera_pcie_link_up()
198 pcie->pcie_data->cap_offset + in aglx_altera_pcie_link_up()
208 * This BAR0 will also access to MSI vector when receiving MSI/MSI-X interrupt
226 cra_writel(pcie, tlp_rp_regdata->reg0, RP_TX_REG0); in tlp_write_tx()
227 cra_writel(pcie, tlp_rp_regdata->reg1, RP_TX_REG1); in tlp_write_tx()
228 cra_writel(pcie, tlp_rp_regdata->ctrl, RP_TX_CNTRL); in tlp_write_tx()
241 if (bus->number != pcie->root_bus_nr) { in altera_pcie_valid_device()
242 if (!pcie->pcie_data->ops->get_link_status(pcie)) in altera_pcie_valid_device()
247 if (bus->number == pcie->root_bus_nr && dev > 0) in altera_pcie_valid_device()
298 struct device *dev = &pcie->pdev->dev; in s10_tlp_read_packet()
379 u8 cfg0 = read ? pcie->pcie_data->cfgrd0 : pcie->pcie_data->cfgwr0; in get_tlp_header()
380 u8 cfg1 = read ? pcie->pcie_data->cfgrd1 : pcie->pcie_data->cfgwr1; in get_tlp_header()
383 if (pcie->pcie_data->version == ALTERA_PCIE_V1) in get_tlp_header()
384 cfg = (bus == pcie->root_bus_nr) ? cfg0 : cfg1; in get_tlp_header()
401 pcie->pcie_data->ops->tlp_write_pkt(pcie, headers, 0, false); in tlp_cfg_dword_read()
403 return pcie->pcie_data->ops->tlp_read_pkt(pcie, value); in tlp_cfg_dword_read()
417 pcie->pcie_data->ops->tlp_write_pkt(pcie, headers, in tlp_cfg_dword_write()
420 pcie->pcie_data->ops->tlp_write_pkt(pcie, headers, in tlp_cfg_dword_write()
423 ret = pcie->pcie_data->ops->tlp_read_pkt(pcie, NULL); in tlp_cfg_dword_write()
431 if ((bus == pcie->root_bus_nr) && (where == PCI_PRIMARY_BUS)) in tlp_cfg_dword_write()
432 pcie->root_bus_nr = (u8)(value); in tlp_cfg_dword_write()
478 if (busno == pcie->root_bus_nr && where == PCI_PRIMARY_BUS) in s10_rp_write_cfg()
479 pcie->root_bus_nr = value & 0xff; in s10_rp_write_cfg()
531 if (busno == pcie->root_bus_nr && where == PCI_PRIMARY_BUS) in aglx_rp_write_cfg()
532 pcie->root_bus_nr = value & 0xff; in aglx_rp_write_cfg()
589 if (busno == pcie->root_bus_nr && pcie->pcie_data->ops->rp_read_cfg) in _altera_pcie_cfg_read()
590 return pcie->pcie_data->ops->rp_read_cfg(pcie, where, in _altera_pcie_cfg_read()
593 if (pcie->pcie_data->ops->ep_read_cfg) in _altera_pcie_cfg_read()
594 return pcie->pcie_data->ops->ep_read_cfg(pcie, busno, devfn, in _altera_pcie_cfg_read()
637 if (busno == pcie->root_bus_nr && pcie->pcie_data->ops->rp_write_cfg) in _altera_pcie_cfg_write()
638 return pcie->pcie_data->ops->rp_write_cfg(pcie, busno, in _altera_pcie_cfg_write()
641 if (pcie->pcie_data->ops->ep_write_cfg) in _altera_pcie_cfg_write()
642 return pcie->pcie_data->ops->ep_write_cfg(pcie, busno, devfn, in _altera_pcie_cfg_write()
667 struct altera_pcie *pcie = bus->sysdata; in altera_pcie_cfg_read()
675 return _altera_pcie_cfg_read(pcie, bus->number, devfn, where, size, in altera_pcie_cfg_read()
682 struct altera_pcie *pcie = bus->sysdata; in altera_pcie_cfg_write()
690 return _altera_pcie_cfg_write(pcie, bus->number, devfn, where, size, in altera_pcie_cfg_write()
706 pcie->pcie_data->cap_offset + offset, in altera_read_cap_word()
717 pcie->pcie_data->cap_offset + offset, in altera_write_cap_word()
724 struct device *dev = &pcie->pdev->dev; in altera_wait_link_retrain()
731 altera_read_cap_word(pcie, pcie->root_bus_nr, RP_DEVFN, in altera_wait_link_retrain()
746 if (pcie->pcie_data->ops->get_link_status(pcie)) in altera_wait_link_retrain()
761 if (!pcie->pcie_data->ops->get_link_status(pcie)) in altera_pcie_retrain()
768 altera_read_cap_word(pcie, pcie->root_bus_nr, RP_DEVFN, PCI_EXP_LNKCAP, in altera_pcie_retrain()
773 altera_read_cap_word(pcie, pcie->root_bus_nr, RP_DEVFN, PCI_EXP_LNKSTA, in altera_pcie_retrain()
776 altera_read_cap_word(pcie, pcie->root_bus_nr, RP_DEVFN, in altera_pcie_retrain()
779 altera_write_cap_word(pcie, pcie->root_bus_nr, RP_DEVFN, in altera_pcie_retrain()
790 irq_set_chip_data(irq, domain->host_data); in altera_pcie_intx_map()
810 dev = &pcie->pdev->dev; in altera_pcie_isr()
818 ret = generic_handle_domain_irq(pcie->irq_domain, bit); in altera_pcie_isr()
836 dev = &pcie->pdev->dev; in aglx_isr()
838 status = readl(pcie->hip_base + pcie->pcie_data->port_conf_offset + in aglx_isr()
839 pcie->pcie_data->port_irq_status_offset); in aglx_isr()
842 writel(CFG_AER, (pcie->hip_base + pcie->pcie_data->port_conf_offset + in aglx_isr()
843 pcie->pcie_data->port_irq_status_offset)); in aglx_isr()
845 ret = generic_handle_domain_irq(pcie->irq_domain, 0); in aglx_isr()
847 dev_err_ratelimited(dev, "unexpected IRQ %d\n", pcie->irq); in aglx_isr()
854 struct device *dev = &pcie->pdev->dev; in altera_pcie_init_irq_domain()
857 pcie->irq_domain = irq_domain_create_linear(dev_fwnode(dev), PCI_NUM_INTX, in altera_pcie_init_irq_domain()
859 if (!pcie->irq_domain) { in altera_pcie_init_irq_domain()
861 return -ENOMEM; in altera_pcie_init_irq_domain()
869 irq_set_chained_handler_and_data(pcie->irq, NULL, NULL); in altera_pcie_irq_teardown()
870 irq_domain_remove(pcie->irq_domain); in altera_pcie_irq_teardown()
871 irq_dispose_mapping(pcie->irq); in altera_pcie_irq_teardown()
876 struct platform_device *pdev = pcie->pdev; in altera_pcie_parse_dt()
878 pcie->cra_base = devm_platform_ioremap_resource_byname(pdev, "Cra"); in altera_pcie_parse_dt()
879 if (IS_ERR(pcie->cra_base)) in altera_pcie_parse_dt()
880 return PTR_ERR(pcie->cra_base); in altera_pcie_parse_dt()
882 if (pcie->pcie_data->version == ALTERA_PCIE_V2 || in altera_pcie_parse_dt()
883 pcie->pcie_data->version == ALTERA_PCIE_V3) { in altera_pcie_parse_dt()
884 pcie->hip_base = devm_platform_ioremap_resource_byname(pdev, "Hip"); in altera_pcie_parse_dt()
885 if (IS_ERR(pcie->hip_base)) in altera_pcie_parse_dt()
886 return PTR_ERR(pcie->hip_base); in altera_pcie_parse_dt()
890 pcie->irq = platform_get_irq(pdev, 0); in altera_pcie_parse_dt()
891 if (pcie->irq < 0) in altera_pcie_parse_dt()
892 return pcie->irq; in altera_pcie_parse_dt()
894 irq_set_chained_handler_and_data(pcie->irq, pcie->pcie_data->ops->rp_isr, pcie); in altera_pcie_parse_dt()
976 {.compatible = "altr,pcie-root-port-1.0",
978 {.compatible = "altr,pcie-root-port-2.0",
980 {.compatible = "altr,pcie-root-port-3.0-f-tile",
982 {.compatible = "altr,pcie-root-port-3.0-p-tile",
984 {.compatible = "altr,pcie-root-port-3.0-r-tile",
991 struct device *dev = &pdev->dev; in altera_pcie_probe()
999 return -ENOMEM; in altera_pcie_probe()
1002 pcie->pdev = pdev; in altera_pcie_probe()
1005 data = of_device_get_match_data(&pdev->dev); in altera_pcie_probe()
1007 return -ENODEV; in altera_pcie_probe()
1009 pcie->pcie_data = data; in altera_pcie_probe()
1023 if (pcie->pcie_data->version == ALTERA_PCIE_V1 || in altera_pcie_probe()
1024 pcie->pcie_data->version == ALTERA_PCIE_V2) { in altera_pcie_probe()
1030 } else if (pcie->pcie_data->version == ALTERA_PCIE_V3) { in altera_pcie_probe()
1032 pcie->hip_base + pcie->pcie_data->port_conf_offset + in altera_pcie_probe()
1033 pcie->pcie_data->port_irq_enable_offset); in altera_pcie_probe()
1036 bridge->sysdata = pcie; in altera_pcie_probe()
1037 bridge->busnr = pcie->root_bus_nr; in altera_pcie_probe()
1038 bridge->ops = &altera_pcie_ops; in altera_pcie_probe()
1048 pci_stop_root_bus(bridge->bus); in altera_pcie_remove()
1049 pci_remove_root_bus(bridge->bus); in altera_pcie_remove()
1057 .name = "altera-pcie",