Lines Matching refs:MASKDWORD

101 					      MASKDWORD);
129 MASKDWORD, backup_bb_reg_val[i]);
324 rtw89_phy_read32_mask(rtwdev, addr, MASKDWORD));
333 rtw89_phy_read32_mask(rtwdev, addr, MASKDWORD));
342 rtw89_phy_read32_mask(rtwdev, addr, MASKDWORD));
351 rtw89_phy_read32_mask(rtwdev, addr, MASKDWORD));
585 rtw89_phy_read32_mask(rtwdev, R_DRCK, MASKDWORD));
713 tmp = rtw89_phy_read32_mask(rtwdev, R_NCTL_RPT, MASKDWORD);
775 rtw89_phy_write32_mask(rtwdev, R_NCTL_CFG, MASKDWORD, iqk_cmd + 1);
936 MASKDWORD) | 0x2;
962 MASKDWORD, _txk_g_itqt[gp]);
973 MASKDWORD, _txk_a_itqt[gp]);
984 MASKDWORD, _txk_a6_itqt[gp]);
1026 MASKDWORD, _txk_g_itqt[gp]);
1033 MASKDWORD, _txk_a_itqt[gp]);
1040 MASKDWORD, _txk_a6_itqt[gp]);
1057 MASKDWORD) | 0x2;
1287 tmp = rtw89_phy_read32_mask(rtwdev, R_IQK_RES + (path << 8), MASKDWORD);
1289 tmp = rtw89_phy_read32_mask(rtwdev, R_TXIQC + (path << 8), MASKDWORD);
1291 tmp = rtw89_phy_read32_mask(rtwdev, R_RXIQC + (path << 8), MASKDWORD);
1380 rtw89_phy_write32_mask(rtwdev, R_TXIQC + (path << 8), MASKDWORD,
1382 rtw89_phy_write32_mask(rtwdev, R_RXIQC + (path << 8), MASKDWORD,
1384 rtw89_phy_write32_mask(rtwdev, R_NCTL_CFG, MASKDWORD,
1391 rtw89_phy_write32_mask(rtwdev, R_NCTL_RPT, MASKDWORD, 0x00000000);
1392 rtw89_phy_write32_mask(rtwdev, R_KIP_SYSCFG, MASKDWORD, 0x80000000);
1418 rtw89_phy_write32_mask(rtwdev, R_NCTL_RPT, MASKDWORD, 0x00000080);
1419 rtw89_phy_write32_mask(rtwdev, R_KIP_SYSCFG, MASKDWORD, 0x81ff010a);
1436 rtw89_phy_write32_mask(rtwdev, R_UPD_CLK | (path << 13), MASKDWORD, 0xf801fffd);
1495 rtw89_phy_write32_clr(rtwdev, R_IQKINF, MASKDWORD);
1853 rtw89_phy_read32_mask(rtwdev, reg[i] + (path << 8), MASKDWORD);
1867 MASKDWORD, reg_bkup[path][i]);
1882 rtw89_phy_write32_mask(rtwdev, R_NCTL_CFG, MASKDWORD, dpk_cmd);
1943 rtw89_phy_write32_mask(rtwdev, R_UPD_CLK + (path << 13), MASKDWORD, 0xd801dffd);
1972 rtw89_phy_write32_mask(rtwdev, R_UPD_CLK + (path << 13), MASKDWORD, 0x00000000);
2043 rtw89_phy_write32_mask(rtwdev, R_IQK_DIF4, MASKDWORD, RX_TONE_IDX);
2048 rtw89_phy_read32_mask(rtwdev, R_RXIQC + (path << 8), MASKDWORD));
2112 rtw89_phy_write32_mask(rtwdev, R_TPG_SEL, MASKDWORD, 0x0180ff30);
2115 rtw89_phy_write32_mask(rtwdev, R_TPG_SEL, MASKDWORD, 0xffe0fa00);
2118 rtw89_phy_write32_mask(rtwdev, R_TPG_SEL, MASKDWORD, 0xff4009e0);
2121 rtw89_phy_write32_mask(rtwdev, R_TPG_SEL, MASKDWORD, 0xf9f007d0);
2271 rtw89_phy_read32_mask(rtwdev, R_RPT_COM, MASKDWORD));
2306 rtw89_phy_write32_mask(rtwdev, R_SRAM_IQRX, MASKDWORD, 0x00010000 | addr);
2309 rtw89_phy_read32_mask(rtwdev, R_RPT_COM, MASKDWORD));
2318 rtw89_phy_write32_mask(rtwdev, R_RXIQC + (path << 8), MASKDWORD, 0x40000002);
2484 dpk_sync = rtw89_phy_read32_mask(rtwdev, R_RPT_COM, MASKDWORD);
2564 MASKDWORD);