Lines Matching refs:nvt_cir_wake_reg_write
139 static inline void nvt_cir_wake_reg_write(struct nvt_dev *nvt, in nvt_cir_wake_reg_write() function
181 nvt_cir_wake_reg_write(nvt, count, CIR_WAKE_FIFO_CMP_DEEP); in nvt_write_wakeup_codes()
182 nvt_cir_wake_reg_write(nvt, tolerance, CIR_WAKE_FIFO_CMP_TOL); in nvt_write_wakeup_codes()
187 nvt_cir_wake_reg_write(nvt, config | CIR_WAKE_IRCON_MODE1, in nvt_write_wakeup_codes()
196 nvt_cir_wake_reg_write(nvt, wbuf[i], CIR_WAKE_WR_FIFO_DATA); in nvt_write_wakeup_codes()
198 nvt_cir_wake_reg_write(nvt, config, CIR_WAKE_IRCON); in nvt_write_wakeup_codes()
501 nvt_cir_wake_reg_write(nvt, config & ~CIR_WAKE_IRCON_MODE0, in nvt_clear_cir_wake_fifo()
505 nvt_cir_wake_reg_write(nvt, val | CIR_WAKE_FIFOCON_RXFIFOCLR, in nvt_clear_cir_wake_fifo()
508 nvt_cir_wake_reg_write(nvt, config, CIR_WAKE_IRCON); in nvt_clear_cir_wake_fifo()
556 nvt_cir_wake_reg_write(nvt, CIR_WAKE_IRCON_MODE0 | in nvt_cir_wake_regs_init()
562 nvt_cir_wake_reg_write(nvt, 0xff, CIR_WAKE_IRSTS); in nvt_cir_wake_regs_init()
582 nvt_cir_wake_reg_write(nvt, CIR_WAKE_IRCON_MODE0 | CIR_WAKE_IRCON_RXEN | in nvt_enable_wake()
586 nvt_cir_wake_reg_write(nvt, 0xff, CIR_WAKE_IRSTS); in nvt_enable_wake()
587 nvt_cir_wake_reg_write(nvt, 0, CIR_WAKE_IREN); in nvt_enable_wake()