Lines Matching +full:32 +full:ma

26 /* Frame alignment for 32- and 64-bit */
63 #define STREGM std,ma
136 zdep \r, 31-(\sa), 32-(\sa), \t
144 /* Shift Right for 32-bit. Clobbers upper 32-bit on PA2.0. */
146 extru \r, 31-(\sa), 32-(\sa), \t
154 /* Extract unsigned for 32- and 64-bit
155 * The extru instruction leaves the most significant 32 bits of the
159 extrd,u \r, 32+(\p), \len, \t
165 /* The depi instruction leaves the most significant 32 bits of the
169 depdi \i, 32+(\p), \len, \t
175 /* The depw instruction leaves the most significant 32 bits of the
179 depd \i, 32+(\p), \len, \t
185 /* load 32-bit 'value' into 'reg' compensating for the ldil
278 fstd,ma %fr0, 8(\regs)
279 fstd,ma %fr1, 8(\regs)
280 fstd,ma %fr2, 8(\regs)
281 fstd,ma %fr3, 8(\regs)
282 fstd,ma %fr4, 8(\regs)
283 fstd,ma %fr5, 8(\regs)
284 fstd,ma %fr6, 8(\regs)
285 fstd,ma %fr7, 8(\regs)
286 fstd,ma %fr8, 8(\regs)
287 fstd,ma %fr9, 8(\regs)
288 fstd,ma %fr10, 8(\regs)
289 fstd,ma %fr11, 8(\regs)
290 fstd,ma %fr12, 8(\regs)
291 fstd,ma %fr13, 8(\regs)
292 fstd,ma %fr14, 8(\regs)
293 fstd,ma %fr15, 8(\regs)
294 fstd,ma %fr16, 8(\regs)
295 fstd,ma %fr17, 8(\regs)
296 fstd,ma %fr18, 8(\regs)
297 fstd,ma %fr19, 8(\regs)
298 fstd,ma %fr20, 8(\regs)
299 fstd,ma %fr21, 8(\regs)
300 fstd,ma %fr22, 8(\regs)
301 fstd,ma %fr23, 8(\regs)
302 fstd,ma %fr24, 8(\regs)
303 fstd,ma %fr25, 8(\regs)
304 fstd,ma %fr26, 8(\regs)
305 fstd,ma %fr27, 8(\regs)
306 fstd,ma %fr28, 8(\regs)
307 fstd,ma %fr29, 8(\regs)
308 fstd,ma %fr30, 8(\regs)
348 fstd,ma %fr12, 8(%r30)
349 fstd,ma %fr13, 8(%r30)
350 fstd,ma %fr14, 8(%r30)
351 fstd,ma %fr15, 8(%r30)
352 fstd,ma %fr16, 8(%r30)
353 fstd,ma %fr17, 8(%r30)
354 fstd,ma %fr18, 8(%r30)
355 fstd,ma %fr19, 8(%r30)
356 fstd,ma %fr20, 8(%r30)
357 fstd,ma %fr21, 8(%r30)
375 std,ma %r3, CALLEE_REG_FRAME_SIZE(%r30)
390 std %r17, -32(%r30)
398 ldd -32(%r30), %r17
419 stw,ma %r3, CALLEE_REG_FRAME_SIZE(%r30)