Lines Matching refs:DEF_EMIT_REG3_FORMAT

714 #define DEF_EMIT_REG3_FORMAT(NAME, OP)					\  macro
726 DEF_EMIT_REG3_FORMAT(addw, addw_op)
727 DEF_EMIT_REG3_FORMAT(addd, addd_op)
728 DEF_EMIT_REG3_FORMAT(subd, subd_op)
729 DEF_EMIT_REG3_FORMAT(muld, muld_op)
730 DEF_EMIT_REG3_FORMAT(divd, divd_op)
731 DEF_EMIT_REG3_FORMAT(modd, modd_op)
732 DEF_EMIT_REG3_FORMAT(divdu, divdu_op)
733 DEF_EMIT_REG3_FORMAT(moddu, moddu_op)
734 DEF_EMIT_REG3_FORMAT(and, and_op)
735 DEF_EMIT_REG3_FORMAT(or, or_op)
736 DEF_EMIT_REG3_FORMAT(xor, xor_op)
737 DEF_EMIT_REG3_FORMAT(sllw, sllw_op)
738 DEF_EMIT_REG3_FORMAT(slld, slld_op)
739 DEF_EMIT_REG3_FORMAT(srlw, srlw_op)
740 DEF_EMIT_REG3_FORMAT(srld, srld_op)
741 DEF_EMIT_REG3_FORMAT(sraw, sraw_op)
742 DEF_EMIT_REG3_FORMAT(srad, srad_op)
743 DEF_EMIT_REG3_FORMAT(ldxb, ldxb_op)
744 DEF_EMIT_REG3_FORMAT(ldxh, ldxh_op)
745 DEF_EMIT_REG3_FORMAT(ldxw, ldxw_op)
746 DEF_EMIT_REG3_FORMAT(ldxbu, ldxbu_op)
747 DEF_EMIT_REG3_FORMAT(ldxhu, ldxhu_op)
748 DEF_EMIT_REG3_FORMAT(ldxwu, ldxwu_op)
749 DEF_EMIT_REG3_FORMAT(ldxd, ldxd_op)
750 DEF_EMIT_REG3_FORMAT(stxb, stxb_op)
751 DEF_EMIT_REG3_FORMAT(stxh, stxh_op)
752 DEF_EMIT_REG3_FORMAT(stxw, stxw_op)
753 DEF_EMIT_REG3_FORMAT(stxd, stxd_op)
754 DEF_EMIT_REG3_FORMAT(amaddw, amaddw_op)
755 DEF_EMIT_REG3_FORMAT(amaddd, amaddd_op)
756 DEF_EMIT_REG3_FORMAT(amandw, amandw_op)
757 DEF_EMIT_REG3_FORMAT(amandd, amandd_op)
758 DEF_EMIT_REG3_FORMAT(amorw, amorw_op)
759 DEF_EMIT_REG3_FORMAT(amord, amord_op)
760 DEF_EMIT_REG3_FORMAT(amxorw, amxorw_op)
761 DEF_EMIT_REG3_FORMAT(amxord, amxord_op)
762 DEF_EMIT_REG3_FORMAT(amswapw, amswapw_op)
763 DEF_EMIT_REG3_FORMAT(amswapd, amswapd_op)