Lines Matching +full:0 +full:x2b000000

55 		ranges = <0x00 0x000f0000 0x00 0x000f0000 0x00 0x00030000>, /* Main MMRs */
56 <0x00 0x00420000 0x00 0x00420000 0x00 0x00001000>, /* ESM0 */
57 <0x00 0x00600000 0x00 0x00600000 0x00 0x00001100>, /* GPIO */
58 <0x00 0x00703000 0x00 0x00703000 0x00 0x00000200>, /* USB0 debug trace */
59 <0x00 0x0070c000 0x00 0x0070c000 0x00 0x00000200>, /* USB1 debug trace */
60 <0x00 0x00a40000 0x00 0x00a40000 0x00 0x00000800>, /* Timesync router */
61 <0x00 0x01000000 0x00 0x01000000 0x00 0x01b28400>, /* First peripheral window */
62 <0x00 0x08000000 0x00 0x08000000 0x00 0x00200000>, /* Main CPSW */
63 <0x00 0x0e000000 0x00 0x0e000000 0x00 0x01d20000>, /* Second peripheral window */
64 <0x00 0x0fd00000 0x00 0x0fd00000 0x00 0x00020000>, /* GPU */
65 <0x00 0x20000000 0x00 0x20000000 0x00 0x0a008000>, /* Third peripheral window */
66 <0x00 0x30040000 0x00 0x30040000 0x00 0x00080000>, /* PRUSS-M */
67 <0x00 0x30101000 0x00 0x30101000 0x00 0x00010100>, /* CSI window */
68 <0x00 0x30200000 0x00 0x30200000 0x00 0x00010000>, /* DSS */
69 <0x00 0x31000000 0x00 0x31000000 0x00 0x00050000>, /* USB0 DWC3 Core window */
70 <0x00 0x31100000 0x00 0x31100000 0x00 0x00050000>, /* USB1 DWC3 Core window */
71 <0x00 0x3b000000 0x00 0x3b000000 0x00 0x00000400>, /* GPMC0_CFG */
72 <0x00 0x40900000 0x00 0x40900000 0x00 0x00030000>, /* SA3UL */
73 <0x00 0x43600000 0x00 0x43600000 0x00 0x00010000>, /* SA3 sproxy data */
74 <0x00 0x44043000 0x00 0x44043000 0x00 0x00000fe0>, /* TI SCI DEBUG */
75 <0x00 0x44860000 0x00 0x44860000 0x00 0x00040000>, /* SA3 sproxy config */
76 <0x00 0x48000000 0x00 0x48000000 0x00 0x06400000>, /* DMSS */
77 <0x00 0x50000000 0x00 0x50000000 0x00 0x08000000>, /* GPMC0 DATA */
78 <0x00 0x60000000 0x00 0x60000000 0x00 0x08000000>, /* FSS0 DAT1 */
79 <0x00 0x70000000 0x00 0x70000000 0x00 0x00010000>, /* OCSRAM */
80 <0x01 0x00000000 0x01 0x00000000 0x00 0x00310000>, /* A53 PERIPHBASE */
81 <0x05 0x00000000 0x05 0x00000000 0x01 0x00000000>, /* FSS0 DAT3 */
84 <0x00 0x04000000 0x00 0x04000000 0x00 0x01ff1400>,
87 <0x00 0x00b00000 0x00 0x00b00000 0x00 0x00002400>, /* VTM */
88 <0x00 0x2b000000 0x00 0x2b000000 0x00 0x00300400>,
89 <0x00 0x43000000 0x00 0x43000000 0x00 0x00020000>;
96 ranges = <0x00 0x04000000 0x00 0x04000000 0x00 0x01ff1400>; /* Peripheral window */
104 ranges = <0x00 0x00b00000 0x00 0x00b00000 0x00 0x00002400>, /* VTM */
105 <0x00 0x2b000000 0x00 0x2b000000 0x00 0x00300400>, /* Peripheral Window */
106 <0x00 0x43000000 0x00 0x43000000 0x00 0x00020000>;
112 clocks = <&k3_clks 186 0>;
113 #clock-cells = <0>;