xref: /titanic_52/usr/src/uts/common/sys/pcie.h (revision c85864d8472aaccb47ceb468ebd9b3a85b66d161)
1f8d2de6bSjchu /*
2f8d2de6bSjchu  * CDDL HEADER START
3f8d2de6bSjchu  *
4f8d2de6bSjchu  * The contents of this file are subject to the terms of the
5f94c6026Sjj156685  * Common Development and Distribution License (the "License").
6f94c6026Sjj156685  * You may not use this file except in compliance with the License.
7f8d2de6bSjchu  *
8f8d2de6bSjchu  * You can obtain a copy of the license at usr/src/OPENSOLARIS.LICENSE
9f8d2de6bSjchu  * or http://www.opensolaris.org/os/licensing.
10f8d2de6bSjchu  * See the License for the specific language governing permissions
11f8d2de6bSjchu  * and limitations under the License.
12f8d2de6bSjchu  *
13f8d2de6bSjchu  * When distributing Covered Code, include this CDDL HEADER in each
14f8d2de6bSjchu  * file and include the License file at usr/src/OPENSOLARIS.LICENSE.
15f8d2de6bSjchu  * If applicable, add the following below this CDDL HEADER, with the
16f8d2de6bSjchu  * fields enclosed by brackets "[]" replaced with your own identifying
17f8d2de6bSjchu  * information: Portions Copyright [yyyy] [name of copyright owner]
18f8d2de6bSjchu  *
19f8d2de6bSjchu  * CDDL HEADER END
20f8d2de6bSjchu  */
21f8d2de6bSjchu /*
22*c85864d8SKrishna Elango  * Copyright 2009 Sun Microsystems, Inc.  All rights reserved.
23f8d2de6bSjchu  * Use is subject to license terms.
24f8d2de6bSjchu  */
25f8d2de6bSjchu 
26f8d2de6bSjchu #ifndef	_SYS_PCIE_H
27f8d2de6bSjchu #define	_SYS_PCIE_H
28f8d2de6bSjchu 
29f8d2de6bSjchu #ifdef	__cplusplus
30f8d2de6bSjchu extern "C" {
31f8d2de6bSjchu #endif
32f8d2de6bSjchu 
33f8d2de6bSjchu #include <sys/pci.h>
34f8d2de6bSjchu 
35f8d2de6bSjchu /*
3670025d76Sjohnny  * PCI Express capability registers in PCI configuration space relative to
3770025d76Sjohnny  * the PCI Express Capability structure.
38f8d2de6bSjchu  */
39f8d2de6bSjchu #define	PCIE_CAP_ID			PCI_CAP_ID
40f8d2de6bSjchu #define	PCIE_CAP_NEXT_PTR		PCI_CAP_NEXT_PTR
41f8d2de6bSjchu #define	PCIE_PCIECAP			0x02	/* PCI-e Capability Reg */
42f8d2de6bSjchu #define	PCIE_DEVCAP			0x04	/* Device Capability */
43f8d2de6bSjchu #define	PCIE_DEVCTL			0x08	/* Device Control */
44f8d2de6bSjchu #define	PCIE_DEVSTS			0x0A	/* Device Status */
4592e1ac0dSjj156685 #define	PCIE_LINKCAP			0x0C	/* Link Capability */
4692e1ac0dSjj156685 #define	PCIE_LINKCTL			0x10	/* Link Control */
4792e1ac0dSjj156685 #define	PCIE_LINKSTS			0x12	/* Link Status */
48f8d2de6bSjchu #define	PCIE_SLOTCAP			0x14	/* Slot Capability */
49f8d2de6bSjchu #define	PCIE_SLOTCTL			0x18	/* Slot Control */
50f8d2de6bSjchu #define	PCIE_SLOTSTS			0x1A	/* Slot Status */
51f8d2de6bSjchu #define	PCIE_ROOTCTL			0x1C	/* Root Control */
52f8d2de6bSjchu #define	PCIE_ROOTSTS			0x20	/* Root Status */
53f8d2de6bSjchu 
54f8d2de6bSjchu /*
5570025d76Sjohnny  * PCI-Express Config Space size
5670025d76Sjohnny  */
5770025d76Sjohnny #define	PCIE_CONF_HDR_SIZE	4096	/* PCIe configuration header size */
5870025d76Sjohnny 
5970025d76Sjohnny /*
6070025d76Sjohnny  * PCI-Express Capabilities Register (2 bytes)
61f8d2de6bSjchu  */
62f8d2de6bSjchu #define	PCIE_PCIECAP_VER_1_0		0x1	/* PCI-E spec 1.0 */
63f8d2de6bSjchu #define	PCIE_PCIECAP_VER_MASK		0xF	/* Version Mask */
64f8d2de6bSjchu #define	PCIE_PCIECAP_DEV_TYPE_PCIE_DEV	0x00	/* PCI-E Endpont Device */
65*c85864d8SKrishna Elango #define	PCIE_PCIECAP_DEV_TYPE_PCI_DEV	0x10	/* "Leg PCI" Endpont Device */
66f8d2de6bSjchu #define	PCIE_PCIECAP_DEV_TYPE_ROOT	0x40	/* Root Port of Root Complex */
67f8d2de6bSjchu #define	PCIE_PCIECAP_DEV_TYPE_UP	0x50	/* Upstream Port of Switch */
68f8d2de6bSjchu #define	PCIE_PCIECAP_DEV_TYPE_DOWN	0x60	/* Downstream Port of Switch */
69f8d2de6bSjchu #define	PCIE_PCIECAP_DEV_TYPE_PCIE2PCI	0x70	/* PCI-E to PCI Bridge */
70f8d2de6bSjchu #define	PCIE_PCIECAP_DEV_TYPE_PCI2PCIE	0x80	/* PCI to PCI-E Bridge */
71eae2e508Skrishnae #define	PCIE_PCIECAP_DEV_TYPE_RC_IEP	0x90	/* RootComplex Integrated Dev */
72eae2e508Skrishnae #define	PCIE_PCIECAP_DEV_TYPE_RC_EC	0xA0	/* RootComplex Evt Collector */
73f8d2de6bSjchu #define	PCIE_PCIECAP_DEV_TYPE_MASK	0xF0	/* Device/Port Type Mask */
74f8d2de6bSjchu #define	PCIE_PCIECAP_SLOT_IMPL		0x100	/* Slot Impl vs Integrated */
753221df98SKrishna Elango #define	PCIE_PCIECAP_INT_MSG_NUM	0x3E00	/* Interrupt Message Number */
76f8d2de6bSjchu 
77f8d2de6bSjchu /*
7870025d76Sjohnny  * Device Capabilities Register (4 bytes)
79f8d2de6bSjchu  */
80f8d2de6bSjchu #define	PCIE_DEVCAP_MAX_PAYLOAD_128	0x0
81f8d2de6bSjchu #define	PCIE_DEVCAP_MAX_PAYLOAD_256	0x1
82f8d2de6bSjchu #define	PCIE_DEVCAP_MAX_PAYLOAD_512	0x2
83f8d2de6bSjchu #define	PCIE_DEVCAP_MAX_PAYLOAD_1024	0x3
84f8d2de6bSjchu #define	PCIE_DEVCAP_MAX_PAYLOAD_2048	0x4
85f8d2de6bSjchu #define	PCIE_DEVCAP_MAX_PAYLOAD_4096	0x5
86f8d2de6bSjchu #define	PCIE_DEVCAP_MAX_PAYLOAD_MASK	0x7	/* Max Payload Size Supported */
87f8d2de6bSjchu 
88f8d2de6bSjchu #define	PCIE_DEVCAP_PHTM_FUNC_NONE	0x00	/* No Function # bits used */
89f8d2de6bSjchu #define	PCIE_DEVCAP_PHTM_FUNC_ONE	0x08	/* First most sig. bit used */
90f8d2de6bSjchu #define	PCIE_DEVCAP_PHTM_FUNC_TWO	0x10	/* First 2 most sig bit used */
91f8d2de6bSjchu #define	PCIE_DEVCAP_PHTM_FUNC_THREE	0x18	/* All 3 bits used */
92f8d2de6bSjchu #define	PCIE_DEVCAP_PHTM_FUNC_MASK	0x18	/* Phantom Func Supported */
93f8d2de6bSjchu 
94f8d2de6bSjchu #define	PCIE_DEVCAP_EXT_TAG_5BIT	0x00	/* 5-Bit Tag Field Supported */
95f8d2de6bSjchu #define	PCIE_DEVCAP_EXT_TAG_8BIT	0x20	/* 8-Bit Tag Field Supported */
96f8d2de6bSjchu #define	PCIE_DEVCAP_EXT_TAG_MASK	0x20	/* Ext. Tag Field Supported */
97f8d2de6bSjchu 
98f8d2de6bSjchu #define	PCIE_DEVCAP_EP_L0S_LAT_MIN	0x000	/* < 64 ns */
99f8d2de6bSjchu #define	PCIE_DEVCAP_EP_L0S_LAT_64ns	0x040	/* 64 ns - 128 ns */
100f8d2de6bSjchu #define	PCIE_DEVCAP_EP_L0S_LAT_128ns	0x080	/* 128 ns - 256 ns */
101f8d2de6bSjchu #define	PCIE_DEVCAP_EP_L0S_LAT_256ns	0x0C0	/* 256 ns - 512 ns */
102f8d2de6bSjchu #define	PCIE_DEVCAP_EP_L0S_LAT_512ns	0x100	/* 512 ns - 1 us */
103f8d2de6bSjchu #define	PCIE_DEVCAP_EP_L0S_LAT_1us	0x140	/* 1 us - 2 us */
104f8d2de6bSjchu #define	PCIE_DEVCAP_EP_L0S_LAT_2us	0x180	/* 2 us - 4 us */
105f8d2de6bSjchu #define	PCIE_DEVCAP_EP_L0S_LAT_MAX	0x1C0	/* > 4 us */
106f8d2de6bSjchu #define	PCIE_DEVCAP_EP_L0S_LAT_MASK	0x1C0	/* EP L0s Accetable Latency */
107f8d2de6bSjchu 
108f8d2de6bSjchu #define	PCIE_DEVCAP_EP_L1_LAT_MIN	0x000	/* < 1 us */
109f8d2de6bSjchu #define	PCIE_DEVCAP_EP_L1_LAT_1us	0x140	/* 1 us - 2 us */
110f8d2de6bSjchu #define	PCIE_DEVCAP_EP_L1_LAT_2us	0x180	/* 2 us - 4 us */
111f8d2de6bSjchu #define	PCIE_DEVCAP_EP_L1_LAT_4us	0x140	/* 4 us - 8 us */
112f8d2de6bSjchu #define	PCIE_DEVCAP_EP_L1_LAT_8us	0x180	/* 8 us - 16 us */
113f8d2de6bSjchu #define	PCIE_DEVCAP_EP_L1_LAT_16us	0x140	/* 16 us - 32 us */
114f8d2de6bSjchu #define	PCIE_DEVCAP_EP_L1_LAT_32us	0x180	/* 32 us - 64 us */
115f8d2de6bSjchu #define	PCIE_DEVCAP_EP_L1_LAT_MAX	0x1C0	/* > 64 us */
116f8d2de6bSjchu #define	PCIE_DEVCAP_EP_L1_LAT_MASK	0x700	/* EP L1 Accetable Latency */
117f8d2de6bSjchu 
118f8d2de6bSjchu #define	PCIE_DEVCAP_ATTN_BUTTON		0x1000	/* Attention Button Present */
119f8d2de6bSjchu #define	PCIE_DEVCAP_ATTN_INDICATOR	0x2000	/* Attn Indicator Present */
120f8d2de6bSjchu #define	PCIE_DEVCAP_PWR_INDICATOR	0x4000	/* Power Indicator Present */
121f8d2de6bSjchu 
122337fc9e2Sanish #define	PCIE_DEVCAP_ROLE_BASED_ERR_REP	0x8000	/* Role Based Error Reporting */
123337fc9e2Sanish 
124f8d2de6bSjchu #define	PCIE_DEVCAP_PLMT_VAL_SHIFT	18	/* Power Limit Value Shift */
125f8d2de6bSjchu #define	PCIE_DEVCAP_PLMT_VAL_MASK	0xFF	/* Power Limit Value Mask */
126f8d2de6bSjchu 
127f8d2de6bSjchu #define	PCIE_DEVCAP_PLMT_SCL_1_BY_1	0x0000000	/* 1x Scale */
128f8d2de6bSjchu #define	PCIE_DEVCAP_PLMT_SCL_1_BY_10	0x4000000	/* 0.1x Scale */
129f8d2de6bSjchu #define	PCIE_DEVCAP_PLMT_SCL_1_BY_100	0x8000000	/* 0.01x Scale */
130f8d2de6bSjchu #define	PCIE_DEVCAP_PLMT_SCL_1_BY_1000	0xC000000	/* 0.001x Scale */
131f8d2de6bSjchu #define	PCIE_DEVCAP_PLMT_SCL_MASK	0xC000000	/* Power Limit Scale */
132f8d2de6bSjchu 
133f8d2de6bSjchu /*
13470025d76Sjohnny  * Device Control Register (2 bytes)
135f8d2de6bSjchu  */
136f8d2de6bSjchu #define	PCIE_DEVCTL_CE_REPORTING_EN	0x1	/* Correctable Error Enable */
137f8d2de6bSjchu #define	PCIE_DEVCTL_NFE_REPORTING_EN	0x2	/* Non-Fatal Error Enable */
138f8d2de6bSjchu #define	PCIE_DEVCTL_FE_REPORTING_EN	0x4	/* Fatal Error Enable */
139f8d2de6bSjchu #define	PCIE_DEVCTL_UR_REPORTING_EN	0x8	/* Unsupported Request Enable */
14095ad88f0Sraghuram #define	PCIE_DEVCTL_ERR_MASK		0xF	/* All of the above bits */
14195ad88f0Sraghuram 
142f8d2de6bSjchu #define	PCIE_DEVCTL_RO_EN		0x10	/* Enable Relaxed Ordering */
143f8d2de6bSjchu 
144f8d2de6bSjchu #define	PCIE_DEVCTL_MAX_PAYLOAD_128	0x00
145f8d2de6bSjchu #define	PCIE_DEVCTL_MAX_PAYLOAD_256	0x20
146f8d2de6bSjchu #define	PCIE_DEVCTL_MAX_PAYLOAD_512	0x40
147f8d2de6bSjchu #define	PCIE_DEVCTL_MAX_PAYLOAD_1024	0x60
148f8d2de6bSjchu #define	PCIE_DEVCTL_MAX_PAYLOAD_2048	0x80
149f8d2de6bSjchu #define	PCIE_DEVCTL_MAX_PAYLOAD_4096	0xA0
150f8d2de6bSjchu #define	PCIE_DEVCTL_MAX_PAYLOAD_MASK	0xE0	/* Max_Payload_Size */
1510114761dSAlan Adamson, SD OSSD #define	PCIE_DEVCTL_MAX_PAYLOAD_SHIFT	0x5
152f8d2de6bSjchu 
153f8d2de6bSjchu #define	PCIE_DEVCTL_EXT_TAG_FIELD_EN	0x100	/* Extended Tag Field Enable */
154f8d2de6bSjchu #define	PCIE_DEVCTL_PHTM_FUNC_EN	0x200	/* Phantom Functions Enable */
155f8d2de6bSjchu #define	PCIE_DEVCTL_AUX_POWER_PM_EN	0x400	/* Auxiliary Power PM Enable */
156f8d2de6bSjchu #define	PCIE_DEVCTL_ENABLE_NO_SNOOP	0x800	/* Enable No Snoop */
157f8d2de6bSjchu 
15895ad88f0Sraghuram #define	PCIE_DEVCTL_MAX_READ_REQ_128	0x0000
15995ad88f0Sraghuram #define	PCIE_DEVCTL_MAX_READ_REQ_256	0x1000
16095ad88f0Sraghuram #define	PCIE_DEVCTL_MAX_READ_REQ_512	0x2000
16195ad88f0Sraghuram #define	PCIE_DEVCTL_MAX_READ_REQ_1024	0x3000
16295ad88f0Sraghuram #define	PCIE_DEVCTL_MAX_READ_REQ_2048	0x4000
16395ad88f0Sraghuram #define	PCIE_DEVCTL_MAX_READ_REQ_4096	0x5000
164f8d2de6bSjchu #define	PCIE_DEVCTL_MAX_READ_REQ_MASK	0x7000	/* Max_Read_Request_Size */
1650114761dSAlan Adamson, SD OSSD #define	PCIE_DEVCTL_MAX_READ_REQ_SHIFT	0xC
166f8d2de6bSjchu 
167f8d2de6bSjchu /*
16870025d76Sjohnny  * Device Status Register (2 bytes)
169f8d2de6bSjchu  */
170f8d2de6bSjchu #define	PCIE_DEVSTS_CE_DETECTED		0x1	/* Correctable Error Detected */
171f8d2de6bSjchu #define	PCIE_DEVSTS_NFE_DETECTED	0x2	/* Non Fatal Error Detected */
172f8d2de6bSjchu #define	PCIE_DEVSTS_FE_DETECTED		0x4	/* Fatal Error Detected */
173f8d2de6bSjchu #define	PCIE_DEVSTS_UR_DETECTED		0x8	/* Unsupported Req Detected */
174f8d2de6bSjchu #define	PCIE_DEVSTS_AUX_POWER		0x10	/* AUX Power Detected */
175f8d2de6bSjchu #define	PCIE_DEVSTS_TRANS_PENDING	0x20	/* Transactions Pending */
176f8d2de6bSjchu 
177f8d2de6bSjchu /*
17870025d76Sjohnny  * Link Capability Register (4 bytes)
179f8d2de6bSjchu  */
180f8d2de6bSjchu #define	PCIE_LINKCAP_MAX_SPEED_2_5	0x1	/* 2.5 Gb/s Speed */
181f8d2de6bSjchu #define	PCIE_LINKCAP_MAX_SPEED_MASK	0xF	/* Maximum Link Speed */
182f8d2de6bSjchu #define	PCIE_LINKCAP_MAX_WIDTH_X1	0x010
183f8d2de6bSjchu #define	PCIE_LINKCAP_MAX_WIDTH_X2	0x020
184f8d2de6bSjchu #define	PCIE_LINKCAP_MAX_WIDTH_X4	0x040
185f8d2de6bSjchu #define	PCIE_LINKCAP_MAX_WIDTH_X8	0x080
186f8d2de6bSjchu #define	PCIE_LINKCAP_MAX_WIDTH_X12	0x0C0
187f8d2de6bSjchu #define	PCIE_LINKCAP_MAX_WIDTH_X16	0x100
188f8d2de6bSjchu #define	PCIE_LINKCAP_MAX_WIDTH_X32	0x200
189f8d2de6bSjchu #define	PCIE_LINKCAP_MAX_WIDTH_MASK	0x3f0	/* Maximum Link Width */
190f8d2de6bSjchu 
191f8d2de6bSjchu #define	PCIE_LINKCAP_ASPM_SUP_L0S	0x400	/* L0s Entry Supported */
192f8d2de6bSjchu #define	PCIE_LINKCAP_ASPM_SUP_L0S_L1	0xC00	/* L0s abd L1 Supported */
193f8d2de6bSjchu #define	PCIE_LINKCAP_ASPM_SUP_MASK	0xC00	/* ASPM Support */
194f8d2de6bSjchu 
195f8d2de6bSjchu #define	PCIE_LINKCAP_L0S_EXIT_LAT_MIN	0x0000	/* < 64 ns */
196f8d2de6bSjchu #define	PCIE_LINKCAP_L0S_EXIT_LAT_64ns	0x1000	/* 64 ns - 128 ns */
197f8d2de6bSjchu #define	PCIE_LINKCAP_L0S_EXIT_LAT_128ns	0x2000	/* 128 ns - 256 ns */
198f8d2de6bSjchu #define	PCIE_LINKCAP_L0S_EXIT_LAT_256ns	0x3000	/* 256 ns - 512 ns */
199f8d2de6bSjchu #define	PCIE_LINKCAP_L0S_EXIT_LAT_512ns	0x4000	/* 512 ns - 1 us */
200f8d2de6bSjchu #define	PCIE_LINKCAP_L0S_EXIT_LAT_1us	0x5000	/* 1 us - 2 us */
201f8d2de6bSjchu #define	PCIE_LINKCAP_L0S_EXIT_LAT_2us	0x6000	/* 2 us - 4 us */
202f8d2de6bSjchu #define	PCIE_LINKCAP_L0S_EXIT_LAT_MAX	0x7000	/* > 4 us */
203f8d2de6bSjchu #define	PCIE_LINKCAP_L0S_EXIT_LAT_MASK	0x7000	/* L0s Exit Latency */
204f8d2de6bSjchu 
205f8d2de6bSjchu #define	PCIE_LINKCAP_L1_EXIT_LAT_MIN	0x00000	/* < 1 us */
206f8d2de6bSjchu #define	PCIE_LINKCAP_L1_EXIT_LAT_1us	0x08000	/* 1 us - 2 us */
207f8d2de6bSjchu #define	PCIE_LINKCAP_L1_EXIT_LAT_2us	0x10000	/* 2 us - 4 us */
208f8d2de6bSjchu #define	PCIE_LINKCAP_L1_EXIT_LAT_4us	0x18000	/* 4 us - 8 us */
209f8d2de6bSjchu #define	PCIE_LINKCAP_L1_EXIT_LAT_8us	0x20000	/* 8 us - 16 us */
210f8d2de6bSjchu #define	PCIE_LINKCAP_L1_EXIT_LAT_16us	0x28000	/* 16 us - 32 us */
211f8d2de6bSjchu #define	PCIE_LINKCAP_L1_EXIT_LAT_32us	0x30000	/* 32 us - 64 us */
212f8d2de6bSjchu #define	PCIE_LINKCAP_L1_EXIT_LAT_MAX	0x38000	/* > 64 us */
213f8d2de6bSjchu #define	PCIE_LINKCAP_L1_EXIT_LAT_MASK	0x38000	/* L1 Exit Latency */
214f8d2de6bSjchu 
21570025d76Sjohnny /* PCIe v1.1 spec based */
21670025d76Sjohnny #define	PCIE_LINKCAP_DLL_ACTIVE_REP_CAPABLE	0x100000    /* DLL Active */
21770025d76Sjohnny 							    /* Capable bit */
21870025d76Sjohnny 
219*c85864d8SKrishna Elango #define	PCIE_LINKCAP_PORT_NUMBER	0xFF000000	/* Port Number */
220*c85864d8SKrishna Elango #define	PCIE_LINKCAP_PORT_NUMBER_SHIFT	24	/* Port Number Shift */
221*c85864d8SKrishna Elango #define	PCIE_LINKCAP_PORT_NUMBER_MASK	0xFF	/* Port Number Mask */
222f8d2de6bSjchu 
223f8d2de6bSjchu /*
22470025d76Sjohnny  * Link Control Register (2 bytes)
225f8d2de6bSjchu  */
226f8d2de6bSjchu #define	PCIE_LINKCTL_ASPM_CTL_DIS	0x0	/* ASPM Disable */
227f8d2de6bSjchu #define	PCIE_LINKCTL_ASPM_CTL_L0S	0x1	/* ASPM L0s only */
228f8d2de6bSjchu #define	PCIE_LINKCTL_ASPM_CTL_L1	0x2	/* ASPM L1 only */
229f8d2de6bSjchu #define	PCIE_LINKCTL_ASPM_CTL_L0S_L1	0x3	/* ASPM L0s and L1 only */
230f8d2de6bSjchu #define	PCIE_LINKCTL_ASPM_CTL_MASK	0x3	/* ASPM Control */
231f8d2de6bSjchu 
232f8d2de6bSjchu #define	PCIE_LINKCTL_RCB_64_BYTE	0x0	/* 64 Byte */
233f8d2de6bSjchu #define	PCIE_LINKCTL_RCB_128_BYTE	0x8	/* 128 Byte */
234f8d2de6bSjchu #define	PCIE_LINKCTL_RCB_MASK		0x8	/* Read Completion Boundary */
235f8d2de6bSjchu 
236f8d2de6bSjchu #define	PCIE_LINKCTL_LINK_DISABLE	0x10	/* Link Disable */
237f8d2de6bSjchu #define	PCIE_LINKCTL_RETRAIN_LINK	0x20	/* Retrain Link */
238f8d2de6bSjchu #define	PCIE_LINKCTL_COMMON_CLK_CFG	0x40	/* Common Clock Configuration */
239f8d2de6bSjchu #define	PCIE_LINKCTL_EXT_SYNCH		0x80	/* Extended Synch */
240f8d2de6bSjchu 
241f8d2de6bSjchu /*
24270025d76Sjohnny  * Link Status Register (2 bytes)
243f8d2de6bSjchu  */
244f8d2de6bSjchu #define	PCIE_LINKSTS_SPEED_2_5		0x1	/* Link Speed */
245f8d2de6bSjchu #define	PCIE_LINKSTS_SPEED_MASK		0xF	/* Link Speed */
246f8d2de6bSjchu 
247f8d2de6bSjchu #define	PCIE_LINKSTS_NEG_WIDTH_X1	0x010
248f8d2de6bSjchu #define	PCIE_LINKSTS_NEG_WIDTH_X2	0x020
249f8d2de6bSjchu #define	PCIE_LINKSTS_NEG_WIDTH_X4	0x040
250f8d2de6bSjchu #define	PCIE_LINKSTS_NEG_WIDTH_X8	0x080
251f8d2de6bSjchu #define	PCIE_LINKSTS_NEG_WIDTH_X12	0x0C0
252f8d2de6bSjchu #define	PCIE_LINKSTS_NEG_WIDTH_X16	0x100
253f8d2de6bSjchu #define	PCIE_LINKSTS_NEG_WIDTH_X32	0x200
254f8d2de6bSjchu #define	PCIE_LINKSTS_NEG_WIDTH_MASK	0x3F0	/* Negotiated Link Width */
255f8d2de6bSjchu 
256f8d2de6bSjchu #define	PCIE_LINKSTS_TRAINING_ERROR	0x400	/* Training Error */
257f8d2de6bSjchu #define	PCIE_LINKSTS_LINK_TRAINING	0x800	/* Link Training */
258f8d2de6bSjchu #define	PCIE_LINKSTS_SLOT_CLK_CFG	0x1000	/* Slot Clock Configuration */
259f8d2de6bSjchu 
260f94c6026Sjj156685 /* PCIe v1.1 spec based */
261f94c6026Sjj156685 #define	PCIE_LINKSTS_DLL_LINK_ACTIVE	0x2000	/* DLL Link Active */
262f94c6026Sjj156685 
263f8d2de6bSjchu /*
26470025d76Sjohnny  * Slot Capability Register (4 bytes)
265f8d2de6bSjchu  */
266f8d2de6bSjchu #define	PCIE_SLOTCAP_ATTN_BUTTON	0x1	/* Attention Button Present */
267f8d2de6bSjchu #define	PCIE_SLOTCAP_POWER_CONTROLLER	0x2	/* Power Controller Present */
268f8d2de6bSjchu #define	PCIE_SLOTCAP_MRL_SENSOR		0x4	/* MRL Sensor Present */
269f8d2de6bSjchu #define	PCIE_SLOTCAP_ATTN_INDICATOR	0x8	/* Attn Indicator Present */
270f8d2de6bSjchu #define	PCIE_SLOTCAP_PWR_INDICATOR	0x10	/* Power Indicator Present */
271f8d2de6bSjchu #define	PCIE_SLOTCAP_HP_SURPRISE	0x20	/* Hot-Plug Surprise */
272f8d2de6bSjchu #define	PCIE_SLOTCAP_HP_CAPABLE		0x40	/* Hot-Plug Capable */
273f8d2de6bSjchu 
274f8d2de6bSjchu #define	PCIE_SLOTCAP_PLMT_VAL_SHIFT	7	/* Slot Pwr Limit Value Shift */
275f8d2de6bSjchu #define	PCIE_SLOTCAP_PLMT_VAL_MASK	0xFF	/* Slot Pwr Limit Value */
276f8d2de6bSjchu 
277f8d2de6bSjchu #define	PCIE_SLOTCAP_PLMT_SCL_1_BY_1	0x00000	/* 1x Scale */
278f8d2de6bSjchu #define	PCIE_SLOTCAP_PLMT_SCL_1_BY_10	0x08000	/* 0.1x Scale */
279f8d2de6bSjchu #define	PCIE_SLOTCAP_PLMT_SCL_1_BY_100	0x10000	/* 0.01x Scale */
280f8d2de6bSjchu #define	PCIE_SLOTCAP_PLMT_SCL_1_BY_1000	0x18000	/* 0.001x Scale */
281f8d2de6bSjchu #define	PCIE_SLOTCAP_PLMT_SCL_MASK	0x18000	/* Slot Power Limit Scale */
28270025d76Sjohnny #define	PCIE_SLOTCAP_EMI_LOCK_PRESENT	0x20000 /* EMI Lock Present */
28370025d76Sjohnny #define	PCIE_SLOTCAP_NO_CMD_COMP_SUPP	0x40000 /* No Command Comp. Supported */
284f8d2de6bSjchu 
285f8d2de6bSjchu #define	PCIE_SLOTCAP_PHY_SLOT_NUM_SHIFT	19	/* Physical Slot Num Shift */
286f8d2de6bSjchu #define	PCIE_SLOTCAP_PHY_SLOT_NUM_MASK	0x1FFF	/* Physical Slot Num Mask */
287f8d2de6bSjchu 
28870025d76Sjohnny #define	PCIE_SLOTCAP_PHY_SLOT_NUM(reg) \
28970025d76Sjohnny 	    (((reg) >> PCIE_SLOTCAP_PHY_SLOT_NUM_SHIFT) & \
29070025d76Sjohnny 	    PCIE_SLOTCAP_PHY_SLOT_NUM_MASK)
29170025d76Sjohnny 
292f8d2de6bSjchu /*
29370025d76Sjohnny  * Slot Control Register (2 bytes)
294f8d2de6bSjchu  */
295f8d2de6bSjchu #define	PCIE_SLOTCTL_ATTN_BTN_EN	0x1	/* Attn Button Pressed Enable */
296f8d2de6bSjchu #define	PCIE_SLOTCTL_PWR_FAULT_EN	0x2	/* Pwr Fault Detected Enable */
297f8d2de6bSjchu #define	PCIE_SLOTCTL_MRL_SENSOR_EN	0x4	/* MRL Sensor Changed Enable */
298f8d2de6bSjchu #define	PCIE_SLOTCTL_PRESENCE_CHANGE_EN	0x8	/* Presence Detect Changed En */
299f8d2de6bSjchu #define	PCIE_SLOTCTL_CMD_INTR_EN	0x10	/* CMD Completed Interrupt En */
300f8d2de6bSjchu #define	PCIE_SLOTCTL_HP_INTR_EN		0x20	/* Hot-Plug Interrupt Enable */
30170025d76Sjohnny #define	PCIE_SLOTCTL_PWR_CONTROL	0x0400	/* Power controller Control */
30270025d76Sjohnny #define	PCIE_SLOTCTL_EMI_LOCK_CONTROL	0x0800	/* EMI Lock control */
303f94c6026Sjj156685 #define	PCIE_SLOTCTL_DLL_STATE_EN	0x1000	/* DLL State Changed En */
30470025d76Sjohnny #define	PCIE_SLOTCTL_ATTN_INDICATOR_MASK 0x00C0	/* Attn Indicator mask */
30570025d76Sjohnny #define	PCIE_SLOTCTL_PWR_INDICATOR_MASK	0x0300	/* Power Indicator mask */
306f8d2de6bSjchu 
30770025d76Sjohnny /* State values for the Power and Attention Indicators */
30870025d76Sjohnny #define	PCIE_SLOTCTL_INDICATOR_STATE_ON		0x1	/* indicator ON */
30970025d76Sjohnny #define	PCIE_SLOTCTL_INDICATOR_STATE_BLINK	0x2	/* indicator BLINK */
31070025d76Sjohnny #define	PCIE_SLOTCTL_INDICATOR_STATE_OFF	0x3	/* indicator OFF */
311f8d2de6bSjchu 
312f8d2de6bSjchu /*
31370025d76Sjohnny  * Macros to set/get the state of Power and Attention Indicators
31470025d76Sjohnny  * in the PCI Express Slot Control Register.
31570025d76Sjohnny  */
31670025d76Sjohnny #define	pcie_slotctl_pwr_indicator_get(reg)	\
31770025d76Sjohnny 	(((reg) & PCIE_SLOTCTL_PWR_INDICATOR_MASK) >> 8)
31870025d76Sjohnny #define	pcie_slotctl_attn_indicator_get(ctrl)	\
31970025d76Sjohnny 	(((ctrl) & PCIE_SLOTCTL_ATTN_INDICATOR_MASK) >> 6)
32070025d76Sjohnny #define	pcie_slotctl_attn_indicator_set(ctrl, v)\
32170025d76Sjohnny 	(((ctrl) & ~PCIE_SLOTCTL_ATTN_INDICATOR_MASK) | ((v) << 6))
32270025d76Sjohnny #define	pcie_slotctl_pwr_indicator_set(ctrl, v)\
32370025d76Sjohnny 	(((ctrl) & ~PCIE_SLOTCTL_PWR_INDICATOR_MASK) | ((v) << 8))
32470025d76Sjohnny 
32570025d76Sjohnny /*
32670025d76Sjohnny  * Slot Status register (2 bytes)
327f8d2de6bSjchu  */
328f8d2de6bSjchu #define	PCIE_SLOTSTS_ATTN_BTN_PRESSED	0x1	/* Attention Button Pressed */
329f8d2de6bSjchu #define	PCIE_SLOTSTS_PWR_FAULT_DETECTED	0x2	/* Power Fault Detected */
330f8d2de6bSjchu #define	PCIE_SLOTSTS_MRL_SENSOR_CHANGED	0x4	/* MRL Sensor Changed */
331f8d2de6bSjchu #define	PCIE_SLOTSTS_PRESENCE_CHANGED	0x8	/* Presence Detect Changed */
332f8d2de6bSjchu #define	PCIE_SLOTSTS_COMMAND_COMPLETED	0x10	/* Command Completed */
33370025d76Sjohnny #define	PCIE_SLOTSTS_MRL_SENSOR_OPEN	0x20	/* MRL Sensor Open */
334f8d2de6bSjchu #define	PCIE_SLOTSTS_PRESENCE_DETECTED	0x40	/* Card Present in slot */
33570025d76Sjohnny #define	PCIE_SLOTSTS_EMI_LOCK_SET	0x0080	/* EMI Lock set */
33670025d76Sjohnny #define	PCIE_SLOTSTS_DLL_STATE_CHANGED	0x0100	/* DLL State Changed */
337f8d2de6bSjchu 
338f8d2de6bSjchu /*
33970025d76Sjohnny  * Root Control Register (2 bytes)
340f8d2de6bSjchu  */
341f8d2de6bSjchu #define	PCIE_ROOTCTL_SYS_ERR_ON_CE_EN	0x1	/* Sys Err on Cor Err Enable */
342f8d2de6bSjchu #define	PCIE_ROOTCTL_SYS_ERR_ON_NFE_EN	0x2	/* Sys Err on NF Err Enable */
34370025d76Sjohnny #define	PCIE_ROOTCTL_SYS_ERR_ON_FE_EN	0x4	/* Sys Err on Fatal Err En */
34470025d76Sjohnny #define	PCIE_ROOTCTL_PME_INTERRUPT_EN	0x8	/* PME Interrupt Enable */
345f8d2de6bSjchu 
346f8d2de6bSjchu /*
34770025d76Sjohnny  * Root Status Register (4 bytes)
348f8d2de6bSjchu  */
349f8d2de6bSjchu #define	PCIE_ROOTSTS_PME_REQ_ID_SHIFT	0	/* PME Requestor ID */
350f8d2de6bSjchu #define	PCIE_ROOTSTS_PME_REQ_ID_MASK	0xFFFF	/* PME Requestor ID */
351f8d2de6bSjchu 
352f8d2de6bSjchu #define	PCIE_ROOTSTS_PME_STATUS		0x10000	/* PME Status */
353f8d2de6bSjchu #define	PCIE_ROOTSTS_PME_PENDING	0x20000	/* PME Pending */
354f8d2de6bSjchu 
355f8d2de6bSjchu 
356f8d2de6bSjchu /*
357f8d2de6bSjchu  * PCI-Express Enhanced Capabilities Link Entry Bit Offsets
358f8d2de6bSjchu  */
359f8d2de6bSjchu #define	PCIE_EXT_CAP			0x100	/* Base Address of Ext Cap */
360f8d2de6bSjchu 
361f8d2de6bSjchu #define	PCIE_EXT_CAP_ID_SHIFT		0	/* PCI-e Ext Cap ID */
362f8d2de6bSjchu #define	PCIE_EXT_CAP_ID_MASK		0xFFFF
363f8d2de6bSjchu #define	PCIE_EXT_CAP_VER_SHIFT		16	/* PCI-e Ext Cap Ver */
364f8d2de6bSjchu #define	PCIE_EXT_CAP_VER_MASK		0xF
365f8d2de6bSjchu #define	PCIE_EXT_CAP_NEXT_PTR_SHIFT	20	/* PCI-e Ext Cap Next Ptr */
366f8d2de6bSjchu #define	PCIE_EXT_CAP_NEXT_PTR_MASK	0xFFF
367f8d2de6bSjchu 
368f8d2de6bSjchu #define	PCIE_EXT_CAP_NEXT_PTR_NULL	0x0
369f8d2de6bSjchu 
370f8d2de6bSjchu /*
371f8d2de6bSjchu  * PCI-Express Enhanced Capability Identifier Values
372f8d2de6bSjchu  */
373f8d2de6bSjchu #define	PCIE_EXT_CAP_ID_AER		0x1	/* Advanced Error Handling */
374337fc9e2Sanish #define	PCIE_EXT_CAP_ID_VC		0x2	/* Virtual Channel, no MFVC */
375f8d2de6bSjchu #define	PCIE_EXT_CAP_ID_SER		0x3	/* Serial Number */
376f8d2de6bSjchu #define	PCIE_EXT_CAP_ID_PWR_BUDGET	0x4	/* Power Budgeting */
377337fc9e2Sanish #define	PCIE_EXT_CAP_ID_RC_LINK_DECL	0x5	/* RC Link Declaration */
378337fc9e2Sanish #define	PCIE_EXT_CAP_ID_RC_INT_LINKCTRL	0x6	/* RC Internal Link Control */
379337fc9e2Sanish #define	PCIE_EXT_CAP_ID_RC_EVNT_CEA	0x7	/* RC Event Collector */
380337fc9e2Sanish 						/* Endpoint Association */
381337fc9e2Sanish #define	PCIE_EXT_CAP_ID_MFVC		0x8	/* Multi-func Virtual Channel */
382337fc9e2Sanish #define	PCIE_EXT_CAP_ID_VC_WITH_MFVC	0x9	/* Virtual Channel w/ MFVC */
383337fc9e2Sanish #define	PCIE_EXT_CAP_ID_RCRB		0xA	/* Root Complex Register Blck */
384337fc9e2Sanish #define	PCIE_EXT_CAP_ID_VS		0xB	/* Vendor Spec Extended Cap */
385337fc9e2Sanish #define	PCIE_EXT_CAP_ID_CAC		0xC	/* Config Access Correlation */
386337fc9e2Sanish #define	PCIE_EXT_CAP_ID_ACS		0xD	/* Access Control Services */
387337fc9e2Sanish #define	PCIE_EXT_CAP_ID_ARI		0xE	/* Alternative Routing ID */
388337fc9e2Sanish #define	PCIE_EXT_CAP_ID_ATS		0xF	/* Address Translation Svcs */
389f8d2de6bSjchu 
390f8d2de6bSjchu /*
391f8d2de6bSjchu  * PCI-Express Advanced Error Reporting Extended Capability Offsets
392f8d2de6bSjchu  */
393f8d2de6bSjchu #define	PCIE_AER_CAP			0x0	/* Enhanced Capability Header */
394f8d2de6bSjchu #define	PCIE_AER_UCE_STS		0x4	/* Uncorrectable Error Status */
395f8d2de6bSjchu #define	PCIE_AER_UCE_MASK		0x8	/* Uncorrectable Error Mask */
396f8d2de6bSjchu #define	PCIE_AER_UCE_SERV		0xc	/* Uncor Error Severity */
397f8d2de6bSjchu #define	PCIE_AER_CE_STS			0x10	/* Correctable Error Status */
398f8d2de6bSjchu #define	PCIE_AER_CE_MASK		0x14	/* Correctable Error Mask */
399f8d2de6bSjchu #define	PCIE_AER_CTL			0x18	/* AER Capability & Control */
400f8d2de6bSjchu #define	PCIE_AER_HDR_LOG		0x1c	/* Header Log */
401f8d2de6bSjchu 
402f8d2de6bSjchu /* Root Ports Only */
403f8d2de6bSjchu #define	PCIE_AER_RE_CMD			0x2c	/* Root Error Command */
404f8d2de6bSjchu #define	PCIE_AER_RE_STS			0x30	/* Root Error Status */
405f8d2de6bSjchu #define	PCIE_AER_CE_SRC_ID		0x34	/* Error Source ID */
406f8d2de6bSjchu #define	PCIE_AER_ERR_SRC_ID		0x36	/* Error Source ID */
407f8d2de6bSjchu 
408f8d2de6bSjchu /* Bridges Only */
409f8d2de6bSjchu #define	PCIE_AER_SUCE_STS		0x2c	/* Secondary UCE Status */
410f8d2de6bSjchu #define	PCIE_AER_SUCE_MASK		0x30	/* Secondary UCE Mask */
411f8d2de6bSjchu #define	PCIE_AER_SUCE_SERV		0x34	/* Secondary UCE Severity */
412f8d2de6bSjchu #define	PCIE_AER_SCTL			0x38	/* Secondary Cap & Ctl */
413f8d2de6bSjchu #define	PCIE_AER_SHDR_LOG		0x3c	/* Secondary Header Log */
414f8d2de6bSjchu 
415f8d2de6bSjchu /*
416f8d2de6bSjchu  * AER Uncorrectable Error Status/Mask/Severity Register
417f8d2de6bSjchu  */
41800d0963fSdilpreet #define	PCIE_AER_UCE_TRAINING		0x1	/* Training Error Status */
419f8d2de6bSjchu #define	PCIE_AER_UCE_DLP		0x10	/* Data Link Protocol Error */
42000d0963fSdilpreet #define	PCIE_AER_UCE_SD			0x20	/* Link Surprise down */
421f8d2de6bSjchu #define	PCIE_AER_UCE_PTLP		0x1000	/* Poisoned TLP Status */
422f8d2de6bSjchu #define	PCIE_AER_UCE_FCP		0x2000	/* Flow Control Protocol Sts */
423f8d2de6bSjchu #define	PCIE_AER_UCE_TO			0x4000	/* Completion Timeout Status */
424f8d2de6bSjchu #define	PCIE_AER_UCE_CA			0x8000	/* Completer Abort Status */
425f8d2de6bSjchu #define	PCIE_AER_UCE_UC			0x10000	/* Unexpected Completion Sts */
426f8d2de6bSjchu #define	PCIE_AER_UCE_RO			0x20000	/* Receiver Overflow Status */
427f8d2de6bSjchu #define	PCIE_AER_UCE_MTLP		0x40000	/* Malformed TLP Status */
428f8d2de6bSjchu #define	PCIE_AER_UCE_ECRC		0x80000	/* ECRC Error Status */
429f8d2de6bSjchu #define	PCIE_AER_UCE_UR			0x100000 /* Unsupported Req */
430f8d2de6bSjchu #define	PCIE_AER_UCE_BITS		(PCIE_AER_UCE_TRAINING | \
43100d0963fSdilpreet     PCIE_AER_UCE_DLP | PCIE_AER_UCE_SD | PCIE_AER_UCE_PTLP | \
43200d0963fSdilpreet     PCIE_AER_UCE_FCP | PCIE_AER_UCE_TO | PCIE_AER_UCE_CA | \
43300d0963fSdilpreet     PCIE_AER_UCE_UC | PCIE_AER_UCE_RO | PCIE_AER_UCE_MTLP | \
43400d0963fSdilpreet     PCIE_AER_UCE_ECRC | PCIE_AER_UCE_UR)
43500d0963fSdilpreet #define	PCIE_AER_UCE_LOG_BITS		(PCIE_AER_UCE_PTLP | PCIE_AER_UCE_CA | \
43600d0963fSdilpreet     PCIE_AER_UCE_UC | PCIE_AER_UCE_MTLP | PCIE_AER_UCE_ECRC | PCIE_AER_UCE_UR)
437f8d2de6bSjchu 
438f8d2de6bSjchu /*
439f8d2de6bSjchu  * AER Correctable Error Status/Mask Register
440f8d2de6bSjchu  */
441f8d2de6bSjchu #define	PCIE_AER_CE_RECEIVER_ERR	0x1	/* Receiver Error Status */
442f8d2de6bSjchu #define	PCIE_AER_CE_BAD_TLP		0x40	/* Bad TLP Status */
443f8d2de6bSjchu #define	PCIE_AER_CE_BAD_DLLP		0x80	/* Bad DLLP Status */
444f8d2de6bSjchu #define	PCIE_AER_CE_REPLAY_ROLLOVER	0x100	/* REPLAY_NUM Rollover Status */
445f8d2de6bSjchu #define	PCIE_AER_CE_REPLAY_TO		0x1000	/* Replay Timer Timeout Sts */
44600d0963fSdilpreet #define	PCIE_AER_CE_AD_NFE		0x2000	/* Advisory Non-Fatal Status */
447f8d2de6bSjchu #define	PCIE_AER_CE_BITS		(PCIE_AER_CE_RECEIVER_ERR | \
448f8d2de6bSjchu     PCIE_AER_CE_BAD_TLP | PCIE_AER_CE_BAD_DLLP | PCIE_AER_CE_REPLAY_ROLLOVER | \
449f8d2de6bSjchu     PCIE_AER_CE_REPLAY_TO)
450f8d2de6bSjchu 
451f8d2de6bSjchu /*
452f8d2de6bSjchu  * AER Capability & Control
453f8d2de6bSjchu  */
454f8d2de6bSjchu #define	PCIE_AER_CTL_FST_ERR_PTR_MASK	0x1F	/* First Error Pointer */
455f8d2de6bSjchu #define	PCIE_AER_CTL_ECRC_GEN_CAP	0x20	/* ECRC Generation Capable */
456f8d2de6bSjchu #define	PCIE_AER_CTL_ECRC_GEN_ENA	0x40	/* ECRC Generation Enable */
457f8d2de6bSjchu #define	PCIE_AER_CTL_ECRC_CHECK_CAP	0x80	/* ECRC Check Capable */
458f8d2de6bSjchu #define	PCIE_AER_CTL_ECRC_CHECK_ENA	0x100	/* ECRC Check Enable */
459f8d2de6bSjchu 
460f8d2de6bSjchu /*
461f8d2de6bSjchu  * AER Root Command Register
462f8d2de6bSjchu  */
463f8d2de6bSjchu #define	PCIE_AER_RE_CMD_CE_REP_EN	0x1	/* Correctable Error Enable */
464f8d2de6bSjchu #define	PCIE_AER_RE_CMD_NFE_REP_EN	0x2	/* Non-Fatal Error Enable */
465f8d2de6bSjchu #define	PCIE_AER_RE_CMD_FE_REP_EN	0x4	/* Fatal Error Enable */
466f8d2de6bSjchu 
467f8d2de6bSjchu /*
468f8d2de6bSjchu  * AER Root Error Status Register
469f8d2de6bSjchu  */
470f8d2de6bSjchu #define	PCIE_AER_RE_STS_CE_RCVD		0x1	/* ERR_COR Received */
471f8d2de6bSjchu #define	PCIE_AER_RE_STS_MUL_CE_RCVD	0x2	/* Multiple ERR_COR Received */
472f8d2de6bSjchu #define	PCIE_AER_RE_STS_FE_NFE_RCVD	0x4	/* FATAL/NON-FATAL Received */
473f8d2de6bSjchu #define	PCIE_AER_RE_STS_MUL_FE_NFE_RCVD	0x8	/* Multiple ERR_F/NF Received */
474f8d2de6bSjchu #define	PCIE_AER_RE_STS_FIRST_UC_FATAL	0x10	/* First Uncorrectable Fatal */
475f8d2de6bSjchu #define	PCIE_AER_RE_STS_NFE_MSGS_RCVD	0x20	/* Non-Fatal Error Msgs Rcvd */
476f8d2de6bSjchu #define	PCIE_AER_RE_STS_FE_MSGS_RCVD	0x40	/* Fatal Error Messages Rcvd */
477f8d2de6bSjchu 
478f8d2de6bSjchu #define	PCIE_AER_RE_STS_MSG_NUM_SHIFT	27	/* Offset of Intr Msg Number */
479f8d2de6bSjchu #define	PCIE_AER_RE_STS_MSG_NUM_MASK	0x1F	/* Intr Msg Number Mask */
480f8d2de6bSjchu 
481f8d2de6bSjchu /*
482f8d2de6bSjchu  * AER Error Source Identification Register
483f8d2de6bSjchu  */
484f8d2de6bSjchu #define	PCIE_AER_ERR_SRC_ID_CE_SHIFT	0	/* ERR_COR Source ID */
485f8d2de6bSjchu #define	PCIE_AER_ERR_SRC_ID_CE_MASK	0xFFFF
486f8d2de6bSjchu #define	PCIE_AER_ERR_SRC_ID_UE_SHIFT	16	/* ERR_FATAL/NONFATAL Src ID */
487eae2e508Skrishnae #define	PCIE_AER_ERR_SRC_ID_UE_MASK	0xFFFF
488f8d2de6bSjchu 
489f8d2de6bSjchu /*
490f8d2de6bSjchu  * AER Secondary Uncorrectable Error Register
491f8d2de6bSjchu  */
492f8d2de6bSjchu #define	PCIE_AER_SUCE_TA_ON_SC		0x1	/* Target Abort on Split Comp */
493f8d2de6bSjchu #define	PCIE_AER_SUCE_MA_ON_SC 		0x2	/* Master Abort on Split Comp */
494f8d2de6bSjchu #define	PCIE_AER_SUCE_RCVD_TA		0x4	/* Received Target Abort */
495f8d2de6bSjchu #define	PCIE_AER_SUCE_RCVD_MA 		0x8	/* Received Master Abort */
496f8d2de6bSjchu #define	PCIE_AER_SUCE_USC_ERR 		0x20	/* Unexpected Split Comp Err */
497f8d2de6bSjchu #define	PCIE_AER_SUCE_USC_MSG_DATA_ERR	0x40	/* USC Message Data Error */
498f8d2de6bSjchu #define	PCIE_AER_SUCE_UC_DATA_ERR	0x80	/* Uncorrectable Data Error */
499f8d2de6bSjchu #define	PCIE_AER_SUCE_UC_ATTR_ERR	0x100	/* UC Attribute Err */
500f8d2de6bSjchu #define	PCIE_AER_SUCE_UC_ADDR_ERR	0x200	/* Uncorrectable Address Err */
501f8d2de6bSjchu #define	PCIE_AER_SUCE_TIMER_EXPIRED	0x400	/* Delayed xtion discard */
502f8d2de6bSjchu #define	PCIE_AER_SUCE_PERR_ASSERT	0x800	/* PERR Assertion Detected */
503f8d2de6bSjchu #define	PCIE_AER_SUCE_SERR_ASSERT	0x1000	/* SERR Assertion Detected */
504f8d2de6bSjchu #define	PCIE_AER_SUCE_INTERNAL_ERR	0x2000	/* Internal Bridge Err Detect */
50500d0963fSdilpreet 
50600d0963fSdilpreet #define	PCIE_AER_SUCE_HDR_CMD_LWR_MASK	0xF	/* Lower Command Mask */
50700d0963fSdilpreet #define	PCIE_AER_SUCE_HDR_CMD_LWR_SHIFT	4	/* Lower Command Shift */
50800d0963fSdilpreet #define	PCIE_AER_SUCE_HDR_CMD_UP_MASK	0xF	/* Upper Command Mask */
50900d0963fSdilpreet #define	PCIE_AER_SUCE_HDR_CMD_UP_SHIFT	8	/* Upper Command Shift */
51000d0963fSdilpreet #define	PCIE_AER_SUCE_HDR_ADDR_SHIFT	32	/* Upper Command Shift */
51100d0963fSdilpreet 
512f8d2de6bSjchu #define	PCIE_AER_SUCE_BITS		(PCIE_AER_SUCE_TA_ON_SC | \
513f8d2de6bSjchu     PCIE_AER_SUCE_MA_ON_SC | PCIE_AER_SUCE_RCVD_TA | PCIE_AER_SUCE_RCVD_MA | \
514f8d2de6bSjchu     PCIE_AER_SUCE_USC_ERR | PCIE_AER_SUCE_USC_MSG_DATA_ERR | \
515f8d2de6bSjchu     PCIE_AER_SUCE_UC_DATA_ERR | PCIE_AER_SUCE_UC_ATTR_ERR | \
516f8d2de6bSjchu     PCIE_AER_SUCE_UC_ADDR_ERR |	PCIE_AER_SUCE_TIMER_EXPIRED | \
517f8d2de6bSjchu     PCIE_AER_SUCE_PERR_ASSERT |	PCIE_AER_SUCE_SERR_ASSERT | \
518f8d2de6bSjchu     PCIE_AER_SUCE_INTERNAL_ERR)
51900d0963fSdilpreet #define	PCIE_AER_SUCE_LOG_BITS		(PCIE_AER_SUCE_TA_ON_SC | \
52000d0963fSdilpreet     PCIE_AER_SUCE_MA_ON_SC | PCIE_AER_SUCE_RCVD_TA | PCIE_AER_SUCE_RCVD_MA | \
52100d0963fSdilpreet     PCIE_AER_SUCE_USC_ERR | PCIE_AER_SUCE_USC_MSG_DATA_ERR | \
52200d0963fSdilpreet     PCIE_AER_SUCE_UC_DATA_ERR | PCIE_AER_SUCE_UC_ATTR_ERR | \
52300d0963fSdilpreet     PCIE_AER_SUCE_UC_ADDR_ERR |	PCIE_AER_SUCE_PERR_ASSERT)
524f8d2de6bSjchu 
525f8d2de6bSjchu /*
526f8d2de6bSjchu  * AER Secondary Capability & Control
527f8d2de6bSjchu  */
528f8d2de6bSjchu #define	PCIE_AER_SCTL_FST_ERR_PTR_MASK	0x1F	/* First Error Pointer */
529f8d2de6bSjchu 
530f8d2de6bSjchu /*
531f8d2de6bSjchu  * AER Secondary Headers
532f8d2de6bSjchu  * The Secondary Header Logs is 4 DW long.
533f8d2de6bSjchu  * The first 2 DW are split into 3 sections
534f8d2de6bSjchu  * o Transaction Attribute
535f8d2de6bSjchu  * o Transaction Command Lower
536f8d2de6bSjchu  * o Transaction Command Higher
537f8d2de6bSjchu  * The last 2 DW is the Transaction Address
538f8d2de6bSjchu  */
539f8d2de6bSjchu #define	PCIE_AER_SHDR_LOG_ATTR_MASK	0xFFFFFFFFF
540f8d2de6bSjchu #define	PCIE_AER_SHDR_LOG_CMD_LOW_MASK	0xF000000000
541f8d2de6bSjchu #define	PCIE_AER_SHDR_LOG_CMD_HIGH_MASK	0xF0000000000
542f8d2de6bSjchu #define	PCIE_AER_SHDR_LOG_ADDR_MASK	0xFFFFFFFFFFFFFFFF
543f8d2de6bSjchu 
544f8d2de6bSjchu /*
545665a7fcaSgovinda  * PCI-Express Device Serial Number Capability Offsets.
546665a7fcaSgovinda  */
547665a7fcaSgovinda #define	PCIE_SER_CAP		0x0	/* Enhanced Capability Header */
548665a7fcaSgovinda #define	PCIE_SER_SID_LOWER_DW	0x4	/* Lower 32-bit Serial Number */
549665a7fcaSgovinda #define	PCIE_SER_SID_UPPER_DW	0x8	/* Upper 32-bit Serial Number */
550665a7fcaSgovinda 
551665a7fcaSgovinda /*
552f8d2de6bSjchu  * PCI-E Common TLP Header Fields
553f8d2de6bSjchu  */
554f8d2de6bSjchu #define	PCIE_TLP_FMT_3DW	0x00
555f8d2de6bSjchu #define	PCIE_TLP_FMT_4DW	0x20
556f8d2de6bSjchu #define	PCIE_TLP_FMT_3DW_DATA	0x40
557f8d2de6bSjchu #define	PCIE_TLP_FMT_4DW_DATA	0x60
558f8d2de6bSjchu 
559f8d2de6bSjchu #define	PCIE_TLP_TYPE_MEM	0x0
560f8d2de6bSjchu #define	PCIE_TLP_TYPE_MEMLK	0x1
561f8d2de6bSjchu #define	PCIE_TLP_TYPE_IO	0x2
562f8d2de6bSjchu #define	PCIE_TLP_TYPE_CFG0	0x4
563f8d2de6bSjchu #define	PCIE_TLP_TYPE_CFG1	0x5
564f8d2de6bSjchu #define	PCIE_TLP_TYPE_MSG	0x10
565f8d2de6bSjchu #define	PCIE_TLP_TYPE_CPL	0xA
566f8d2de6bSjchu #define	PCIE_TLP_TYPE_CPLLK	0xB
567f8d2de6bSjchu #define	PCIE_TLP_TYPE_MSI	0x18
568f8d2de6bSjchu 
569f8d2de6bSjchu #define	PCIE_TLP_MRD3		(PCIE_TLP_FMT_3DW | PCIE_TLP_TYPE_MEM)
570f8d2de6bSjchu #define	PCIE_TLP_MRD4		(PCIE_TLP_FMT_4DW | PCIE_TLP_TYPE_MEM)
571f8d2de6bSjchu #define	PCIE_TLP_MRDLK3		(PCIE_TLP_FMT_3DW | PCIE_TLP_TYPE_MEMLK)
572f8d2de6bSjchu #define	PCIE_TLP_MRDLK4		(PCIE_TLP_FMT_4DW | PCIE_TLP_TYPE_MEMLK)
573f8d2de6bSjchu #define	PCIE_TLP_MRDWR3		(PCIE_TLP_FMT_3DW_DATA | PCIE_TLP_TYPE_MEM)
574f8d2de6bSjchu #define	PCIE_TLP_MRDWR4		(PCIE_TLP_FMT_4DW_DATA | PCIE_TLP_TYPE_MEM)
575f8d2de6bSjchu #define	PCIE_TLP_IORD		(PCIE_TLP_FMT_3DW | PCIE_TLP_TYPE_IO)
576f8d2de6bSjchu #define	PCIE_TLP_IOWR		(PCIE_TLP_FMT_3DW_DATA | PCIE_TLP_TYPE_IO)
577f8d2de6bSjchu #define	PCIE_TLP_CFGRD0		(PCIE_TLP_FMT_3DW | PCIE_TLP_TYPE_CFG0)
578f8d2de6bSjchu #define	PCIE_TLP_CFGWR0		(PCIE_TLP_FMT_3DW_DATA | PCIE_TLP_TYPE_CFG0)
579f8d2de6bSjchu #define	PCIE_TLP_CFGRD1		(PCIE_TLP_FMT_3DW | PCIE_TLP_TYPE_CFG1)
580f8d2de6bSjchu #define	PCIE_TLP_CFGWR1		(PCIE_TLP_FMT_3DW_DATA | PCIE_TLP_TYPE_CFG1)
581f8d2de6bSjchu #define	PCIE_TLP_MSG		(PCIE_TLP_FMT_4DW | PCIE_TLP_TYPE_MSG)
582f8d2de6bSjchu #define	PCIE_TLP_MSGD		(PCIE_TLP_FMT_4DW_DATA | PCIE_TLP_TYPE_MSG)
583f8d2de6bSjchu #define	PCIE_TLP_CPL		(PCIE_TLP_FMT_3DW | PCIE_TLP_TYPE_CPL)
584f8d2de6bSjchu #define	PCIE_TLP_CPLD		(PCIE_TLP_FMT_3DW_DATA | PCIE_TLP_TYPE_CPL)
585f8d2de6bSjchu #define	PCIE_TLP_CPLLK		(PCIE_TLP_FMT_3DW | PCIE_TLP_TYPE_CPLLK)
586f8d2de6bSjchu #define	PCIE_TLP_CPLDLK		(PCIE_TLP_FMT_3DW_DATA | PCIE_TLP_TYPE_CPLLK)
587f8d2de6bSjchu #define	PCIE_TLP_MSI32		(PCIE_TLP_FMT_3DW_DATA | PCIE_TLP_TYPE_MSI)
588f8d2de6bSjchu #define	PCIE_TLP_MSI64		(PCIE_TLP_FMT_4DW_DATA | PCIE_TLP_TYPE_MSI)
589f8d2de6bSjchu 
590f8d2de6bSjchu typedef uint16_t pcie_req_id_t;
591f8d2de6bSjchu 
592f8d2de6bSjchu #define	PCIE_REQ_ID_BUS_SHIFT	8
593f8d2de6bSjchu #define	PCIE_REQ_ID_BUS_MASK	0xFF00
594f8d2de6bSjchu #define	PCIE_REQ_ID_DEV_SHIFT	3
595*c85864d8SKrishna Elango #define	PCIE_REQ_ID_DEV_MASK	0x00F8
596f8d2de6bSjchu #define	PCIE_REQ_ID_FUNC_SHIFT	0
597f8d2de6bSjchu #define	PCIE_REQ_ID_FUNC_MASK	0x0007
598f8d2de6bSjchu 
599bf8fc234Set142600 #define	PCIE_CPL_STS_SUCCESS	0
600bf8fc234Set142600 #define	PCIE_CPL_STS_UR		1
601bf8fc234Set142600 #define	PCIE_CPL_STS_CRS	2
602bf8fc234Set142600 #define	PCIE_CPL_STS_CA		4
603bf8fc234Set142600 
60400d0963fSdilpreet #if defined(_BIT_FIELDS_LTOH)
60500d0963fSdilpreet /*
60600d0963fSdilpreet  * PCI Express little-endian common TLP header format
60700d0963fSdilpreet  */
60800d0963fSdilpreet typedef struct pcie_tlp_hdr {
60900d0963fSdilpreet 	uint32_t	len	:10,
61000d0963fSdilpreet 			rsvd3   :2,
61100d0963fSdilpreet 			attr    :2,
61200d0963fSdilpreet 			ep	:1,
61300d0963fSdilpreet 			td	:1,
61400d0963fSdilpreet 			rsvd2   :4,
61500d0963fSdilpreet 			tc	:3,
61600d0963fSdilpreet 			rsvd1   :1,
61700d0963fSdilpreet 			type    :5,
61800d0963fSdilpreet 			fmt	:2,
61900d0963fSdilpreet 			rsvd0   :1;
62000d0963fSdilpreet } pcie_tlp_hdr_t;
62100d0963fSdilpreet 
62200d0963fSdilpreet typedef struct pcie_mem64 {
62300d0963fSdilpreet 	uint32_t	fbe	:4,
62400d0963fSdilpreet 			lbe	:4,
62500d0963fSdilpreet 			tag	:8,
62600d0963fSdilpreet 			rid	:16;
62700d0963fSdilpreet 	uint32_t	addr1;
62800d0963fSdilpreet 	uint32_t	rsvd0   :2,
62900d0963fSdilpreet 			addr0   :30;
63000d0963fSdilpreet } pcie_mem64_t;
63100d0963fSdilpreet 
63200d0963fSdilpreet typedef struct pcie_memio32 {
63300d0963fSdilpreet 	uint32_t	fbe	:4,
63400d0963fSdilpreet 			lbe	:4,
63500d0963fSdilpreet 			tag	:8,
63600d0963fSdilpreet 			rid	:16;
63700d0963fSdilpreet 	uint32_t	rsvd0   :2,
63800d0963fSdilpreet 			addr0   :30;
63900d0963fSdilpreet } pcie_memio32_t;
64000d0963fSdilpreet 
64100d0963fSdilpreet typedef struct pcie_cfg {
64200d0963fSdilpreet 	uint32_t	fbe	:4,
64300d0963fSdilpreet 			lbe	:4,
64400d0963fSdilpreet 			tag	:8,
64500d0963fSdilpreet 			rid	:16;
64600d0963fSdilpreet 	uint32_t	rsvd1   :2,
64700d0963fSdilpreet 			reg	:6,
64800d0963fSdilpreet 			extreg  :4,
64900d0963fSdilpreet 			rsvd0   :4,
65000d0963fSdilpreet 			func    :3,
65100d0963fSdilpreet 			dev	:5,
65200d0963fSdilpreet 			bus	:8;
65300d0963fSdilpreet } pcie_cfg_t;
65400d0963fSdilpreet 
65500d0963fSdilpreet typedef struct pcie_cpl {
65600d0963fSdilpreet 	uint32_t	bc	:12,
65700d0963fSdilpreet 			bcm	:1,
65800d0963fSdilpreet 			status  :3,
65900d0963fSdilpreet 			cid	:16;
66000d0963fSdilpreet 	uint32_t	laddr   :7,
66100d0963fSdilpreet 			rsvd0   :1,
66200d0963fSdilpreet 			tag	:8,
66300d0963fSdilpreet 			rid	:16;
66400d0963fSdilpreet } pcie_cpl_t;
66500d0963fSdilpreet 
666f8d2de6bSjchu /*
667f8d2de6bSjchu  * PCI-Express Message Request Header
668f8d2de6bSjchu  */
669f8d2de6bSjchu typedef struct pcie_msg {
67000d0963fSdilpreet 	uint32_t	msg_code:8,	/* DW1 */
67100d0963fSdilpreet 			tag	:8,
67200d0963fSdilpreet 			rid	:16;
67300d0963fSdilpreet 	uint32_t	unused[2];	/* DW 2 & 3 */
67400d0963fSdilpreet } pcie_msg_t;
67500d0963fSdilpreet 
67600d0963fSdilpreet #elif defined(_BIT_FIELDS_HTOL)
67700d0963fSdilpreet /*
67800d0963fSdilpreet  * PCI Express big-endian common TLP header format
67900d0963fSdilpreet  */
68000d0963fSdilpreet typedef struct pcie_tlp_hdr {
68100d0963fSdilpreet 	uint32_t	rsvd0	:1,
68200d0963fSdilpreet 			fmt	:2,
68300d0963fSdilpreet 			type	:5,
68400d0963fSdilpreet 			rsvd1	:1,
68500d0963fSdilpreet 			tc	:3,
68600d0963fSdilpreet 			rsvd2	:4,
687f8d2de6bSjchu 			td	:1,
688f8d2de6bSjchu 			ep	:1,
689f8d2de6bSjchu 			attr	:2,
69000d0963fSdilpreet 			rsvd3	:2,
691f8d2de6bSjchu 			len	:10;
69200d0963fSdilpreet } pcie_tlp_hdr_t;
69300d0963fSdilpreet 
69400d0963fSdilpreet typedef struct pcie_mem64 {
69500d0963fSdilpreet 	uint32_t	rid	:16,
69600d0963fSdilpreet 			tag	:8,
69700d0963fSdilpreet 			lbe	:4,
69800d0963fSdilpreet 			fbe	:4;
69900d0963fSdilpreet 	uint32_t	addr1;
70000d0963fSdilpreet 	uint32_t	addr0	:30,
70100d0963fSdilpreet 			rsvd0	:2;
70200d0963fSdilpreet } pcie_mem64_t;
70300d0963fSdilpreet 
70400d0963fSdilpreet typedef struct pcie_memio32 {
70500d0963fSdilpreet 	uint32_t	rid	:16,
70600d0963fSdilpreet 			tag	:8,
70700d0963fSdilpreet 			lbe	:4,
70800d0963fSdilpreet 			fbe	:4;
70900d0963fSdilpreet 	uint32_t	addr0	:30,
71000d0963fSdilpreet 			rsvd0	:2;
71100d0963fSdilpreet } pcie_memio32_t;
71200d0963fSdilpreet 
71300d0963fSdilpreet typedef struct pcie_cfg {
71400d0963fSdilpreet 	uint32_t	rid	:16,
71500d0963fSdilpreet 			tag	:8,
71600d0963fSdilpreet 			lbe	:4,
71700d0963fSdilpreet 			fbe	:4;
71800d0963fSdilpreet 	uint32_t	bus	:8,
71900d0963fSdilpreet 			dev	:5,
72000d0963fSdilpreet 			func	:3,
72100d0963fSdilpreet 			rsvd0	:4,
72200d0963fSdilpreet 			extreg	:4,
72300d0963fSdilpreet 			reg	:6,
72400d0963fSdilpreet 			rsvd1	:2;
72500d0963fSdilpreet } pcie_cfg_t;
72600d0963fSdilpreet 
72700d0963fSdilpreet typedef struct pcie_cpl {
72800d0963fSdilpreet 	uint32_t	cid	:16,
72900d0963fSdilpreet 			status	:3,
73000d0963fSdilpreet 			bcm	:1,
73100d0963fSdilpreet 			bc	:12;
73200d0963fSdilpreet 	uint32_t	rid	:16,
73300d0963fSdilpreet 			tag	:8,
73400d0963fSdilpreet 			rsvd0	:1,
73500d0963fSdilpreet 			laddr	:7;
73600d0963fSdilpreet } pcie_cpl_t;
73700d0963fSdilpreet 
73800d0963fSdilpreet /*
73900d0963fSdilpreet  * PCI-Express Message Request Header
74000d0963fSdilpreet  */
74100d0963fSdilpreet typedef struct pcie_msg {
742f8d2de6bSjchu 	uint32_t	rid	:16,	/* DW1 */
743f8d2de6bSjchu 			tag	:8,
744f8d2de6bSjchu 			msg_code:8;
745f8d2de6bSjchu 	uint32_t	unused[2];	/* DW 2 & 3 */
746f8d2de6bSjchu } pcie_msg_t;
74700d0963fSdilpreet #else
74800d0963fSdilpreet #error "bit field not defined"
74900d0963fSdilpreet #endif
750f8d2de6bSjchu 
751f8d2de6bSjchu #define	PCIE_MSG_CODE_ERR_COR		0x30
752f8d2de6bSjchu #define	PCIE_MSG_CODE_ERR_NONFATAL	0x31
753f8d2de6bSjchu #define	PCIE_MSG_CODE_ERR_FATAL		0x33
754f8d2de6bSjchu 
755f8d2de6bSjchu #ifdef	__cplusplus
756f8d2de6bSjchu }
757f8d2de6bSjchu #endif
758f8d2de6bSjchu 
759f8d2de6bSjchu #endif	/* _SYS_PCIE_H */
760