1f8d2de6bSjchu /* 2f8d2de6bSjchu * CDDL HEADER START 3f8d2de6bSjchu * 4f8d2de6bSjchu * The contents of this file are subject to the terms of the 5f8d2de6bSjchu * Common Development and Distribution License, Version 1.0 only 6f8d2de6bSjchu * (the "License"). You may not use this file except in compliance 7f8d2de6bSjchu * with the License. 8f8d2de6bSjchu * 9f8d2de6bSjchu * You can obtain a copy of the license at usr/src/OPENSOLARIS.LICENSE 10f8d2de6bSjchu * or http://www.opensolaris.org/os/licensing. 11f8d2de6bSjchu * See the License for the specific language governing permissions 12f8d2de6bSjchu * and limitations under the License. 13f8d2de6bSjchu * 14f8d2de6bSjchu * When distributing Covered Code, include this CDDL HEADER in each 15f8d2de6bSjchu * file and include the License file at usr/src/OPENSOLARIS.LICENSE. 16f8d2de6bSjchu * If applicable, add the following below this CDDL HEADER, with the 17f8d2de6bSjchu * fields enclosed by brackets "[]" replaced with your own identifying 18f8d2de6bSjchu * information: Portions Copyright [yyyy] [name of copyright owner] 19f8d2de6bSjchu * 20f8d2de6bSjchu * CDDL HEADER END 21f8d2de6bSjchu */ 22f8d2de6bSjchu /* 23f8d2de6bSjchu * Copyright 2005 Sun Microsystems, Inc. All rights reserved. 24f8d2de6bSjchu * Use is subject to license terms. 25f8d2de6bSjchu */ 26f8d2de6bSjchu 27f8d2de6bSjchu #ifndef _SYS_PCIE_H 28f8d2de6bSjchu #define _SYS_PCIE_H 29f8d2de6bSjchu 30f8d2de6bSjchu #pragma ident "%Z%%M% %I% %E% SMI" 31f8d2de6bSjchu 32f8d2de6bSjchu #ifdef __cplusplus 33f8d2de6bSjchu extern "C" { 34f8d2de6bSjchu #endif 35f8d2de6bSjchu 36f8d2de6bSjchu #include <sys/pci.h> 37f8d2de6bSjchu 38f8d2de6bSjchu /* 39f8d2de6bSjchu * PCI-Express Capability Registers Offsets 40f8d2de6bSjchu */ 41f8d2de6bSjchu #define PCIE_CAP_ID PCI_CAP_ID 42f8d2de6bSjchu #define PCIE_CAP_NEXT_PTR PCI_CAP_NEXT_PTR 43f8d2de6bSjchu #define PCIE_PCIECAP 0x02 /* PCI-e Capability Reg */ 44f8d2de6bSjchu #define PCIE_DEVCAP 0x04 /* Device Capability */ 45f8d2de6bSjchu #define PCIE_DEVCTL 0x08 /* Device Control */ 46f8d2de6bSjchu #define PCIE_DEVSTS 0x0A /* Device Status */ 47f8d2de6bSjchu #define PCIE_LINKCAP 0x04 /* Link Capability */ 48f8d2de6bSjchu #define PCIE_LINKCTL 0x0C /* Link Control */ 49f8d2de6bSjchu #define PCIE_LINKSTS 0x10 /* Link Status */ 50f8d2de6bSjchu #define PCIE_SLOTCAP 0x14 /* Slot Capability */ 51f8d2de6bSjchu #define PCIE_SLOTCTL 0x18 /* Slot Control */ 52f8d2de6bSjchu #define PCIE_SLOTSTS 0x1A /* Slot Status */ 53f8d2de6bSjchu #define PCIE_ROOTCTL 0x1C /* Root Control */ 54f8d2de6bSjchu #define PCIE_ROOTSTS 0x20 /* Root Status */ 55f8d2de6bSjchu 56f8d2de6bSjchu /* 57f8d2de6bSjchu * PCI-Express Capabilities Register 58f8d2de6bSjchu */ 59f8d2de6bSjchu #define PCIE_PCIECAP_VER_1_0 0x1 /* PCI-E spec 1.0 */ 60f8d2de6bSjchu #define PCIE_PCIECAP_VER_MASK 0xF /* Version Mask */ 61f8d2de6bSjchu #define PCIE_PCIECAP_DEV_TYPE_PCIE_DEV 0x00 /* PCI-E Endpont Device */ 62f8d2de6bSjchu #define PCIE_PCIECAP_DEV_TYPE_PCI_DEV 0x10 /* Leg PCI Endpont Device */ 63f8d2de6bSjchu #define PCIE_PCIECAP_DEV_TYPE_ROOT 0x40 /* Root Port of Root Complex */ 64f8d2de6bSjchu #define PCIE_PCIECAP_DEV_TYPE_UP 0x50 /* Upstream Port of Switch */ 65f8d2de6bSjchu #define PCIE_PCIECAP_DEV_TYPE_DOWN 0x60 /* Downstream Port of Switch */ 66f8d2de6bSjchu #define PCIE_PCIECAP_DEV_TYPE_PCIE2PCI 0x70 /* PCI-E to PCI Bridge */ 67f8d2de6bSjchu #define PCIE_PCIECAP_DEV_TYPE_PCI2PCIE 0x80 /* PCI to PCI-E Bridge */ 68f8d2de6bSjchu #define PCIE_PCIECAP_DEV_TYPE_MASK 0xF0 /* Device/Port Type Mask */ 69f8d2de6bSjchu #define PCIE_PCIECAP_SLOT_IMPL 0x100 /* Slot Impl vs Integrated */ 70f8d2de6bSjchu #define PCIE_PCIECAP_INT_MSG_NUM 0x3700 /* Interrupt Message Number */ 71f8d2de6bSjchu 72f8d2de6bSjchu /* 73f8d2de6bSjchu * Device Capabilities Register 74f8d2de6bSjchu */ 75f8d2de6bSjchu #define PCIE_DEVCAP_MAX_PAYLOAD_128 0x0 76f8d2de6bSjchu #define PCIE_DEVCAP_MAX_PAYLOAD_256 0x1 77f8d2de6bSjchu #define PCIE_DEVCAP_MAX_PAYLOAD_512 0x2 78f8d2de6bSjchu #define PCIE_DEVCAP_MAX_PAYLOAD_1024 0x3 79f8d2de6bSjchu #define PCIE_DEVCAP_MAX_PAYLOAD_2048 0x4 80f8d2de6bSjchu #define PCIE_DEVCAP_MAX_PAYLOAD_4096 0x5 81f8d2de6bSjchu #define PCIE_DEVCAP_MAX_PAYLOAD_MASK 0x7 /* Max Payload Size Supported */ 82f8d2de6bSjchu 83f8d2de6bSjchu #define PCIE_DEVCAP_PHTM_FUNC_NONE 0x00 /* No Function # bits used */ 84f8d2de6bSjchu #define PCIE_DEVCAP_PHTM_FUNC_ONE 0x08 /* First most sig. bit used */ 85f8d2de6bSjchu #define PCIE_DEVCAP_PHTM_FUNC_TWO 0x10 /* First 2 most sig bit used */ 86f8d2de6bSjchu #define PCIE_DEVCAP_PHTM_FUNC_THREE 0x18 /* All 3 bits used */ 87f8d2de6bSjchu #define PCIE_DEVCAP_PHTM_FUNC_MASK 0x18 /* Phantom Func Supported */ 88f8d2de6bSjchu 89f8d2de6bSjchu #define PCIE_DEVCAP_EXT_TAG_5BIT 0x00 /* 5-Bit Tag Field Supported */ 90f8d2de6bSjchu #define PCIE_DEVCAP_EXT_TAG_8BIT 0x20 /* 8-Bit Tag Field Supported */ 91f8d2de6bSjchu #define PCIE_DEVCAP_EXT_TAG_MASK 0x20 /* Ext. Tag Field Supported */ 92f8d2de6bSjchu 93f8d2de6bSjchu #define PCIE_DEVCAP_EP_L0S_LAT_MIN 0x000 /* < 64 ns */ 94f8d2de6bSjchu #define PCIE_DEVCAP_EP_L0S_LAT_64ns 0x040 /* 64 ns - 128 ns */ 95f8d2de6bSjchu #define PCIE_DEVCAP_EP_L0S_LAT_128ns 0x080 /* 128 ns - 256 ns */ 96f8d2de6bSjchu #define PCIE_DEVCAP_EP_L0S_LAT_256ns 0x0C0 /* 256 ns - 512 ns */ 97f8d2de6bSjchu #define PCIE_DEVCAP_EP_L0S_LAT_512ns 0x100 /* 512 ns - 1 us */ 98f8d2de6bSjchu #define PCIE_DEVCAP_EP_L0S_LAT_1us 0x140 /* 1 us - 2 us */ 99f8d2de6bSjchu #define PCIE_DEVCAP_EP_L0S_LAT_2us 0x180 /* 2 us - 4 us */ 100f8d2de6bSjchu #define PCIE_DEVCAP_EP_L0S_LAT_MAX 0x1C0 /* > 4 us */ 101f8d2de6bSjchu #define PCIE_DEVCAP_EP_L0S_LAT_MASK 0x1C0 /* EP L0s Accetable Latency */ 102f8d2de6bSjchu 103f8d2de6bSjchu #define PCIE_DEVCAP_EP_L1_LAT_MIN 0x000 /* < 1 us */ 104f8d2de6bSjchu #define PCIE_DEVCAP_EP_L1_LAT_1us 0x140 /* 1 us - 2 us */ 105f8d2de6bSjchu #define PCIE_DEVCAP_EP_L1_LAT_2us 0x180 /* 2 us - 4 us */ 106f8d2de6bSjchu #define PCIE_DEVCAP_EP_L1_LAT_4us 0x140 /* 4 us - 8 us */ 107f8d2de6bSjchu #define PCIE_DEVCAP_EP_L1_LAT_8us 0x180 /* 8 us - 16 us */ 108f8d2de6bSjchu #define PCIE_DEVCAP_EP_L1_LAT_16us 0x140 /* 16 us - 32 us */ 109f8d2de6bSjchu #define PCIE_DEVCAP_EP_L1_LAT_32us 0x180 /* 32 us - 64 us */ 110f8d2de6bSjchu #define PCIE_DEVCAP_EP_L1_LAT_MAX 0x1C0 /* > 64 us */ 111f8d2de6bSjchu #define PCIE_DEVCAP_EP_L1_LAT_MASK 0x700 /* EP L1 Accetable Latency */ 112f8d2de6bSjchu 113f8d2de6bSjchu #define PCIE_DEVCAP_ATTN_BUTTON 0x1000 /* Attention Button Present */ 114f8d2de6bSjchu #define PCIE_DEVCAP_ATTN_INDICATOR 0x2000 /* Attn Indicator Present */ 115f8d2de6bSjchu #define PCIE_DEVCAP_PWR_INDICATOR 0x4000 /* Power Indicator Present */ 116f8d2de6bSjchu 117f8d2de6bSjchu #define PCIE_DEVCAP_PLMT_VAL_SHIFT 18 /* Power Limit Value Shift */ 118f8d2de6bSjchu #define PCIE_DEVCAP_PLMT_VAL_MASK 0xFF /* Power Limit Value Mask */ 119f8d2de6bSjchu 120f8d2de6bSjchu #define PCIE_DEVCAP_PLMT_SCL_1_BY_1 0x0000000 /* 1x Scale */ 121f8d2de6bSjchu #define PCIE_DEVCAP_PLMT_SCL_1_BY_10 0x4000000 /* 0.1x Scale */ 122f8d2de6bSjchu #define PCIE_DEVCAP_PLMT_SCL_1_BY_100 0x8000000 /* 0.01x Scale */ 123f8d2de6bSjchu #define PCIE_DEVCAP_PLMT_SCL_1_BY_1000 0xC000000 /* 0.001x Scale */ 124f8d2de6bSjchu #define PCIE_DEVCAP_PLMT_SCL_MASK 0xC000000 /* Power Limit Scale */ 125f8d2de6bSjchu 126f8d2de6bSjchu /* 127f8d2de6bSjchu * Device Control Register 128f8d2de6bSjchu */ 129f8d2de6bSjchu #define PCIE_DEVCTL_CE_REPORTING_EN 0x1 /* Correctable Error Enable */ 130f8d2de6bSjchu #define PCIE_DEVCTL_NFE_REPORTING_EN 0x2 /* Non-Fatal Error Enable */ 131f8d2de6bSjchu #define PCIE_DEVCTL_FE_REPORTING_EN 0x4 /* Fatal Error Enable */ 132f8d2de6bSjchu #define PCIE_DEVCTL_UR_REPORTING_EN 0x8 /* Unsupported Request Enable */ 133f8d2de6bSjchu #define PCIE_DEVCTL_RO_EN 0x10 /* Enable Relaxed Ordering */ 134f8d2de6bSjchu 135f8d2de6bSjchu #define PCIE_DEVCTL_MAX_PAYLOAD_128 0x00 136f8d2de6bSjchu #define PCIE_DEVCTL_MAX_PAYLOAD_256 0x20 137f8d2de6bSjchu #define PCIE_DEVCTL_MAX_PAYLOAD_512 0x40 138f8d2de6bSjchu #define PCIE_DEVCTL_MAX_PAYLOAD_1024 0x60 139f8d2de6bSjchu #define PCIE_DEVCTL_MAX_PAYLOAD_2048 0x80 140f8d2de6bSjchu #define PCIE_DEVCTL_MAX_PAYLOAD_4096 0xA0 141f8d2de6bSjchu #define PCIE_DEVCTL_MAX_PAYLOAD_MASK 0xE0 /* Max_Payload_Size */ 142f8d2de6bSjchu 143f8d2de6bSjchu #define PCIE_DEVCTL_EXT_TAG_FIELD_EN 0x100 /* Extended Tag Field Enable */ 144f8d2de6bSjchu #define PCIE_DEVCTL_PHTM_FUNC_EN 0x200 /* Phantom Functions Enable */ 145f8d2de6bSjchu #define PCIE_DEVCTL_AUX_POWER_PM_EN 0x400 /* Auxiliary Power PM Enable */ 146f8d2de6bSjchu #define PCIE_DEVCTL_ENABLE_NO_SNOOP 0x800 /* Enable No Snoop */ 147f8d2de6bSjchu 148f8d2de6bSjchu #define PCIE_DEVCTL_MAX_READ_REQ_128 0x00 149f8d2de6bSjchu #define PCIE_DEVCTL_MAX_READ_REQ_256 0x10 150f8d2de6bSjchu #define PCIE_DEVCTL_MAX_READ_REQ_512 0x20 151f8d2de6bSjchu #define PCIE_DEVCTL_MAX_READ_REQ_1024 0x30 152f8d2de6bSjchu #define PCIE_DEVCTL_MAX_READ_REQ_2048 0x40 153f8d2de6bSjchu #define PCIE_DEVCTL_MAX_READ_REQ_4096 0x50 154f8d2de6bSjchu #define PCIE_DEVCTL_MAX_READ_REQ_MASK 0x7000 /* Max_Read_Request_Size */ 155f8d2de6bSjchu 156f8d2de6bSjchu /* 157f8d2de6bSjchu * Device Status Register 158f8d2de6bSjchu */ 159f8d2de6bSjchu #define PCIE_DEVSTS_CE_DETECTED 0x1 /* Correctable Error Detected */ 160f8d2de6bSjchu #define PCIE_DEVSTS_NFE_DETECTED 0x2 /* Non Fatal Error Detected */ 161f8d2de6bSjchu #define PCIE_DEVSTS_FE_DETECTED 0x4 /* Fatal Error Detected */ 162f8d2de6bSjchu #define PCIE_DEVSTS_UR_DETECTED 0x8 /* Unsupported Req Detected */ 163f8d2de6bSjchu #define PCIE_DEVSTS_AUX_POWER 0x10 /* AUX Power Detected */ 164f8d2de6bSjchu #define PCIE_DEVSTS_TRANS_PENDING 0x20 /* Transactions Pending */ 165f8d2de6bSjchu 166f8d2de6bSjchu /* 167f8d2de6bSjchu * Link Capability Register 168f8d2de6bSjchu */ 169f8d2de6bSjchu #define PCIE_LINKCAP_MAX_SPEED_2_5 0x1 /* 2.5 Gb/s Speed */ 170f8d2de6bSjchu #define PCIE_LINKCAP_MAX_SPEED_MASK 0xF /* Maximum Link Speed */ 171f8d2de6bSjchu #define PCIE_LINKCAP_MAX_WIDTH_X1 0x010 172f8d2de6bSjchu #define PCIE_LINKCAP_MAX_WIDTH_X2 0x020 173f8d2de6bSjchu #define PCIE_LINKCAP_MAX_WIDTH_X4 0x040 174f8d2de6bSjchu #define PCIE_LINKCAP_MAX_WIDTH_X8 0x080 175f8d2de6bSjchu #define PCIE_LINKCAP_MAX_WIDTH_X12 0x0C0 176f8d2de6bSjchu #define PCIE_LINKCAP_MAX_WIDTH_X16 0x100 177f8d2de6bSjchu #define PCIE_LINKCAP_MAX_WIDTH_X32 0x200 178f8d2de6bSjchu #define PCIE_LINKCAP_MAX_WIDTH_MASK 0x3f0 /* Maximum Link Width */ 179f8d2de6bSjchu 180f8d2de6bSjchu #define PCIE_LINKCAP_ASPM_SUP_L0S 0x400 /* L0s Entry Supported */ 181f8d2de6bSjchu #define PCIE_LINKCAP_ASPM_SUP_L0S_L1 0xC00 /* L0s abd L1 Supported */ 182f8d2de6bSjchu #define PCIE_LINKCAP_ASPM_SUP_MASK 0xC00 /* ASPM Support */ 183f8d2de6bSjchu 184f8d2de6bSjchu #define PCIE_LINKCAP_L0S_EXIT_LAT_MIN 0x0000 /* < 64 ns */ 185f8d2de6bSjchu #define PCIE_LINKCAP_L0S_EXIT_LAT_64ns 0x1000 /* 64 ns - 128 ns */ 186f8d2de6bSjchu #define PCIE_LINKCAP_L0S_EXIT_LAT_128ns 0x2000 /* 128 ns - 256 ns */ 187f8d2de6bSjchu #define PCIE_LINKCAP_L0S_EXIT_LAT_256ns 0x3000 /* 256 ns - 512 ns */ 188f8d2de6bSjchu #define PCIE_LINKCAP_L0S_EXIT_LAT_512ns 0x4000 /* 512 ns - 1 us */ 189f8d2de6bSjchu #define PCIE_LINKCAP_L0S_EXIT_LAT_1us 0x5000 /* 1 us - 2 us */ 190f8d2de6bSjchu #define PCIE_LINKCAP_L0S_EXIT_LAT_2us 0x6000 /* 2 us - 4 us */ 191f8d2de6bSjchu #define PCIE_LINKCAP_L0S_EXIT_LAT_MAX 0x7000 /* > 4 us */ 192f8d2de6bSjchu #define PCIE_LINKCAP_L0S_EXIT_LAT_MASK 0x7000 /* L0s Exit Latency */ 193f8d2de6bSjchu 194f8d2de6bSjchu #define PCIE_LINKCAP_L1_EXIT_LAT_MIN 0x00000 /* < 1 us */ 195f8d2de6bSjchu #define PCIE_LINKCAP_L1_EXIT_LAT_1us 0x08000 /* 1 us - 2 us */ 196f8d2de6bSjchu #define PCIE_LINKCAP_L1_EXIT_LAT_2us 0x10000 /* 2 us - 4 us */ 197f8d2de6bSjchu #define PCIE_LINKCAP_L1_EXIT_LAT_4us 0x18000 /* 4 us - 8 us */ 198f8d2de6bSjchu #define PCIE_LINKCAP_L1_EXIT_LAT_8us 0x20000 /* 8 us - 16 us */ 199f8d2de6bSjchu #define PCIE_LINKCAP_L1_EXIT_LAT_16us 0x28000 /* 16 us - 32 us */ 200f8d2de6bSjchu #define PCIE_LINKCAP_L1_EXIT_LAT_32us 0x30000 /* 32 us - 64 us */ 201f8d2de6bSjchu #define PCIE_LINKCAP_L1_EXIT_LAT_MAX 0x38000 /* > 64 us */ 202f8d2de6bSjchu #define PCIE_LINKCAP_L1_EXIT_LAT_MASK 0x38000 /* L1 Exit Latency */ 203f8d2de6bSjchu 204f8d2de6bSjchu #define PCIE_LINKCAP_PORT_NUMBER 0xF0000000 /* Port Number */ 205f8d2de6bSjchu 206f8d2de6bSjchu /* 207f8d2de6bSjchu * Link Control Register 208f8d2de6bSjchu */ 209f8d2de6bSjchu #define PCIE_LINKCTL_ASPM_CTL_DIS 0x0 /* ASPM Disable */ 210f8d2de6bSjchu #define PCIE_LINKCTL_ASPM_CTL_L0S 0x1 /* ASPM L0s only */ 211f8d2de6bSjchu #define PCIE_LINKCTL_ASPM_CTL_L1 0x2 /* ASPM L1 only */ 212f8d2de6bSjchu #define PCIE_LINKCTL_ASPM_CTL_L0S_L1 0x3 /* ASPM L0s and L1 only */ 213f8d2de6bSjchu #define PCIE_LINKCTL_ASPM_CTL_MASK 0x3 /* ASPM Control */ 214f8d2de6bSjchu 215f8d2de6bSjchu #define PCIE_LINKCTL_RCB_64_BYTE 0x0 /* 64 Byte */ 216f8d2de6bSjchu #define PCIE_LINKCTL_RCB_128_BYTE 0x8 /* 128 Byte */ 217f8d2de6bSjchu #define PCIE_LINKCTL_RCB_MASK 0x8 /* Read Completion Boundary */ 218f8d2de6bSjchu 219f8d2de6bSjchu #define PCIE_LINKCTL_LINK_DISABLE 0x10 /* Link Disable */ 220f8d2de6bSjchu #define PCIE_LINKCTL_RETRAIN_LINK 0x20 /* Retrain Link */ 221f8d2de6bSjchu #define PCIE_LINKCTL_COMMON_CLK_CFG 0x40 /* Common Clock Configuration */ 222f8d2de6bSjchu #define PCIE_LINKCTL_EXT_SYNCH 0x80 /* Extended Synch */ 223f8d2de6bSjchu 224f8d2de6bSjchu /* 225f8d2de6bSjchu * Link Status Register 226f8d2de6bSjchu */ 227f8d2de6bSjchu #define PCIE_LINKSTS_SPEED_2_5 0x1 /* Link Speed */ 228f8d2de6bSjchu #define PCIE_LINKSTS_SPEED_MASK 0xF /* Link Speed */ 229f8d2de6bSjchu 230f8d2de6bSjchu #define PCIE_LINKSTS_NEG_WIDTH_X1 0x010 231f8d2de6bSjchu #define PCIE_LINKSTS_NEG_WIDTH_X2 0x020 232f8d2de6bSjchu #define PCIE_LINKSTS_NEG_WIDTH_X4 0x040 233f8d2de6bSjchu #define PCIE_LINKSTS_NEG_WIDTH_X8 0x080 234f8d2de6bSjchu #define PCIE_LINKSTS_NEG_WIDTH_X12 0x0C0 235f8d2de6bSjchu #define PCIE_LINKSTS_NEG_WIDTH_X16 0x100 236f8d2de6bSjchu #define PCIE_LINKSTS_NEG_WIDTH_X32 0x200 237f8d2de6bSjchu #define PCIE_LINKSTS_NEG_WIDTH_MASK 0x3F0 /* Negotiated Link Width */ 238f8d2de6bSjchu 239f8d2de6bSjchu #define PCIE_LINKSTS_TRAINING_ERROR 0x400 /* Training Error */ 240f8d2de6bSjchu #define PCIE_LINKSTS_LINK_TRAINING 0x800 /* Link Training */ 241f8d2de6bSjchu #define PCIE_LINKSTS_SLOT_CLK_CFG 0x1000 /* Slot Clock Configuration */ 242f8d2de6bSjchu 243f8d2de6bSjchu /* 244f8d2de6bSjchu * Slot Capability Register 245f8d2de6bSjchu */ 246f8d2de6bSjchu #define PCIE_SLOTCAP_ATTN_BUTTON 0x1 /* Attention Button Present */ 247f8d2de6bSjchu #define PCIE_SLOTCAP_POWER_CONTROLLER 0x2 /* Power Controller Present */ 248f8d2de6bSjchu #define PCIE_SLOTCAP_MRL_SENSOR 0x4 /* MRL Sensor Present */ 249f8d2de6bSjchu #define PCIE_SLOTCAP_ATTN_INDICATOR 0x8 /* Attn Indicator Present */ 250f8d2de6bSjchu #define PCIE_SLOTCAP_PWR_INDICATOR 0x10 /* Power Indicator Present */ 251f8d2de6bSjchu #define PCIE_SLOTCAP_HP_SURPRISE 0x20 /* Hot-Plug Surprise */ 252f8d2de6bSjchu #define PCIE_SLOTCAP_HP_CAPABLE 0x40 /* Hot-Plug Capable */ 253f8d2de6bSjchu 254f8d2de6bSjchu #define PCIE_SLOTCAP_PLMT_VAL_SHIFT 7 /* Slot Pwr Limit Value Shift */ 255f8d2de6bSjchu #define PCIE_SLOTCAP_PLMT_VAL_MASK 0xFF /* Slot Pwr Limit Value */ 256f8d2de6bSjchu 257f8d2de6bSjchu #define PCIE_SLOTCAP_PLMT_SCL_1_BY_1 0x00000 /* 1x Scale */ 258f8d2de6bSjchu #define PCIE_SLOTCAP_PLMT_SCL_1_BY_10 0x08000 /* 0.1x Scale */ 259f8d2de6bSjchu #define PCIE_SLOTCAP_PLMT_SCL_1_BY_100 0x10000 /* 0.01x Scale */ 260f8d2de6bSjchu #define PCIE_SLOTCAP_PLMT_SCL_1_BY_1000 0x18000 /* 0.001x Scale */ 261f8d2de6bSjchu #define PCIE_SLOTCAP_PLMT_SCL_MASK 0x18000 /* Slot Power Limit Scale */ 262f8d2de6bSjchu 263f8d2de6bSjchu #define PCIE_SLOTCAP_PHY_SLOT_NUM_SHIFT 19 /* Physical Slot Num Shift */ 264f8d2de6bSjchu #define PCIE_SLOTCAP_PHY_SLOT_NUM_MASK 0x1FFF /* Physical Slot Num Mask */ 265f8d2de6bSjchu 266f8d2de6bSjchu /* 267f8d2de6bSjchu * Slot Control Register 268f8d2de6bSjchu */ 269f8d2de6bSjchu #define PCIE_SLOTCTL_ATTN_BTN_EN 0x1 /* Attn Button Pressed Enable */ 270f8d2de6bSjchu #define PCIE_SLOTCTL_PWR_FAULT_EN 0x2 /* Pwr Fault Detected Enable */ 271f8d2de6bSjchu #define PCIE_SLOTCTL_MRL_SENSOR_EN 0x4 /* MRL Sensor Changed Enable */ 272f8d2de6bSjchu #define PCIE_SLOTCTL_PRESENCE_CHANGE_EN 0x8 /* Presence Detect Changed En */ 273f8d2de6bSjchu #define PCIE_SLOTCTL_CMD_INTR_EN 0x10 /* CMD Completed Interrupt En */ 274f8d2de6bSjchu #define PCIE_SLOTCTL_HP_INTR_EN 0x20 /* Hot-Plug Interrupt Enable */ 275f8d2de6bSjchu 276f8d2de6bSjchu #define PCIE_SLOTCTL_ATTN_CTL_ON 0x40 /* On */ 277f8d2de6bSjchu #define PCIE_SLOTCTL_ATTN_CTL_BLINK 0x80 /* Blink */ 278f8d2de6bSjchu #define PCIE_SLOTCTL_ATTN_CTL_OFF 0xC0 /* Off */ 279f8d2de6bSjchu #define PCIE_SLOTCTL_ATTN_CTL_MASK 0xC0 /* Attn Indicator Control */ 280f8d2de6bSjchu 281f8d2de6bSjchu #define PCIE_SLOTCTL_PWR_CTL_ON 0x100 /* On */ 282f8d2de6bSjchu #define PCIE_SLOTCTL_PWR_CTL_BLINK 0x200 /* Blink */ 283f8d2de6bSjchu #define PCIE_SLOTCTL_PWR_CTL_OFF 0x300 /* Off */ 284f8d2de6bSjchu #define PCIE_SLOTCTL_PWR_CTL_MASK 0x300 /* Power Indicator Control */ 285f8d2de6bSjchu 286f8d2de6bSjchu #define PCIE_SLOTCTL_PWR_CONTROLLER_CTL 0x400 /* Power Controller Control */ 287f8d2de6bSjchu 288f8d2de6bSjchu /* 289f8d2de6bSjchu * Slot Status Register 290f8d2de6bSjchu */ 291f8d2de6bSjchu #define PCIE_SLOTSTS_ATTN_BTN_PRESSED 0x1 /* Attention Button Pressed */ 292f8d2de6bSjchu #define PCIE_SLOTSTS_PWR_FAULT_DETECTED 0x2 /* Power Fault Detected */ 293f8d2de6bSjchu #define PCIE_SLOTSTS_MRL_SENSOR_CHANGED 0x4 /* MRL Sensor Changed */ 294f8d2de6bSjchu #define PCIE_SLOTSTS_PRESENCE_CHANGED 0x8 /* Presence Detect Changed */ 295f8d2de6bSjchu #define PCIE_SLOTSTS_COMMAND_COMPLETED 0x10 /* Command Completed */ 296f8d2de6bSjchu #define PCIE_SLOTSTS_MRL_SENSOR_OPEN 0x20 /* MRL Open */ 297f8d2de6bSjchu #define PCIE_SLOTSTS_PRESENCE_DETECTED 0x40 /* Card Present in slot */ 298f8d2de6bSjchu 299f8d2de6bSjchu /* 300f8d2de6bSjchu * Root Control Register 301f8d2de6bSjchu */ 302f8d2de6bSjchu #define PCIE_ROOTCTL_SYS_ERR_ON_CE_EN 0x1 /* Sys Err on Cor Err Enable */ 303f8d2de6bSjchu #define PCIE_ROOTCTL_SYS_ERR_ON_NFE_EN 0x2 /* Sys Err on NF Err Enable */ 304f8d2de6bSjchu #define PCIE_ROOTCTL_SYS_ERR_ON_FE_EN 0x3 /* Sys Err on Fatal Err En */ 305f8d2de6bSjchu #define PCIE_ROOTCTL_PME_INTERRUPT_EN 0x4 /* PME Interrupt Enable */ 306f8d2de6bSjchu 307f8d2de6bSjchu /* 308f8d2de6bSjchu * Root Status Register 309f8d2de6bSjchu */ 310f8d2de6bSjchu #define PCIE_ROOTSTS_PME_REQ_ID_SHIFT 0 /* PME Requestor ID */ 311f8d2de6bSjchu #define PCIE_ROOTSTS_PME_REQ_ID_MASK 0xFFFF /* PME Requestor ID */ 312f8d2de6bSjchu 313f8d2de6bSjchu #define PCIE_ROOTSTS_PME_STATUS 0x10000 /* PME Status */ 314f8d2de6bSjchu #define PCIE_ROOTSTS_PME_PENDING 0x20000 /* PME Pending */ 315f8d2de6bSjchu 316f8d2de6bSjchu 317f8d2de6bSjchu /* 318f8d2de6bSjchu * PCI-Express Enhanced Capabilities Link Entry Bit Offsets 319f8d2de6bSjchu */ 320f8d2de6bSjchu #define PCIE_EXT_CAP 0x100 /* Base Address of Ext Cap */ 321f8d2de6bSjchu 322f8d2de6bSjchu #define PCIE_EXT_CAP_ID_SHIFT 0 /* PCI-e Ext Cap ID */ 323f8d2de6bSjchu #define PCIE_EXT_CAP_ID_MASK 0xFFFF 324f8d2de6bSjchu #define PCIE_EXT_CAP_VER_SHIFT 16 /* PCI-e Ext Cap Ver */ 325f8d2de6bSjchu #define PCIE_EXT_CAP_VER_MASK 0xF 326f8d2de6bSjchu #define PCIE_EXT_CAP_NEXT_PTR_SHIFT 20 /* PCI-e Ext Cap Next Ptr */ 327f8d2de6bSjchu #define PCIE_EXT_CAP_NEXT_PTR_MASK 0xFFF 328f8d2de6bSjchu 329f8d2de6bSjchu #define PCIE_EXT_CAP_NEXT_PTR_NULL 0x0 330f8d2de6bSjchu 331f8d2de6bSjchu /* 332f8d2de6bSjchu * PCI-Express Enhanced Capability Identifier Values 333f8d2de6bSjchu */ 334f8d2de6bSjchu #define PCIE_EXT_CAP_ID_AER 0x1 /* Advanced Error Handling */ 335f8d2de6bSjchu #define PCIE_EXT_CAP_ID_VC 0x2 /* Virtual Channel */ 336f8d2de6bSjchu #define PCIE_EXT_CAP_ID_SER 0x3 /* Serial Number */ 337f8d2de6bSjchu #define PCIE_EXT_CAP_ID_PWR_BUDGET 0x4 /* Power Budgeting */ 338f8d2de6bSjchu 339f8d2de6bSjchu /* 340f8d2de6bSjchu * PCI-Express Advanced Error Reporting Extended Capability Offsets 341f8d2de6bSjchu */ 342f8d2de6bSjchu #define PCIE_AER_CAP 0x0 /* Enhanced Capability Header */ 343f8d2de6bSjchu #define PCIE_AER_UCE_STS 0x4 /* Uncorrectable Error Status */ 344f8d2de6bSjchu #define PCIE_AER_UCE_MASK 0x8 /* Uncorrectable Error Mask */ 345f8d2de6bSjchu #define PCIE_AER_UCE_SERV 0xc /* Uncor Error Severity */ 346f8d2de6bSjchu #define PCIE_AER_CE_STS 0x10 /* Correctable Error Status */ 347f8d2de6bSjchu #define PCIE_AER_CE_MASK 0x14 /* Correctable Error Mask */ 348f8d2de6bSjchu #define PCIE_AER_CTL 0x18 /* AER Capability & Control */ 349f8d2de6bSjchu #define PCIE_AER_HDR_LOG 0x1c /* Header Log */ 350f8d2de6bSjchu 351f8d2de6bSjchu /* Root Ports Only */ 352f8d2de6bSjchu #define PCIE_AER_RE_CMD 0x2c /* Root Error Command */ 353f8d2de6bSjchu #define PCIE_AER_RE_STS 0x30 /* Root Error Status */ 354f8d2de6bSjchu #define PCIE_AER_CE_SRC_ID 0x34 /* Error Source ID */ 355f8d2de6bSjchu #define PCIE_AER_ERR_SRC_ID 0x36 /* Error Source ID */ 356f8d2de6bSjchu 357f8d2de6bSjchu /* Bridges Only */ 358f8d2de6bSjchu #define PCIE_AER_SUCE_STS 0x2c /* Secondary UCE Status */ 359f8d2de6bSjchu #define PCIE_AER_SUCE_MASK 0x30 /* Secondary UCE Mask */ 360f8d2de6bSjchu #define PCIE_AER_SUCE_SERV 0x34 /* Secondary UCE Severity */ 361f8d2de6bSjchu #define PCIE_AER_SCTL 0x38 /* Secondary Cap & Ctl */ 362f8d2de6bSjchu #define PCIE_AER_SHDR_LOG 0x3c /* Secondary Header Log */ 363f8d2de6bSjchu 364f8d2de6bSjchu /* 365f8d2de6bSjchu * AER Uncorrectable Error Status/Mask/Severity Register 366f8d2de6bSjchu */ 367f8d2de6bSjchu #define PCIE_AER_UCE_TRAINING 0x0 /* Training Error Status */ 368f8d2de6bSjchu #define PCIE_AER_UCE_DLP 0x10 /* Data Link Protocol Error */ 369f8d2de6bSjchu #define PCIE_AER_UCE_PTLP 0x1000 /* Poisoned TLP Status */ 370f8d2de6bSjchu #define PCIE_AER_UCE_FCP 0x2000 /* Flow Control Protocol Sts */ 371f8d2de6bSjchu #define PCIE_AER_UCE_TO 0x4000 /* Completion Timeout Status */ 372f8d2de6bSjchu #define PCIE_AER_UCE_CA 0x8000 /* Completer Abort Status */ 373f8d2de6bSjchu #define PCIE_AER_UCE_UC 0x10000 /* Unexpected Completion Sts */ 374f8d2de6bSjchu #define PCIE_AER_UCE_RO 0x20000 /* Receiver Overflow Status */ 375f8d2de6bSjchu #define PCIE_AER_UCE_MTLP 0x40000 /* Malformed TLP Status */ 376f8d2de6bSjchu #define PCIE_AER_UCE_ECRC 0x80000 /* ECRC Error Status */ 377f8d2de6bSjchu #define PCIE_AER_UCE_UR 0x100000 /* Unsupported Req */ 378f8d2de6bSjchu #define PCIE_AER_UCE_BITS (PCIE_AER_UCE_TRAINING | \ 379f8d2de6bSjchu PCIE_AER_UCE_DLP | PCIE_AER_UCE_PTLP | PCIE_AER_UCE_FCP | \ 380f8d2de6bSjchu PCIE_AER_UCE_TO | PCIE_AER_UCE_CA | PCIE_AER_UCE_UC | PCIE_AER_UCE_RO | \ 381f8d2de6bSjchu PCIE_AER_UCE_MTLP | PCIE_AER_UCE_ECRC | PCIE_AER_UCE_UR) 382f8d2de6bSjchu 383f8d2de6bSjchu /* 384f8d2de6bSjchu * AER Correctable Error Status/Mask Register 385f8d2de6bSjchu */ 386f8d2de6bSjchu #define PCIE_AER_CE_RECEIVER_ERR 0x1 /* Receiver Error Status */ 387f8d2de6bSjchu #define PCIE_AER_CE_BAD_TLP 0x40 /* Bad TLP Status */ 388f8d2de6bSjchu #define PCIE_AER_CE_BAD_DLLP 0x80 /* Bad DLLP Status */ 389f8d2de6bSjchu #define PCIE_AER_CE_REPLAY_ROLLOVER 0x100 /* REPLAY_NUM Rollover Status */ 390f8d2de6bSjchu #define PCIE_AER_CE_REPLAY_TO 0x1000 /* Replay Timer Timeout Sts */ 391f8d2de6bSjchu #define PCIE_AER_CE_BITS (PCIE_AER_CE_RECEIVER_ERR | \ 392f8d2de6bSjchu PCIE_AER_CE_BAD_TLP | PCIE_AER_CE_BAD_DLLP | PCIE_AER_CE_REPLAY_ROLLOVER | \ 393f8d2de6bSjchu PCIE_AER_CE_REPLAY_TO) 394f8d2de6bSjchu 395f8d2de6bSjchu /* 396f8d2de6bSjchu * AER Capability & Control 397f8d2de6bSjchu */ 398f8d2de6bSjchu #define PCIE_AER_CTL_FST_ERR_PTR_MASK 0x1F /* First Error Pointer */ 399f8d2de6bSjchu #define PCIE_AER_CTL_ECRC_GEN_CAP 0x20 /* ECRC Generation Capable */ 400f8d2de6bSjchu #define PCIE_AER_CTL_ECRC_GEN_ENA 0x40 /* ECRC Generation Enable */ 401f8d2de6bSjchu #define PCIE_AER_CTL_ECRC_CHECK_CAP 0x80 /* ECRC Check Capable */ 402f8d2de6bSjchu #define PCIE_AER_CTL_ECRC_CHECK_ENA 0x100 /* ECRC Check Enable */ 403f8d2de6bSjchu 404f8d2de6bSjchu /* 405f8d2de6bSjchu * AER Root Command Register 406f8d2de6bSjchu */ 407f8d2de6bSjchu #define PCIE_AER_RE_CMD_CE_REP_EN 0x1 /* Correctable Error Enable */ 408f8d2de6bSjchu #define PCIE_AER_RE_CMD_NFE_REP_EN 0x2 /* Non-Fatal Error Enable */ 409f8d2de6bSjchu #define PCIE_AER_RE_CMD_FE_REP_EN 0x4 /* Fatal Error Enable */ 410f8d2de6bSjchu 411f8d2de6bSjchu /* 412f8d2de6bSjchu * AER Root Error Status Register 413f8d2de6bSjchu */ 414f8d2de6bSjchu #define PCIE_AER_RE_STS_CE_RCVD 0x1 /* ERR_COR Received */ 415f8d2de6bSjchu #define PCIE_AER_RE_STS_MUL_CE_RCVD 0x2 /* Multiple ERR_COR Received */ 416f8d2de6bSjchu #define PCIE_AER_RE_STS_FE_NFE_RCVD 0x4 /* FATAL/NON-FATAL Received */ 417f8d2de6bSjchu #define PCIE_AER_RE_STS_MUL_FE_NFE_RCVD 0x8 /* Multiple ERR_F/NF Received */ 418f8d2de6bSjchu #define PCIE_AER_RE_STS_FIRST_UC_FATAL 0x10 /* First Uncorrectable Fatal */ 419f8d2de6bSjchu #define PCIE_AER_RE_STS_NFE_MSGS_RCVD 0x20 /* Non-Fatal Error Msgs Rcvd */ 420f8d2de6bSjchu #define PCIE_AER_RE_STS_FE_MSGS_RCVD 0x40 /* Fatal Error Messages Rcvd */ 421f8d2de6bSjchu 422f8d2de6bSjchu #define PCIE_AER_RE_STS_MSG_NUM_SHIFT 27 /* Offset of Intr Msg Number */ 423f8d2de6bSjchu #define PCIE_AER_RE_STS_MSG_NUM_MASK 0x1F /* Intr Msg Number Mask */ 424f8d2de6bSjchu 425f8d2de6bSjchu /* 426f8d2de6bSjchu * AER Error Source Identification Register 427f8d2de6bSjchu */ 428f8d2de6bSjchu #define PCIE_AER_ERR_SRC_ID_CE_SHIFT 0 /* ERR_COR Source ID */ 429f8d2de6bSjchu #define PCIE_AER_ERR_SRC_ID_CE_MASK 0xFFFF 430f8d2de6bSjchu #define PCIE_AER_ERR_SRC_ID_UE_SHIFT 16 /* ERR_FATAL/NONFATAL Src ID */ 431f8d2de6bSjchu #define PCIE_AER_ERR_SRC_ID_UE_MASK 0xFFF 432f8d2de6bSjchu 433f8d2de6bSjchu /* 434f8d2de6bSjchu * AER Secondary Uncorrectable Error Register 435f8d2de6bSjchu */ 436f8d2de6bSjchu #define PCIE_AER_SUCE_TA_ON_SC 0x1 /* Target Abort on Split Comp */ 437f8d2de6bSjchu #define PCIE_AER_SUCE_MA_ON_SC 0x2 /* Master Abort on Split Comp */ 438f8d2de6bSjchu #define PCIE_AER_SUCE_RCVD_TA 0x4 /* Received Target Abort */ 439f8d2de6bSjchu #define PCIE_AER_SUCE_RCVD_MA 0x8 /* Received Master Abort */ 440f8d2de6bSjchu #define PCIE_AER_SUCE_USC_ERR 0x20 /* Unexpected Split Comp Err */ 441f8d2de6bSjchu #define PCIE_AER_SUCE_USC_MSG_DATA_ERR 0x40 /* USC Message Data Error */ 442f8d2de6bSjchu #define PCIE_AER_SUCE_UC_DATA_ERR 0x80 /* Uncorrectable Data Error */ 443f8d2de6bSjchu #define PCIE_AER_SUCE_UC_ATTR_ERR 0x100 /* UC Attribute Err */ 444f8d2de6bSjchu #define PCIE_AER_SUCE_UC_ADDR_ERR 0x200 /* Uncorrectable Address Err */ 445f8d2de6bSjchu #define PCIE_AER_SUCE_TIMER_EXPIRED 0x400 /* Delayed xtion discard */ 446f8d2de6bSjchu #define PCIE_AER_SUCE_PERR_ASSERT 0x800 /* PERR Assertion Detected */ 447f8d2de6bSjchu #define PCIE_AER_SUCE_SERR_ASSERT 0x1000 /* SERR Assertion Detected */ 448f8d2de6bSjchu #define PCIE_AER_SUCE_INTERNAL_ERR 0x2000 /* Internal Bridge Err Detect */ 449f8d2de6bSjchu #define PCIE_AER_SUCE_BITS (PCIE_AER_SUCE_TA_ON_SC | \ 450f8d2de6bSjchu PCIE_AER_SUCE_MA_ON_SC | PCIE_AER_SUCE_RCVD_TA | PCIE_AER_SUCE_RCVD_MA | \ 451f8d2de6bSjchu PCIE_AER_SUCE_USC_ERR | PCIE_AER_SUCE_USC_MSG_DATA_ERR | \ 452f8d2de6bSjchu PCIE_AER_SUCE_UC_DATA_ERR | PCIE_AER_SUCE_UC_ATTR_ERR | \ 453f8d2de6bSjchu PCIE_AER_SUCE_UC_ADDR_ERR | PCIE_AER_SUCE_TIMER_EXPIRED | \ 454f8d2de6bSjchu PCIE_AER_SUCE_PERR_ASSERT | PCIE_AER_SUCE_SERR_ASSERT | \ 455f8d2de6bSjchu PCIE_AER_SUCE_INTERNAL_ERR) 456f8d2de6bSjchu 457f8d2de6bSjchu /* 458f8d2de6bSjchu * AER Secondary Capability & Control 459f8d2de6bSjchu */ 460f8d2de6bSjchu #define PCIE_AER_SCTL_FST_ERR_PTR_MASK 0x1F /* First Error Pointer */ 461f8d2de6bSjchu 462f8d2de6bSjchu /* 463f8d2de6bSjchu * AER Secondary Headers 464f8d2de6bSjchu * The Secondary Header Logs is 4 DW long. 465f8d2de6bSjchu * The first 2 DW are split into 3 sections 466f8d2de6bSjchu * o Transaction Attribute 467f8d2de6bSjchu * o Transaction Command Lower 468f8d2de6bSjchu * o Transaction Command Higher 469f8d2de6bSjchu * The last 2 DW is the Transaction Address 470f8d2de6bSjchu */ 471f8d2de6bSjchu #define PCIE_AER_SHDR_LOG_ATTR_MASK 0xFFFFFFFFF 472f8d2de6bSjchu #define PCIE_AER_SHDR_LOG_CMD_LOW_MASK 0xF000000000 473f8d2de6bSjchu #define PCIE_AER_SHDR_LOG_CMD_HIGH_MASK 0xF0000000000 474f8d2de6bSjchu #define PCIE_AER_SHDR_LOG_ADDR_MASK 0xFFFFFFFFFFFFFFFF 475f8d2de6bSjchu 476f8d2de6bSjchu /* 477f8d2de6bSjchu * PCI-E Common TLP Header Fields 478f8d2de6bSjchu */ 479f8d2de6bSjchu #define PCIE_TLP_FMT_3DW 0x00 480f8d2de6bSjchu #define PCIE_TLP_FMT_4DW 0x20 481f8d2de6bSjchu #define PCIE_TLP_FMT_3DW_DATA 0x40 482f8d2de6bSjchu #define PCIE_TLP_FMT_4DW_DATA 0x60 483f8d2de6bSjchu 484f8d2de6bSjchu #define PCIE_TLP_TYPE_MEM 0x0 485f8d2de6bSjchu #define PCIE_TLP_TYPE_MEMLK 0x1 486f8d2de6bSjchu #define PCIE_TLP_TYPE_IO 0x2 487f8d2de6bSjchu #define PCIE_TLP_TYPE_CFG0 0x4 488f8d2de6bSjchu #define PCIE_TLP_TYPE_CFG1 0x5 489f8d2de6bSjchu #define PCIE_TLP_TYPE_MSG 0x10 490f8d2de6bSjchu #define PCIE_TLP_TYPE_CPL 0xA 491f8d2de6bSjchu #define PCIE_TLP_TYPE_CPLLK 0xB 492f8d2de6bSjchu #define PCIE_TLP_TYPE_MSI 0x18 493f8d2de6bSjchu 494f8d2de6bSjchu #define PCIE_TLP_MRD3 (PCIE_TLP_FMT_3DW | PCIE_TLP_TYPE_MEM) 495f8d2de6bSjchu #define PCIE_TLP_MRD4 (PCIE_TLP_FMT_4DW | PCIE_TLP_TYPE_MEM) 496f8d2de6bSjchu #define PCIE_TLP_MRDLK3 (PCIE_TLP_FMT_3DW | PCIE_TLP_TYPE_MEMLK) 497f8d2de6bSjchu #define PCIE_TLP_MRDLK4 (PCIE_TLP_FMT_4DW | PCIE_TLP_TYPE_MEMLK) 498f8d2de6bSjchu #define PCIE_TLP_MRDWR3 (PCIE_TLP_FMT_3DW_DATA | PCIE_TLP_TYPE_MEM) 499f8d2de6bSjchu #define PCIE_TLP_MRDWR4 (PCIE_TLP_FMT_4DW_DATA | PCIE_TLP_TYPE_MEM) 500f8d2de6bSjchu #define PCIE_TLP_IORD (PCIE_TLP_FMT_3DW | PCIE_TLP_TYPE_IO) 501f8d2de6bSjchu #define PCIE_TLP_IOWR (PCIE_TLP_FMT_3DW_DATA | PCIE_TLP_TYPE_IO) 502f8d2de6bSjchu #define PCIE_TLP_CFGRD0 (PCIE_TLP_FMT_3DW | PCIE_TLP_TYPE_CFG0) 503f8d2de6bSjchu #define PCIE_TLP_CFGWR0 (PCIE_TLP_FMT_3DW_DATA | PCIE_TLP_TYPE_CFG0) 504f8d2de6bSjchu #define PCIE_TLP_CFGRD1 (PCIE_TLP_FMT_3DW | PCIE_TLP_TYPE_CFG1) 505f8d2de6bSjchu #define PCIE_TLP_CFGWR1 (PCIE_TLP_FMT_3DW_DATA | PCIE_TLP_TYPE_CFG1) 506f8d2de6bSjchu #define PCIE_TLP_MSG (PCIE_TLP_FMT_4DW | PCIE_TLP_TYPE_MSG) 507f8d2de6bSjchu #define PCIE_TLP_MSGD (PCIE_TLP_FMT_4DW_DATA | PCIE_TLP_TYPE_MSG) 508f8d2de6bSjchu #define PCIE_TLP_CPL (PCIE_TLP_FMT_3DW | PCIE_TLP_TYPE_CPL) 509f8d2de6bSjchu #define PCIE_TLP_CPLD (PCIE_TLP_FMT_3DW_DATA | PCIE_TLP_TYPE_CPL) 510f8d2de6bSjchu #define PCIE_TLP_CPLLK (PCIE_TLP_FMT_3DW | PCIE_TLP_TYPE_CPLLK) 511f8d2de6bSjchu #define PCIE_TLP_CPLDLK (PCIE_TLP_FMT_3DW_DATA | PCIE_TLP_TYPE_CPLLK) 512f8d2de6bSjchu #define PCIE_TLP_MSI32 (PCIE_TLP_FMT_3DW_DATA | PCIE_TLP_TYPE_MSI) 513f8d2de6bSjchu #define PCIE_TLP_MSI64 (PCIE_TLP_FMT_4DW_DATA | PCIE_TLP_TYPE_MSI) 514f8d2de6bSjchu 515f8d2de6bSjchu typedef uint16_t pcie_req_id_t; 516f8d2de6bSjchu 517f8d2de6bSjchu #define PCIE_REQ_ID_BUS_SHIFT 8 518f8d2de6bSjchu #define PCIE_REQ_ID_BUS_MASK 0xFF00 519f8d2de6bSjchu #define PCIE_REQ_ID_DEV_SHIFT 3 520f8d2de6bSjchu #define PCIE_REQ_ID_DEV_MASK 0x00F1 521f8d2de6bSjchu #define PCIE_REQ_ID_FUNC_SHIFT 0 522f8d2de6bSjchu #define PCIE_REQ_ID_FUNC_MASK 0x0007 523f8d2de6bSjchu 524f8d2de6bSjchu /* 525f8d2de6bSjchu * PCI-Express Message Request Header 526f8d2de6bSjchu */ 527f8d2de6bSjchu typedef struct pcie_msg { 528f8d2de6bSjchu uint32_t rsvd1 :16, /* DW0 */ 529f8d2de6bSjchu td :1, 530f8d2de6bSjchu ep :1, 531f8d2de6bSjchu attr :2, 532f8d2de6bSjchu rsvd2 :2, 533f8d2de6bSjchu len :10; 534f8d2de6bSjchu uint32_t rid :16, /* DW1 */ 535f8d2de6bSjchu tag :8, 536f8d2de6bSjchu msg_code:8; 537f8d2de6bSjchu uint32_t unused[2]; /* DW 2 & 3 */ 538f8d2de6bSjchu } pcie_msg_t; 539f8d2de6bSjchu 540f8d2de6bSjchu #define PCIE_MSG_CODE_ERR_COR 0x30 541f8d2de6bSjchu #define PCIE_MSG_CODE_ERR_NONFATAL 0x31 542f8d2de6bSjchu #define PCIE_MSG_CODE_ERR_FATAL 0x33 543f8d2de6bSjchu 544*9164eb65Stimh /* 545*9164eb65Stimh * Exported PCI-express property names 546*9164eb65Stimh */ 547*9164eb65Stimh #define SAVED_PCIEX_CAP_REG "pciex-cap-reg" 548*9164eb65Stimh #define SAVED_PCIEX_SLOTCAP_REG "pciex-slotcap-reg" 549*9164eb65Stimh 550f8d2de6bSjchu #ifdef __cplusplus 551f8d2de6bSjchu } 552f8d2de6bSjchu #endif 553f8d2de6bSjchu 554f8d2de6bSjchu #endif /* _SYS_PCIE_H */ 555