xref: /titanic_52/usr/src/uts/common/sys/pcie.h (revision 70025d765b044c6d8594bb965a2247a61e991a99)
1f8d2de6bSjchu /*
2f8d2de6bSjchu  * CDDL HEADER START
3f8d2de6bSjchu  *
4f8d2de6bSjchu  * The contents of this file are subject to the terms of the
5f8d2de6bSjchu  * Common Development and Distribution License, Version 1.0 only
6f8d2de6bSjchu  * (the "License").  You may not use this file except in compliance
7f8d2de6bSjchu  * with the License.
8f8d2de6bSjchu  *
9f8d2de6bSjchu  * You can obtain a copy of the license at usr/src/OPENSOLARIS.LICENSE
10f8d2de6bSjchu  * or http://www.opensolaris.org/os/licensing.
11f8d2de6bSjchu  * See the License for the specific language governing permissions
12f8d2de6bSjchu  * and limitations under the License.
13f8d2de6bSjchu  *
14f8d2de6bSjchu  * When distributing Covered Code, include this CDDL HEADER in each
15f8d2de6bSjchu  * file and include the License file at usr/src/OPENSOLARIS.LICENSE.
16f8d2de6bSjchu  * If applicable, add the following below this CDDL HEADER, with the
17f8d2de6bSjchu  * fields enclosed by brackets "[]" replaced with your own identifying
18f8d2de6bSjchu  * information: Portions Copyright [yyyy] [name of copyright owner]
19f8d2de6bSjchu  *
20f8d2de6bSjchu  * CDDL HEADER END
21f8d2de6bSjchu  */
22f8d2de6bSjchu /*
23f8d2de6bSjchu  * Copyright 2005 Sun Microsystems, Inc.  All rights reserved.
24f8d2de6bSjchu  * Use is subject to license terms.
25f8d2de6bSjchu  */
26f8d2de6bSjchu 
27f8d2de6bSjchu #ifndef	_SYS_PCIE_H
28f8d2de6bSjchu #define	_SYS_PCIE_H
29f8d2de6bSjchu 
30f8d2de6bSjchu #pragma ident	"%Z%%M%	%I%	%E% SMI"
31f8d2de6bSjchu 
32f8d2de6bSjchu #ifdef	__cplusplus
33f8d2de6bSjchu extern "C" {
34f8d2de6bSjchu #endif
35f8d2de6bSjchu 
36f8d2de6bSjchu #include <sys/pci.h>
37f8d2de6bSjchu 
38f8d2de6bSjchu /*
39*70025d76Sjohnny  * PCI Express capability registers in PCI configuration space relative to
40*70025d76Sjohnny  * the PCI Express Capability structure.
41f8d2de6bSjchu  */
42f8d2de6bSjchu #define	PCIE_CAP_ID			PCI_CAP_ID
43f8d2de6bSjchu #define	PCIE_CAP_NEXT_PTR		PCI_CAP_NEXT_PTR
44f8d2de6bSjchu #define	PCIE_PCIECAP			0x02	/* PCI-e Capability Reg */
45f8d2de6bSjchu #define	PCIE_DEVCAP			0x04	/* Device Capability */
46f8d2de6bSjchu #define	PCIE_DEVCTL			0x08	/* Device Control */
47f8d2de6bSjchu #define	PCIE_DEVSTS			0x0A	/* Device Status */
48f8d2de6bSjchu #define	PCIE_LINKCAP			0x04	/* Link Capability */
49f8d2de6bSjchu #define	PCIE_LINKCTL			0x0C	/* Link Control */
50f8d2de6bSjchu #define	PCIE_LINKSTS			0x10	/* Link Status */
51f8d2de6bSjchu #define	PCIE_SLOTCAP			0x14	/* Slot Capability */
52f8d2de6bSjchu #define	PCIE_SLOTCTL			0x18	/* Slot Control */
53f8d2de6bSjchu #define	PCIE_SLOTSTS			0x1A	/* Slot Status */
54f8d2de6bSjchu #define	PCIE_ROOTCTL			0x1C	/* Root Control */
55f8d2de6bSjchu #define	PCIE_ROOTSTS			0x20	/* Root Status */
56f8d2de6bSjchu 
57f8d2de6bSjchu /*
58*70025d76Sjohnny  * PCI-Express Config Space size
59*70025d76Sjohnny  */
60*70025d76Sjohnny #define	PCIE_CONF_HDR_SIZE	4096	/* PCIe configuration header size */
61*70025d76Sjohnny 
62*70025d76Sjohnny /*
63*70025d76Sjohnny  * PCI-Express Capabilities Register (2 bytes)
64f8d2de6bSjchu  */
65f8d2de6bSjchu #define	PCIE_PCIECAP_VER_1_0		0x1	/* PCI-E spec 1.0 */
66f8d2de6bSjchu #define	PCIE_PCIECAP_VER_MASK		0xF	/* Version Mask */
67f8d2de6bSjchu #define	PCIE_PCIECAP_DEV_TYPE_PCIE_DEV	0x00	/* PCI-E Endpont Device */
68f8d2de6bSjchu #define	PCIE_PCIECAP_DEV_TYPE_PCI_DEV	0x10	/* Leg PCI Endpont Device */
69f8d2de6bSjchu #define	PCIE_PCIECAP_DEV_TYPE_ROOT	0x40	/* Root Port of Root Complex */
70f8d2de6bSjchu #define	PCIE_PCIECAP_DEV_TYPE_UP	0x50	/* Upstream Port of Switch */
71f8d2de6bSjchu #define	PCIE_PCIECAP_DEV_TYPE_DOWN	0x60	/* Downstream Port of Switch */
72f8d2de6bSjchu #define	PCIE_PCIECAP_DEV_TYPE_PCIE2PCI	0x70	/* PCI-E to PCI Bridge */
73f8d2de6bSjchu #define	PCIE_PCIECAP_DEV_TYPE_PCI2PCIE	0x80	/* PCI to PCI-E Bridge */
74f8d2de6bSjchu #define	PCIE_PCIECAP_DEV_TYPE_MASK	0xF0	/* Device/Port Type Mask */
75f8d2de6bSjchu #define	PCIE_PCIECAP_SLOT_IMPL		0x100	/* Slot Impl vs Integrated */
76f8d2de6bSjchu #define	PCIE_PCIECAP_INT_MSG_NUM	0x3700	/* Interrupt Message Number */
77f8d2de6bSjchu 
78f8d2de6bSjchu /*
79*70025d76Sjohnny  * Device Capabilities Register (4 bytes)
80f8d2de6bSjchu  */
81f8d2de6bSjchu #define	PCIE_DEVCAP_MAX_PAYLOAD_128	0x0
82f8d2de6bSjchu #define	PCIE_DEVCAP_MAX_PAYLOAD_256	0x1
83f8d2de6bSjchu #define	PCIE_DEVCAP_MAX_PAYLOAD_512	0x2
84f8d2de6bSjchu #define	PCIE_DEVCAP_MAX_PAYLOAD_1024	0x3
85f8d2de6bSjchu #define	PCIE_DEVCAP_MAX_PAYLOAD_2048	0x4
86f8d2de6bSjchu #define	PCIE_DEVCAP_MAX_PAYLOAD_4096	0x5
87f8d2de6bSjchu #define	PCIE_DEVCAP_MAX_PAYLOAD_MASK	0x7	/* Max Payload Size Supported */
88f8d2de6bSjchu 
89f8d2de6bSjchu #define	PCIE_DEVCAP_PHTM_FUNC_NONE	0x00	/* No Function # bits used */
90f8d2de6bSjchu #define	PCIE_DEVCAP_PHTM_FUNC_ONE	0x08	/* First most sig. bit used */
91f8d2de6bSjchu #define	PCIE_DEVCAP_PHTM_FUNC_TWO	0x10	/* First 2 most sig bit used */
92f8d2de6bSjchu #define	PCIE_DEVCAP_PHTM_FUNC_THREE	0x18	/* All 3 bits used */
93f8d2de6bSjchu #define	PCIE_DEVCAP_PHTM_FUNC_MASK	0x18	/* Phantom Func Supported */
94f8d2de6bSjchu 
95f8d2de6bSjchu #define	PCIE_DEVCAP_EXT_TAG_5BIT	0x00	/* 5-Bit Tag Field Supported */
96f8d2de6bSjchu #define	PCIE_DEVCAP_EXT_TAG_8BIT	0x20	/* 8-Bit Tag Field Supported */
97f8d2de6bSjchu #define	PCIE_DEVCAP_EXT_TAG_MASK	0x20	/* Ext. Tag Field Supported */
98f8d2de6bSjchu 
99f8d2de6bSjchu #define	PCIE_DEVCAP_EP_L0S_LAT_MIN	0x000	/* < 64 ns */
100f8d2de6bSjchu #define	PCIE_DEVCAP_EP_L0S_LAT_64ns	0x040	/* 64 ns - 128 ns */
101f8d2de6bSjchu #define	PCIE_DEVCAP_EP_L0S_LAT_128ns	0x080	/* 128 ns - 256 ns */
102f8d2de6bSjchu #define	PCIE_DEVCAP_EP_L0S_LAT_256ns	0x0C0	/* 256 ns - 512 ns */
103f8d2de6bSjchu #define	PCIE_DEVCAP_EP_L0S_LAT_512ns	0x100	/* 512 ns - 1 us */
104f8d2de6bSjchu #define	PCIE_DEVCAP_EP_L0S_LAT_1us	0x140	/* 1 us - 2 us */
105f8d2de6bSjchu #define	PCIE_DEVCAP_EP_L0S_LAT_2us	0x180	/* 2 us - 4 us */
106f8d2de6bSjchu #define	PCIE_DEVCAP_EP_L0S_LAT_MAX	0x1C0	/* > 4 us */
107f8d2de6bSjchu #define	PCIE_DEVCAP_EP_L0S_LAT_MASK	0x1C0	/* EP L0s Accetable Latency */
108f8d2de6bSjchu 
109f8d2de6bSjchu #define	PCIE_DEVCAP_EP_L1_LAT_MIN	0x000	/* < 1 us */
110f8d2de6bSjchu #define	PCIE_DEVCAP_EP_L1_LAT_1us	0x140	/* 1 us - 2 us */
111f8d2de6bSjchu #define	PCIE_DEVCAP_EP_L1_LAT_2us	0x180	/* 2 us - 4 us */
112f8d2de6bSjchu #define	PCIE_DEVCAP_EP_L1_LAT_4us	0x140	/* 4 us - 8 us */
113f8d2de6bSjchu #define	PCIE_DEVCAP_EP_L1_LAT_8us	0x180	/* 8 us - 16 us */
114f8d2de6bSjchu #define	PCIE_DEVCAP_EP_L1_LAT_16us	0x140	/* 16 us - 32 us */
115f8d2de6bSjchu #define	PCIE_DEVCAP_EP_L1_LAT_32us	0x180	/* 32 us - 64 us */
116f8d2de6bSjchu #define	PCIE_DEVCAP_EP_L1_LAT_MAX	0x1C0	/* > 64 us */
117f8d2de6bSjchu #define	PCIE_DEVCAP_EP_L1_LAT_MASK	0x700	/* EP L1 Accetable Latency */
118f8d2de6bSjchu 
119f8d2de6bSjchu #define	PCIE_DEVCAP_ATTN_BUTTON		0x1000	/* Attention Button Present */
120f8d2de6bSjchu #define	PCIE_DEVCAP_ATTN_INDICATOR	0x2000	/* Attn Indicator Present */
121f8d2de6bSjchu #define	PCIE_DEVCAP_PWR_INDICATOR	0x4000	/* Power Indicator Present */
122f8d2de6bSjchu 
123f8d2de6bSjchu #define	PCIE_DEVCAP_PLMT_VAL_SHIFT	18	/* Power Limit Value Shift */
124f8d2de6bSjchu #define	PCIE_DEVCAP_PLMT_VAL_MASK	0xFF	/* Power Limit Value Mask */
125f8d2de6bSjchu 
126f8d2de6bSjchu #define	PCIE_DEVCAP_PLMT_SCL_1_BY_1	0x0000000	/* 1x Scale */
127f8d2de6bSjchu #define	PCIE_DEVCAP_PLMT_SCL_1_BY_10	0x4000000	/* 0.1x Scale */
128f8d2de6bSjchu #define	PCIE_DEVCAP_PLMT_SCL_1_BY_100	0x8000000	/* 0.01x Scale */
129f8d2de6bSjchu #define	PCIE_DEVCAP_PLMT_SCL_1_BY_1000	0xC000000	/* 0.001x Scale */
130f8d2de6bSjchu #define	PCIE_DEVCAP_PLMT_SCL_MASK	0xC000000	/* Power Limit Scale */
131f8d2de6bSjchu 
132f8d2de6bSjchu /*
133*70025d76Sjohnny  * Device Control Register (2 bytes)
134f8d2de6bSjchu  */
135f8d2de6bSjchu #define	PCIE_DEVCTL_CE_REPORTING_EN	0x1	/* Correctable Error Enable */
136f8d2de6bSjchu #define	PCIE_DEVCTL_NFE_REPORTING_EN	0x2	/* Non-Fatal Error Enable */
137f8d2de6bSjchu #define	PCIE_DEVCTL_FE_REPORTING_EN	0x4	/* Fatal Error Enable */
138f8d2de6bSjchu #define	PCIE_DEVCTL_UR_REPORTING_EN	0x8	/* Unsupported Request Enable */
139f8d2de6bSjchu #define	PCIE_DEVCTL_RO_EN		0x10	/* Enable Relaxed Ordering */
140f8d2de6bSjchu 
141f8d2de6bSjchu #define	PCIE_DEVCTL_MAX_PAYLOAD_128	0x00
142f8d2de6bSjchu #define	PCIE_DEVCTL_MAX_PAYLOAD_256	0x20
143f8d2de6bSjchu #define	PCIE_DEVCTL_MAX_PAYLOAD_512	0x40
144f8d2de6bSjchu #define	PCIE_DEVCTL_MAX_PAYLOAD_1024	0x60
145f8d2de6bSjchu #define	PCIE_DEVCTL_MAX_PAYLOAD_2048	0x80
146f8d2de6bSjchu #define	PCIE_DEVCTL_MAX_PAYLOAD_4096	0xA0
147f8d2de6bSjchu #define	PCIE_DEVCTL_MAX_PAYLOAD_MASK	0xE0	/* Max_Payload_Size */
148f8d2de6bSjchu 
149f8d2de6bSjchu #define	PCIE_DEVCTL_EXT_TAG_FIELD_EN	0x100	/* Extended Tag Field Enable */
150f8d2de6bSjchu #define	PCIE_DEVCTL_PHTM_FUNC_EN	0x200	/* Phantom Functions Enable */
151f8d2de6bSjchu #define	PCIE_DEVCTL_AUX_POWER_PM_EN	0x400	/* Auxiliary Power PM Enable */
152f8d2de6bSjchu #define	PCIE_DEVCTL_ENABLE_NO_SNOOP	0x800	/* Enable No Snoop */
153f8d2de6bSjchu 
154f8d2de6bSjchu #define	PCIE_DEVCTL_MAX_READ_REQ_128	0x00
155f8d2de6bSjchu #define	PCIE_DEVCTL_MAX_READ_REQ_256	0x10
156f8d2de6bSjchu #define	PCIE_DEVCTL_MAX_READ_REQ_512	0x20
157f8d2de6bSjchu #define	PCIE_DEVCTL_MAX_READ_REQ_1024	0x30
158f8d2de6bSjchu #define	PCIE_DEVCTL_MAX_READ_REQ_2048	0x40
159f8d2de6bSjchu #define	PCIE_DEVCTL_MAX_READ_REQ_4096	0x50
160f8d2de6bSjchu #define	PCIE_DEVCTL_MAX_READ_REQ_MASK	0x7000	/* Max_Read_Request_Size */
161f8d2de6bSjchu 
162f8d2de6bSjchu /*
163*70025d76Sjohnny  * Device Status Register (2 bytes)
164f8d2de6bSjchu  */
165f8d2de6bSjchu #define	PCIE_DEVSTS_CE_DETECTED		0x1	/* Correctable Error Detected */
166f8d2de6bSjchu #define	PCIE_DEVSTS_NFE_DETECTED	0x2	/* Non Fatal Error Detected */
167f8d2de6bSjchu #define	PCIE_DEVSTS_FE_DETECTED		0x4	/* Fatal Error Detected */
168f8d2de6bSjchu #define	PCIE_DEVSTS_UR_DETECTED		0x8	/* Unsupported Req Detected */
169f8d2de6bSjchu #define	PCIE_DEVSTS_AUX_POWER		0x10	/* AUX Power Detected */
170f8d2de6bSjchu #define	PCIE_DEVSTS_TRANS_PENDING	0x20	/* Transactions Pending */
171f8d2de6bSjchu 
172f8d2de6bSjchu /*
173*70025d76Sjohnny  * Link Capability Register (4 bytes)
174f8d2de6bSjchu  */
175f8d2de6bSjchu #define	PCIE_LINKCAP_MAX_SPEED_2_5	0x1	/* 2.5 Gb/s Speed */
176f8d2de6bSjchu #define	PCIE_LINKCAP_MAX_SPEED_MASK	0xF	/* Maximum Link Speed */
177f8d2de6bSjchu #define	PCIE_LINKCAP_MAX_WIDTH_X1	0x010
178f8d2de6bSjchu #define	PCIE_LINKCAP_MAX_WIDTH_X2	0x020
179f8d2de6bSjchu #define	PCIE_LINKCAP_MAX_WIDTH_X4	0x040
180f8d2de6bSjchu #define	PCIE_LINKCAP_MAX_WIDTH_X8	0x080
181f8d2de6bSjchu #define	PCIE_LINKCAP_MAX_WIDTH_X12	0x0C0
182f8d2de6bSjchu #define	PCIE_LINKCAP_MAX_WIDTH_X16	0x100
183f8d2de6bSjchu #define	PCIE_LINKCAP_MAX_WIDTH_X32	0x200
184f8d2de6bSjchu #define	PCIE_LINKCAP_MAX_WIDTH_MASK	0x3f0	/* Maximum Link Width */
185f8d2de6bSjchu 
186f8d2de6bSjchu #define	PCIE_LINKCAP_ASPM_SUP_L0S	0x400	/* L0s Entry Supported */
187f8d2de6bSjchu #define	PCIE_LINKCAP_ASPM_SUP_L0S_L1	0xC00	/* L0s abd L1 Supported */
188f8d2de6bSjchu #define	PCIE_LINKCAP_ASPM_SUP_MASK	0xC00	/* ASPM Support */
189f8d2de6bSjchu 
190f8d2de6bSjchu #define	PCIE_LINKCAP_L0S_EXIT_LAT_MIN	0x0000	/* < 64 ns */
191f8d2de6bSjchu #define	PCIE_LINKCAP_L0S_EXIT_LAT_64ns	0x1000	/* 64 ns - 128 ns */
192f8d2de6bSjchu #define	PCIE_LINKCAP_L0S_EXIT_LAT_128ns	0x2000	/* 128 ns - 256 ns */
193f8d2de6bSjchu #define	PCIE_LINKCAP_L0S_EXIT_LAT_256ns	0x3000	/* 256 ns - 512 ns */
194f8d2de6bSjchu #define	PCIE_LINKCAP_L0S_EXIT_LAT_512ns	0x4000	/* 512 ns - 1 us */
195f8d2de6bSjchu #define	PCIE_LINKCAP_L0S_EXIT_LAT_1us	0x5000	/* 1 us - 2 us */
196f8d2de6bSjchu #define	PCIE_LINKCAP_L0S_EXIT_LAT_2us	0x6000	/* 2 us - 4 us */
197f8d2de6bSjchu #define	PCIE_LINKCAP_L0S_EXIT_LAT_MAX	0x7000	/* > 4 us */
198f8d2de6bSjchu #define	PCIE_LINKCAP_L0S_EXIT_LAT_MASK	0x7000	/* L0s Exit Latency */
199f8d2de6bSjchu 
200f8d2de6bSjchu #define	PCIE_LINKCAP_L1_EXIT_LAT_MIN	0x00000	/* < 1 us */
201f8d2de6bSjchu #define	PCIE_LINKCAP_L1_EXIT_LAT_1us	0x08000	/* 1 us - 2 us */
202f8d2de6bSjchu #define	PCIE_LINKCAP_L1_EXIT_LAT_2us	0x10000	/* 2 us - 4 us */
203f8d2de6bSjchu #define	PCIE_LINKCAP_L1_EXIT_LAT_4us	0x18000	/* 4 us - 8 us */
204f8d2de6bSjchu #define	PCIE_LINKCAP_L1_EXIT_LAT_8us	0x20000	/* 8 us - 16 us */
205f8d2de6bSjchu #define	PCIE_LINKCAP_L1_EXIT_LAT_16us	0x28000	/* 16 us - 32 us */
206f8d2de6bSjchu #define	PCIE_LINKCAP_L1_EXIT_LAT_32us	0x30000	/* 32 us - 64 us */
207f8d2de6bSjchu #define	PCIE_LINKCAP_L1_EXIT_LAT_MAX	0x38000	/* > 64 us */
208f8d2de6bSjchu #define	PCIE_LINKCAP_L1_EXIT_LAT_MASK	0x38000	/* L1 Exit Latency */
209f8d2de6bSjchu 
210*70025d76Sjohnny /* PCIe v1.1 spec based */
211*70025d76Sjohnny #define	PCIE_LINKCAP_DLL_ACTIVE_REP_CAPABLE	0x100000    /* DLL Active */
212*70025d76Sjohnny 							    /* Capable bit */
213*70025d76Sjohnny 
214f8d2de6bSjchu #define	PCIE_LINKCAP_PORT_NUMBER	0xF0000000	/* Port Number */
215f8d2de6bSjchu 
216f8d2de6bSjchu /*
217*70025d76Sjohnny  * Link Control Register (2 bytes)
218f8d2de6bSjchu  */
219f8d2de6bSjchu #define	PCIE_LINKCTL_ASPM_CTL_DIS	0x0	/* ASPM Disable */
220f8d2de6bSjchu #define	PCIE_LINKCTL_ASPM_CTL_L0S	0x1	/* ASPM L0s only */
221f8d2de6bSjchu #define	PCIE_LINKCTL_ASPM_CTL_L1	0x2	/* ASPM L1 only */
222f8d2de6bSjchu #define	PCIE_LINKCTL_ASPM_CTL_L0S_L1	0x3	/* ASPM L0s and L1 only */
223f8d2de6bSjchu #define	PCIE_LINKCTL_ASPM_CTL_MASK	0x3	/* ASPM Control */
224f8d2de6bSjchu 
225f8d2de6bSjchu #define	PCIE_LINKCTL_RCB_64_BYTE	0x0	/* 64 Byte */
226f8d2de6bSjchu #define	PCIE_LINKCTL_RCB_128_BYTE	0x8	/* 128 Byte */
227f8d2de6bSjchu #define	PCIE_LINKCTL_RCB_MASK		0x8	/* Read Completion Boundary */
228f8d2de6bSjchu 
229f8d2de6bSjchu #define	PCIE_LINKCTL_LINK_DISABLE	0x10	/* Link Disable */
230f8d2de6bSjchu #define	PCIE_LINKCTL_RETRAIN_LINK	0x20	/* Retrain Link */
231f8d2de6bSjchu #define	PCIE_LINKCTL_COMMON_CLK_CFG	0x40	/* Common Clock Configuration */
232f8d2de6bSjchu #define	PCIE_LINKCTL_EXT_SYNCH		0x80	/* Extended Synch */
233f8d2de6bSjchu 
234f8d2de6bSjchu /*
235*70025d76Sjohnny  * Link Status Register (2 bytes)
236f8d2de6bSjchu  */
237f8d2de6bSjchu #define	PCIE_LINKSTS_SPEED_2_5		0x1	/* Link Speed */
238f8d2de6bSjchu #define	PCIE_LINKSTS_SPEED_MASK		0xF	/* Link Speed */
239f8d2de6bSjchu 
240f8d2de6bSjchu #define	PCIE_LINKSTS_NEG_WIDTH_X1	0x010
241f8d2de6bSjchu #define	PCIE_LINKSTS_NEG_WIDTH_X2	0x020
242f8d2de6bSjchu #define	PCIE_LINKSTS_NEG_WIDTH_X4	0x040
243f8d2de6bSjchu #define	PCIE_LINKSTS_NEG_WIDTH_X8	0x080
244f8d2de6bSjchu #define	PCIE_LINKSTS_NEG_WIDTH_X12	0x0C0
245f8d2de6bSjchu #define	PCIE_LINKSTS_NEG_WIDTH_X16	0x100
246f8d2de6bSjchu #define	PCIE_LINKSTS_NEG_WIDTH_X32	0x200
247f8d2de6bSjchu #define	PCIE_LINKSTS_NEG_WIDTH_MASK	0x3F0	/* Negotiated Link Width */
248f8d2de6bSjchu 
249f8d2de6bSjchu #define	PCIE_LINKSTS_TRAINING_ERROR	0x400	/* Training Error */
250f8d2de6bSjchu #define	PCIE_LINKSTS_LINK_TRAINING	0x800	/* Link Training */
251f8d2de6bSjchu #define	PCIE_LINKSTS_SLOT_CLK_CFG	0x1000	/* Slot Clock Configuration */
252f8d2de6bSjchu 
253f8d2de6bSjchu /*
254*70025d76Sjohnny  * Slot Capability Register (4 bytes)
255f8d2de6bSjchu  */
256f8d2de6bSjchu #define	PCIE_SLOTCAP_ATTN_BUTTON	0x1	/* Attention Button Present */
257f8d2de6bSjchu #define	PCIE_SLOTCAP_POWER_CONTROLLER	0x2	/* Power Controller Present */
258f8d2de6bSjchu #define	PCIE_SLOTCAP_MRL_SENSOR		0x4	/* MRL Sensor Present */
259f8d2de6bSjchu #define	PCIE_SLOTCAP_ATTN_INDICATOR	0x8	/* Attn Indicator Present */
260f8d2de6bSjchu #define	PCIE_SLOTCAP_PWR_INDICATOR	0x10	/* Power Indicator Present */
261f8d2de6bSjchu #define	PCIE_SLOTCAP_HP_SURPRISE	0x20	/* Hot-Plug Surprise */
262f8d2de6bSjchu #define	PCIE_SLOTCAP_HP_CAPABLE		0x40	/* Hot-Plug Capable */
263f8d2de6bSjchu 
264f8d2de6bSjchu #define	PCIE_SLOTCAP_PLMT_VAL_SHIFT	7	/* Slot Pwr Limit Value Shift */
265f8d2de6bSjchu #define	PCIE_SLOTCAP_PLMT_VAL_MASK	0xFF	/* Slot Pwr Limit Value */
266f8d2de6bSjchu 
267f8d2de6bSjchu #define	PCIE_SLOTCAP_PLMT_SCL_1_BY_1	0x00000	/* 1x Scale */
268f8d2de6bSjchu #define	PCIE_SLOTCAP_PLMT_SCL_1_BY_10	0x08000	/* 0.1x Scale */
269f8d2de6bSjchu #define	PCIE_SLOTCAP_PLMT_SCL_1_BY_100	0x10000	/* 0.01x Scale */
270f8d2de6bSjchu #define	PCIE_SLOTCAP_PLMT_SCL_1_BY_1000	0x18000	/* 0.001x Scale */
271f8d2de6bSjchu #define	PCIE_SLOTCAP_PLMT_SCL_MASK	0x18000	/* Slot Power Limit Scale */
272*70025d76Sjohnny #define	PCIE_SLOTCAP_EMI_LOCK_PRESENT	0x20000 /* EMI Lock Present */
273*70025d76Sjohnny #define	PCIE_SLOTCAP_NO_CMD_COMP_SUPP	0x40000 /* No Command Comp. Supported */
274f8d2de6bSjchu 
275f8d2de6bSjchu #define	PCIE_SLOTCAP_PHY_SLOT_NUM_SHIFT	19	/* Physical Slot Num Shift */
276f8d2de6bSjchu #define	PCIE_SLOTCAP_PHY_SLOT_NUM_MASK	0x1FFF	/* Physical Slot Num Mask */
277f8d2de6bSjchu 
278*70025d76Sjohnny #define	PCIE_SLOTCAP_PHY_SLOT_NUM(reg) \
279*70025d76Sjohnny 	    (((reg) >> PCIE_SLOTCAP_PHY_SLOT_NUM_SHIFT) & \
280*70025d76Sjohnny 	    PCIE_SLOTCAP_PHY_SLOT_NUM_MASK)
281*70025d76Sjohnny 
282f8d2de6bSjchu /*
283*70025d76Sjohnny  * Slot Control Register (2 bytes)
284f8d2de6bSjchu  */
285f8d2de6bSjchu #define	PCIE_SLOTCTL_ATTN_BTN_EN	0x1	/* Attn Button Pressed Enable */
286f8d2de6bSjchu #define	PCIE_SLOTCTL_PWR_FAULT_EN	0x2	/* Pwr Fault Detected Enable */
287f8d2de6bSjchu #define	PCIE_SLOTCTL_MRL_SENSOR_EN	0x4	/* MRL Sensor Changed Enable */
288f8d2de6bSjchu #define	PCIE_SLOTCTL_PRESENCE_CHANGE_EN	0x8	/* Presence Detect Changed En */
289f8d2de6bSjchu #define	PCIE_SLOTCTL_CMD_INTR_EN	0x10	/* CMD Completed Interrupt En */
290f8d2de6bSjchu #define	PCIE_SLOTCTL_HP_INTR_EN		0x20	/* Hot-Plug Interrupt Enable */
291*70025d76Sjohnny #define	PCIE_SLOTCTL_PWR_CONTROL	0x0400	/* Power controller Control */
292*70025d76Sjohnny #define	PCIE_SLOTCTL_EMI_LOCK_CONTROL	0x0800	/* EMI Lock control */
293*70025d76Sjohnny #define	PCIE_SLOTCTL_ATTN_INDICATOR_MASK 0x00C0	/* Attn Indicator mask */
294*70025d76Sjohnny #define	PCIE_SLOTCTL_PWR_INDICATOR_MASK	0x0300	/* Power Indicator mask */
295f8d2de6bSjchu 
296*70025d76Sjohnny /* State values for the Power and Attention Indicators */
297*70025d76Sjohnny #define	PCIE_SLOTCTL_INDICATOR_STATE_ON		0x1	/* indicator ON */
298*70025d76Sjohnny #define	PCIE_SLOTCTL_INDICATOR_STATE_BLINK	0x2	/* indicator BLINK */
299*70025d76Sjohnny #define	PCIE_SLOTCTL_INDICATOR_STATE_OFF	0x3	/* indicator OFF */
300f8d2de6bSjchu 
301f8d2de6bSjchu /*
302*70025d76Sjohnny  * Macros to set/get the state of Power and Attention Indicators
303*70025d76Sjohnny  * in the PCI Express Slot Control Register.
304*70025d76Sjohnny  */
305*70025d76Sjohnny #define	pcie_slotctl_pwr_indicator_get(reg)	\
306*70025d76Sjohnny 	(((reg) & PCIE_SLOTCTL_PWR_INDICATOR_MASK) >> 8)
307*70025d76Sjohnny #define	pcie_slotctl_attn_indicator_get(ctrl)	\
308*70025d76Sjohnny 	(((ctrl) & PCIE_SLOTCTL_ATTN_INDICATOR_MASK) >> 6)
309*70025d76Sjohnny #define	pcie_slotctl_attn_indicator_set(ctrl, v)\
310*70025d76Sjohnny 	(((ctrl) & ~PCIE_SLOTCTL_ATTN_INDICATOR_MASK) | ((v) << 6))
311*70025d76Sjohnny #define	pcie_slotctl_pwr_indicator_set(ctrl, v)\
312*70025d76Sjohnny 	(((ctrl) & ~PCIE_SLOTCTL_PWR_INDICATOR_MASK) | ((v) << 8))
313*70025d76Sjohnny 
314*70025d76Sjohnny /*
315*70025d76Sjohnny  * Slot Status register (2 bytes)
316f8d2de6bSjchu  */
317f8d2de6bSjchu #define	PCIE_SLOTSTS_ATTN_BTN_PRESSED	0x1	/* Attention Button Pressed */
318f8d2de6bSjchu #define	PCIE_SLOTSTS_PWR_FAULT_DETECTED	0x2	/* Power Fault Detected */
319f8d2de6bSjchu #define	PCIE_SLOTSTS_MRL_SENSOR_CHANGED	0x4	/* MRL Sensor Changed */
320f8d2de6bSjchu #define	PCIE_SLOTSTS_PRESENCE_CHANGED	0x8	/* Presence Detect Changed */
321f8d2de6bSjchu #define	PCIE_SLOTSTS_COMMAND_COMPLETED	0x10	/* Command Completed */
322*70025d76Sjohnny #define	PCIE_SLOTSTS_MRL_SENSOR_OPEN	0x20	/* MRL Sensor Open */
323f8d2de6bSjchu #define	PCIE_SLOTSTS_PRESENCE_DETECTED	0x40	/* Card Present in slot */
324*70025d76Sjohnny #define	PCIE_SLOTSTS_EMI_LOCK_SET	0x0080	/* EMI Lock set */
325*70025d76Sjohnny #define	PCIE_SLOTSTS_DLL_STATE_CHANGED	0x0100	/* DLL State Changed */
326f8d2de6bSjchu 
327f8d2de6bSjchu /*
328*70025d76Sjohnny  * Root Control Register (2 bytes)
329f8d2de6bSjchu  */
330f8d2de6bSjchu #define	PCIE_ROOTCTL_SYS_ERR_ON_CE_EN	0x1	/* Sys Err on Cor Err Enable */
331f8d2de6bSjchu #define	PCIE_ROOTCTL_SYS_ERR_ON_NFE_EN	0x2	/* Sys Err on NF Err Enable */
332*70025d76Sjohnny #define	PCIE_ROOTCTL_SYS_ERR_ON_FE_EN	0x4	/* Sys Err on Fatal Err En */
333*70025d76Sjohnny #define	PCIE_ROOTCTL_PME_INTERRUPT_EN	0x8	/* PME Interrupt Enable */
334f8d2de6bSjchu 
335f8d2de6bSjchu /*
336*70025d76Sjohnny  * Root Status Register (4 bytes)
337f8d2de6bSjchu  */
338f8d2de6bSjchu #define	PCIE_ROOTSTS_PME_REQ_ID_SHIFT	0	/* PME Requestor ID */
339f8d2de6bSjchu #define	PCIE_ROOTSTS_PME_REQ_ID_MASK	0xFFFF	/* PME Requestor ID */
340f8d2de6bSjchu 
341f8d2de6bSjchu #define	PCIE_ROOTSTS_PME_STATUS		0x10000	/* PME Status */
342f8d2de6bSjchu #define	PCIE_ROOTSTS_PME_PENDING	0x20000	/* PME Pending */
343f8d2de6bSjchu 
344f8d2de6bSjchu 
345f8d2de6bSjchu /*
346f8d2de6bSjchu  * PCI-Express Enhanced Capabilities Link Entry Bit Offsets
347f8d2de6bSjchu  */
348f8d2de6bSjchu #define	PCIE_EXT_CAP			0x100	/* Base Address of Ext Cap */
349f8d2de6bSjchu 
350f8d2de6bSjchu #define	PCIE_EXT_CAP_ID_SHIFT		0	/* PCI-e Ext Cap ID */
351f8d2de6bSjchu #define	PCIE_EXT_CAP_ID_MASK		0xFFFF
352f8d2de6bSjchu #define	PCIE_EXT_CAP_VER_SHIFT		16	/* PCI-e Ext Cap Ver */
353f8d2de6bSjchu #define	PCIE_EXT_CAP_VER_MASK		0xF
354f8d2de6bSjchu #define	PCIE_EXT_CAP_NEXT_PTR_SHIFT	20	/* PCI-e Ext Cap Next Ptr */
355f8d2de6bSjchu #define	PCIE_EXT_CAP_NEXT_PTR_MASK	0xFFF
356f8d2de6bSjchu 
357f8d2de6bSjchu #define	PCIE_EXT_CAP_NEXT_PTR_NULL	0x0
358f8d2de6bSjchu 
359f8d2de6bSjchu /*
360f8d2de6bSjchu  * PCI-Express Enhanced Capability Identifier Values
361f8d2de6bSjchu  */
362f8d2de6bSjchu #define	PCIE_EXT_CAP_ID_AER		0x1	/* Advanced Error Handling */
363f8d2de6bSjchu #define	PCIE_EXT_CAP_ID_VC		0x2	/* Virtual Channel */
364f8d2de6bSjchu #define	PCIE_EXT_CAP_ID_SER		0x3	/* Serial Number */
365f8d2de6bSjchu #define	PCIE_EXT_CAP_ID_PWR_BUDGET	0x4	/* Power Budgeting */
366f8d2de6bSjchu 
367f8d2de6bSjchu /*
368f8d2de6bSjchu  * PCI-Express Advanced Error Reporting Extended Capability Offsets
369f8d2de6bSjchu  */
370f8d2de6bSjchu #define	PCIE_AER_CAP			0x0	/* Enhanced Capability Header */
371f8d2de6bSjchu #define	PCIE_AER_UCE_STS		0x4	/* Uncorrectable Error Status */
372f8d2de6bSjchu #define	PCIE_AER_UCE_MASK		0x8	/* Uncorrectable Error Mask */
373f8d2de6bSjchu #define	PCIE_AER_UCE_SERV		0xc	/* Uncor Error Severity */
374f8d2de6bSjchu #define	PCIE_AER_CE_STS			0x10	/* Correctable Error Status */
375f8d2de6bSjchu #define	PCIE_AER_CE_MASK		0x14	/* Correctable Error Mask */
376f8d2de6bSjchu #define	PCIE_AER_CTL			0x18	/* AER Capability & Control */
377f8d2de6bSjchu #define	PCIE_AER_HDR_LOG		0x1c	/* Header Log */
378f8d2de6bSjchu 
379f8d2de6bSjchu /* Root Ports Only */
380f8d2de6bSjchu #define	PCIE_AER_RE_CMD			0x2c	/* Root Error Command */
381f8d2de6bSjchu #define	PCIE_AER_RE_STS			0x30	/* Root Error Status */
382f8d2de6bSjchu #define	PCIE_AER_CE_SRC_ID		0x34	/* Error Source ID */
383f8d2de6bSjchu #define	PCIE_AER_ERR_SRC_ID		0x36	/* Error Source ID */
384f8d2de6bSjchu 
385f8d2de6bSjchu /* Bridges Only */
386f8d2de6bSjchu #define	PCIE_AER_SUCE_STS		0x2c	/* Secondary UCE Status */
387f8d2de6bSjchu #define	PCIE_AER_SUCE_MASK		0x30	/* Secondary UCE Mask */
388f8d2de6bSjchu #define	PCIE_AER_SUCE_SERV		0x34	/* Secondary UCE Severity */
389f8d2de6bSjchu #define	PCIE_AER_SCTL			0x38	/* Secondary Cap & Ctl */
390f8d2de6bSjchu #define	PCIE_AER_SHDR_LOG		0x3c	/* Secondary Header Log */
391f8d2de6bSjchu 
392f8d2de6bSjchu /*
393f8d2de6bSjchu  * AER Uncorrectable Error Status/Mask/Severity Register
394f8d2de6bSjchu  */
395f8d2de6bSjchu #define	PCIE_AER_UCE_TRAINING		0x0	/* Training Error Status */
396f8d2de6bSjchu #define	PCIE_AER_UCE_DLP		0x10	/* Data Link Protocol Error */
397f8d2de6bSjchu #define	PCIE_AER_UCE_PTLP		0x1000	/* Poisoned TLP Status */
398f8d2de6bSjchu #define	PCIE_AER_UCE_FCP		0x2000	/* Flow Control Protocol Sts */
399f8d2de6bSjchu #define	PCIE_AER_UCE_TO			0x4000	/* Completion Timeout Status */
400f8d2de6bSjchu #define	PCIE_AER_UCE_CA			0x8000	/* Completer Abort Status */
401f8d2de6bSjchu #define	PCIE_AER_UCE_UC			0x10000	/* Unexpected Completion Sts */
402f8d2de6bSjchu #define	PCIE_AER_UCE_RO			0x20000	/* Receiver Overflow Status */
403f8d2de6bSjchu #define	PCIE_AER_UCE_MTLP		0x40000	/* Malformed TLP Status */
404f8d2de6bSjchu #define	PCIE_AER_UCE_ECRC		0x80000	/* ECRC Error Status */
405f8d2de6bSjchu #define	PCIE_AER_UCE_UR		0x100000	/* Unsupported Req */
406f8d2de6bSjchu #define	PCIE_AER_UCE_BITS		(PCIE_AER_UCE_TRAINING | \
407f8d2de6bSjchu     PCIE_AER_UCE_DLP | PCIE_AER_UCE_PTLP | PCIE_AER_UCE_FCP | \
408f8d2de6bSjchu     PCIE_AER_UCE_TO | PCIE_AER_UCE_CA | PCIE_AER_UCE_UC | PCIE_AER_UCE_RO | \
409f8d2de6bSjchu     PCIE_AER_UCE_MTLP | PCIE_AER_UCE_ECRC | PCIE_AER_UCE_UR)
410f8d2de6bSjchu 
411f8d2de6bSjchu /*
412f8d2de6bSjchu  * AER Correctable Error Status/Mask Register
413f8d2de6bSjchu  */
414f8d2de6bSjchu #define	PCIE_AER_CE_RECEIVER_ERR	0x1	/* Receiver Error Status */
415f8d2de6bSjchu #define	PCIE_AER_CE_BAD_TLP		0x40	/* Bad TLP Status */
416f8d2de6bSjchu #define	PCIE_AER_CE_BAD_DLLP		0x80	/* Bad DLLP Status */
417f8d2de6bSjchu #define	PCIE_AER_CE_REPLAY_ROLLOVER	0x100	/* REPLAY_NUM Rollover Status */
418f8d2de6bSjchu #define	PCIE_AER_CE_REPLAY_TO		0x1000	/* Replay Timer Timeout Sts */
419f8d2de6bSjchu #define	PCIE_AER_CE_BITS		(PCIE_AER_CE_RECEIVER_ERR | \
420f8d2de6bSjchu     PCIE_AER_CE_BAD_TLP | PCIE_AER_CE_BAD_DLLP | PCIE_AER_CE_REPLAY_ROLLOVER | \
421f8d2de6bSjchu     PCIE_AER_CE_REPLAY_TO)
422f8d2de6bSjchu 
423f8d2de6bSjchu /*
424f8d2de6bSjchu  * AER Capability & Control
425f8d2de6bSjchu  */
426f8d2de6bSjchu #define	PCIE_AER_CTL_FST_ERR_PTR_MASK	0x1F	/* First Error Pointer */
427f8d2de6bSjchu #define	PCIE_AER_CTL_ECRC_GEN_CAP	0x20	/* ECRC Generation Capable */
428f8d2de6bSjchu #define	PCIE_AER_CTL_ECRC_GEN_ENA	0x40	/* ECRC Generation Enable */
429f8d2de6bSjchu #define	PCIE_AER_CTL_ECRC_CHECK_CAP	0x80	/* ECRC Check Capable */
430f8d2de6bSjchu #define	PCIE_AER_CTL_ECRC_CHECK_ENA	0x100	/* ECRC Check Enable */
431f8d2de6bSjchu 
432f8d2de6bSjchu /*
433f8d2de6bSjchu  * AER Root Command Register
434f8d2de6bSjchu  */
435f8d2de6bSjchu #define	PCIE_AER_RE_CMD_CE_REP_EN	0x1	/* Correctable Error Enable */
436f8d2de6bSjchu #define	PCIE_AER_RE_CMD_NFE_REP_EN	0x2	/* Non-Fatal Error Enable */
437f8d2de6bSjchu #define	PCIE_AER_RE_CMD_FE_REP_EN	0x4	/* Fatal Error Enable */
438f8d2de6bSjchu 
439f8d2de6bSjchu /*
440f8d2de6bSjchu  * AER Root Error Status Register
441f8d2de6bSjchu  */
442f8d2de6bSjchu #define	PCIE_AER_RE_STS_CE_RCVD		0x1	/* ERR_COR Received */
443f8d2de6bSjchu #define	PCIE_AER_RE_STS_MUL_CE_RCVD	0x2	/* Multiple ERR_COR Received */
444f8d2de6bSjchu #define	PCIE_AER_RE_STS_FE_NFE_RCVD	0x4	/* FATAL/NON-FATAL Received */
445f8d2de6bSjchu #define	PCIE_AER_RE_STS_MUL_FE_NFE_RCVD	0x8	/* Multiple ERR_F/NF Received */
446f8d2de6bSjchu #define	PCIE_AER_RE_STS_FIRST_UC_FATAL	0x10	/* First Uncorrectable Fatal */
447f8d2de6bSjchu #define	PCIE_AER_RE_STS_NFE_MSGS_RCVD	0x20	/* Non-Fatal Error Msgs Rcvd */
448f8d2de6bSjchu #define	PCIE_AER_RE_STS_FE_MSGS_RCVD	0x40	/* Fatal Error Messages Rcvd */
449f8d2de6bSjchu 
450f8d2de6bSjchu #define	PCIE_AER_RE_STS_MSG_NUM_SHIFT	27	/* Offset of Intr Msg Number */
451f8d2de6bSjchu #define	PCIE_AER_RE_STS_MSG_NUM_MASK	0x1F	/* Intr Msg Number Mask */
452f8d2de6bSjchu 
453f8d2de6bSjchu /*
454f8d2de6bSjchu  * AER Error Source Identification Register
455f8d2de6bSjchu  */
456f8d2de6bSjchu #define	PCIE_AER_ERR_SRC_ID_CE_SHIFT	0	/* ERR_COR Source ID */
457f8d2de6bSjchu #define	PCIE_AER_ERR_SRC_ID_CE_MASK	0xFFFF
458f8d2de6bSjchu #define	PCIE_AER_ERR_SRC_ID_UE_SHIFT	16	/* ERR_FATAL/NONFATAL Src ID */
459f8d2de6bSjchu #define	PCIE_AER_ERR_SRC_ID_UE_MASK	0xFFF
460f8d2de6bSjchu 
461f8d2de6bSjchu /*
462f8d2de6bSjchu  * AER Secondary Uncorrectable Error Register
463f8d2de6bSjchu  */
464f8d2de6bSjchu #define	PCIE_AER_SUCE_TA_ON_SC		0x1	/* Target Abort on Split Comp */
465f8d2de6bSjchu #define	PCIE_AER_SUCE_MA_ON_SC 		0x2	/* Master Abort on Split Comp */
466f8d2de6bSjchu #define	PCIE_AER_SUCE_RCVD_TA		0x4	/* Received Target Abort */
467f8d2de6bSjchu #define	PCIE_AER_SUCE_RCVD_MA 		0x8	/* Received Master Abort */
468f8d2de6bSjchu #define	PCIE_AER_SUCE_USC_ERR 		0x20	/* Unexpected Split Comp Err */
469f8d2de6bSjchu #define	PCIE_AER_SUCE_USC_MSG_DATA_ERR	0x40	/* USC Message Data Error */
470f8d2de6bSjchu #define	PCIE_AER_SUCE_UC_DATA_ERR	0x80	/* Uncorrectable Data Error */
471f8d2de6bSjchu #define	PCIE_AER_SUCE_UC_ATTR_ERR	0x100	/* UC Attribute Err */
472f8d2de6bSjchu #define	PCIE_AER_SUCE_UC_ADDR_ERR	0x200	/* Uncorrectable Address Err */
473f8d2de6bSjchu #define	PCIE_AER_SUCE_TIMER_EXPIRED	0x400	/* Delayed xtion discard */
474f8d2de6bSjchu #define	PCIE_AER_SUCE_PERR_ASSERT	0x800	/* PERR Assertion Detected */
475f8d2de6bSjchu #define	PCIE_AER_SUCE_SERR_ASSERT	0x1000	/* SERR Assertion Detected */
476f8d2de6bSjchu #define	PCIE_AER_SUCE_INTERNAL_ERR	0x2000	/* Internal Bridge Err Detect */
477f8d2de6bSjchu #define	PCIE_AER_SUCE_BITS		(PCIE_AER_SUCE_TA_ON_SC | \
478f8d2de6bSjchu     PCIE_AER_SUCE_MA_ON_SC | PCIE_AER_SUCE_RCVD_TA | PCIE_AER_SUCE_RCVD_MA | \
479f8d2de6bSjchu     PCIE_AER_SUCE_USC_ERR | PCIE_AER_SUCE_USC_MSG_DATA_ERR | \
480f8d2de6bSjchu     PCIE_AER_SUCE_UC_DATA_ERR | PCIE_AER_SUCE_UC_ATTR_ERR | \
481f8d2de6bSjchu     PCIE_AER_SUCE_UC_ADDR_ERR |	PCIE_AER_SUCE_TIMER_EXPIRED | \
482f8d2de6bSjchu     PCIE_AER_SUCE_PERR_ASSERT |	PCIE_AER_SUCE_SERR_ASSERT | \
483f8d2de6bSjchu     PCIE_AER_SUCE_INTERNAL_ERR)
484f8d2de6bSjchu 
485f8d2de6bSjchu /*
486f8d2de6bSjchu  * AER Secondary Capability & Control
487f8d2de6bSjchu  */
488f8d2de6bSjchu #define	PCIE_AER_SCTL_FST_ERR_PTR_MASK	0x1F	/* First Error Pointer */
489f8d2de6bSjchu 
490f8d2de6bSjchu /*
491f8d2de6bSjchu  * AER Secondary Headers
492f8d2de6bSjchu  * The Secondary Header Logs is 4 DW long.
493f8d2de6bSjchu  * The first 2 DW are split into 3 sections
494f8d2de6bSjchu  * o Transaction Attribute
495f8d2de6bSjchu  * o Transaction Command Lower
496f8d2de6bSjchu  * o Transaction Command Higher
497f8d2de6bSjchu  * The last 2 DW is the Transaction Address
498f8d2de6bSjchu  */
499f8d2de6bSjchu #define	PCIE_AER_SHDR_LOG_ATTR_MASK	0xFFFFFFFFF
500f8d2de6bSjchu #define	PCIE_AER_SHDR_LOG_CMD_LOW_MASK	0xF000000000
501f8d2de6bSjchu #define	PCIE_AER_SHDR_LOG_CMD_HIGH_MASK	0xF0000000000
502f8d2de6bSjchu #define	PCIE_AER_SHDR_LOG_ADDR_MASK	0xFFFFFFFFFFFFFFFF
503f8d2de6bSjchu 
504f8d2de6bSjchu /*
505f8d2de6bSjchu  * PCI-E Common TLP Header Fields
506f8d2de6bSjchu  */
507f8d2de6bSjchu #define	PCIE_TLP_FMT_3DW 	0x00
508f8d2de6bSjchu #define	PCIE_TLP_FMT_4DW	0x20
509f8d2de6bSjchu #define	PCIE_TLP_FMT_3DW_DATA	0x40
510f8d2de6bSjchu #define	PCIE_TLP_FMT_4DW_DATA	0x60
511f8d2de6bSjchu 
512f8d2de6bSjchu #define	PCIE_TLP_TYPE_MEM	0x0
513f8d2de6bSjchu #define	PCIE_TLP_TYPE_MEMLK	0x1
514f8d2de6bSjchu #define	PCIE_TLP_TYPE_IO 	0x2
515f8d2de6bSjchu #define	PCIE_TLP_TYPE_CFG0	0x4
516f8d2de6bSjchu #define	PCIE_TLP_TYPE_CFG1	0x5
517f8d2de6bSjchu #define	PCIE_TLP_TYPE_MSG 	0x10
518f8d2de6bSjchu #define	PCIE_TLP_TYPE_CPL	0xA
519f8d2de6bSjchu #define	PCIE_TLP_TYPE_CPLLK	0xB
520f8d2de6bSjchu #define	PCIE_TLP_TYPE_MSI	0x18
521f8d2de6bSjchu 
522f8d2de6bSjchu #define	PCIE_TLP_MRD3		(PCIE_TLP_FMT_3DW | PCIE_TLP_TYPE_MEM)
523f8d2de6bSjchu #define	PCIE_TLP_MRD4		(PCIE_TLP_FMT_4DW | PCIE_TLP_TYPE_MEM)
524f8d2de6bSjchu #define	PCIE_TLP_MRDLK3		(PCIE_TLP_FMT_3DW | PCIE_TLP_TYPE_MEMLK)
525f8d2de6bSjchu #define	PCIE_TLP_MRDLK4		(PCIE_TLP_FMT_4DW | PCIE_TLP_TYPE_MEMLK)
526f8d2de6bSjchu #define	PCIE_TLP_MRDWR3		(PCIE_TLP_FMT_3DW_DATA | PCIE_TLP_TYPE_MEM)
527f8d2de6bSjchu #define	PCIE_TLP_MRDWR4		(PCIE_TLP_FMT_4DW_DATA | PCIE_TLP_TYPE_MEM)
528f8d2de6bSjchu #define	PCIE_TLP_IORD 		(PCIE_TLP_FMT_3DW | PCIE_TLP_TYPE_IO)
529f8d2de6bSjchu #define	PCIE_TLP_IOWR 		(PCIE_TLP_FMT_3DW_DATA | PCIE_TLP_TYPE_IO)
530f8d2de6bSjchu #define	PCIE_TLP_CFGRD0		(PCIE_TLP_FMT_3DW | PCIE_TLP_TYPE_CFG0)
531f8d2de6bSjchu #define	PCIE_TLP_CFGWR0		(PCIE_TLP_FMT_3DW_DATA | PCIE_TLP_TYPE_CFG0)
532f8d2de6bSjchu #define	PCIE_TLP_CFGRD1		(PCIE_TLP_FMT_3DW | PCIE_TLP_TYPE_CFG1)
533f8d2de6bSjchu #define	PCIE_TLP_CFGWR1		(PCIE_TLP_FMT_3DW_DATA | PCIE_TLP_TYPE_CFG1)
534f8d2de6bSjchu #define	PCIE_TLP_MSG 		(PCIE_TLP_FMT_4DW | PCIE_TLP_TYPE_MSG)
535f8d2de6bSjchu #define	PCIE_TLP_MSGD 		(PCIE_TLP_FMT_4DW_DATA | PCIE_TLP_TYPE_MSG)
536f8d2de6bSjchu #define	PCIE_TLP_CPL		(PCIE_TLP_FMT_3DW | PCIE_TLP_TYPE_CPL)
537f8d2de6bSjchu #define	PCIE_TLP_CPLD		(PCIE_TLP_FMT_3DW_DATA | PCIE_TLP_TYPE_CPL)
538f8d2de6bSjchu #define	PCIE_TLP_CPLLK		(PCIE_TLP_FMT_3DW | PCIE_TLP_TYPE_CPLLK)
539f8d2de6bSjchu #define	PCIE_TLP_CPLDLK		(PCIE_TLP_FMT_3DW_DATA | PCIE_TLP_TYPE_CPLLK)
540f8d2de6bSjchu #define	PCIE_TLP_MSI32		(PCIE_TLP_FMT_3DW_DATA | PCIE_TLP_TYPE_MSI)
541f8d2de6bSjchu #define	PCIE_TLP_MSI64		(PCIE_TLP_FMT_4DW_DATA | PCIE_TLP_TYPE_MSI)
542f8d2de6bSjchu 
543f8d2de6bSjchu typedef uint16_t pcie_req_id_t;
544f8d2de6bSjchu 
545f8d2de6bSjchu #define	PCIE_REQ_ID_BUS_SHIFT	8
546f8d2de6bSjchu #define	PCIE_REQ_ID_BUS_MASK	0xFF00
547f8d2de6bSjchu #define	PCIE_REQ_ID_DEV_SHIFT	3
548f8d2de6bSjchu #define	PCIE_REQ_ID_DEV_MASK	0x00F1
549f8d2de6bSjchu #define	PCIE_REQ_ID_FUNC_SHIFT	0
550f8d2de6bSjchu #define	PCIE_REQ_ID_FUNC_MASK	0x0007
551f8d2de6bSjchu 
552f8d2de6bSjchu /*
553f8d2de6bSjchu  * PCI-Express Message Request Header
554f8d2de6bSjchu  */
555f8d2de6bSjchu typedef struct pcie_msg {
556f8d2de6bSjchu 	uint32_t	rsvd1	:16,	/* DW0 */
557f8d2de6bSjchu 			td	:1,
558f8d2de6bSjchu 			ep	:1,
559f8d2de6bSjchu 			attr	:2,
560f8d2de6bSjchu 			rsvd2	:2,
561f8d2de6bSjchu 			len	:10;
562f8d2de6bSjchu 	uint32_t	rid	:16,	/* DW1 */
563f8d2de6bSjchu 			tag	:8,
564f8d2de6bSjchu 			msg_code:8;
565f8d2de6bSjchu 	uint32_t	unused[2];	/* DW 2 & 3 */
566f8d2de6bSjchu } pcie_msg_t;
567f8d2de6bSjchu 
568f8d2de6bSjchu #define	PCIE_MSG_CODE_ERR_COR		0x30
569f8d2de6bSjchu #define	PCIE_MSG_CODE_ERR_NONFATAL	0x31
570f8d2de6bSjchu #define	PCIE_MSG_CODE_ERR_FATAL		0x33
571f8d2de6bSjchu 
5729164eb65Stimh /*
5739164eb65Stimh  * Exported PCI-express property names
5749164eb65Stimh  */
5759164eb65Stimh #define	SAVED_PCIEX_CAP_REG	"pciex-cap-reg"
5769164eb65Stimh #define	SAVED_PCIEX_SLOTCAP_REG	"pciex-slotcap-reg"
5779164eb65Stimh 
578f8d2de6bSjchu #ifdef	__cplusplus
579f8d2de6bSjchu }
580f8d2de6bSjchu #endif
581f8d2de6bSjchu 
582f8d2de6bSjchu #endif	/* _SYS_PCIE_H */
583