1f8d2de6bSjchu /* 2f8d2de6bSjchu * CDDL HEADER START 3f8d2de6bSjchu * 4f8d2de6bSjchu * The contents of this file are subject to the terms of the 5f94c6026Sjj156685 * Common Development and Distribution License (the "License"). 6f94c6026Sjj156685 * You may not use this file except in compliance with the License. 7f8d2de6bSjchu * 8f8d2de6bSjchu * You can obtain a copy of the license at usr/src/OPENSOLARIS.LICENSE 9f8d2de6bSjchu * or http://www.opensolaris.org/os/licensing. 10f8d2de6bSjchu * See the License for the specific language governing permissions 11f8d2de6bSjchu * and limitations under the License. 12f8d2de6bSjchu * 13f8d2de6bSjchu * When distributing Covered Code, include this CDDL HEADER in each 14f8d2de6bSjchu * file and include the License file at usr/src/OPENSOLARIS.LICENSE. 15f8d2de6bSjchu * If applicable, add the following below this CDDL HEADER, with the 16f8d2de6bSjchu * fields enclosed by brackets "[]" replaced with your own identifying 17f8d2de6bSjchu * information: Portions Copyright [yyyy] [name of copyright owner] 18f8d2de6bSjchu * 19f8d2de6bSjchu * CDDL HEADER END 20f8d2de6bSjchu */ 21f8d2de6bSjchu /* 22f94c6026Sjj156685 * Copyright 2006 Sun Microsystems, Inc. All rights reserved. 23f8d2de6bSjchu * Use is subject to license terms. 24f8d2de6bSjchu */ 25f8d2de6bSjchu 26f8d2de6bSjchu #ifndef _SYS_PCIE_H 27f8d2de6bSjchu #define _SYS_PCIE_H 28f8d2de6bSjchu 29f8d2de6bSjchu #pragma ident "%Z%%M% %I% %E% SMI" 30f8d2de6bSjchu 31f8d2de6bSjchu #ifdef __cplusplus 32f8d2de6bSjchu extern "C" { 33f8d2de6bSjchu #endif 34f8d2de6bSjchu 35f8d2de6bSjchu #include <sys/pci.h> 36f8d2de6bSjchu 37f8d2de6bSjchu /* 3870025d76Sjohnny * PCI Express capability registers in PCI configuration space relative to 3970025d76Sjohnny * the PCI Express Capability structure. 40f8d2de6bSjchu */ 41f8d2de6bSjchu #define PCIE_CAP_ID PCI_CAP_ID 42f8d2de6bSjchu #define PCIE_CAP_NEXT_PTR PCI_CAP_NEXT_PTR 43f8d2de6bSjchu #define PCIE_PCIECAP 0x02 /* PCI-e Capability Reg */ 44f8d2de6bSjchu #define PCIE_DEVCAP 0x04 /* Device Capability */ 45f8d2de6bSjchu #define PCIE_DEVCTL 0x08 /* Device Control */ 46f8d2de6bSjchu #define PCIE_DEVSTS 0x0A /* Device Status */ 4792e1ac0dSjj156685 #define PCIE_LINKCAP 0x0C /* Link Capability */ 4892e1ac0dSjj156685 #define PCIE_LINKCTL 0x10 /* Link Control */ 4992e1ac0dSjj156685 #define PCIE_LINKSTS 0x12 /* Link Status */ 50f8d2de6bSjchu #define PCIE_SLOTCAP 0x14 /* Slot Capability */ 51f8d2de6bSjchu #define PCIE_SLOTCTL 0x18 /* Slot Control */ 52f8d2de6bSjchu #define PCIE_SLOTSTS 0x1A /* Slot Status */ 53f8d2de6bSjchu #define PCIE_ROOTCTL 0x1C /* Root Control */ 54f8d2de6bSjchu #define PCIE_ROOTSTS 0x20 /* Root Status */ 55f8d2de6bSjchu 56f8d2de6bSjchu /* 5770025d76Sjohnny * PCI-Express Config Space size 5870025d76Sjohnny */ 5970025d76Sjohnny #define PCIE_CONF_HDR_SIZE 4096 /* PCIe configuration header size */ 6070025d76Sjohnny 6170025d76Sjohnny /* 6270025d76Sjohnny * PCI-Express Capabilities Register (2 bytes) 63f8d2de6bSjchu */ 64f8d2de6bSjchu #define PCIE_PCIECAP_VER_1_0 0x1 /* PCI-E spec 1.0 */ 65f8d2de6bSjchu #define PCIE_PCIECAP_VER_MASK 0xF /* Version Mask */ 66f8d2de6bSjchu #define PCIE_PCIECAP_DEV_TYPE_PCIE_DEV 0x00 /* PCI-E Endpont Device */ 67f8d2de6bSjchu #define PCIE_PCIECAP_DEV_TYPE_PCI_DEV 0x10 /* Leg PCI Endpont Device */ 68f8d2de6bSjchu #define PCIE_PCIECAP_DEV_TYPE_ROOT 0x40 /* Root Port of Root Complex */ 69f8d2de6bSjchu #define PCIE_PCIECAP_DEV_TYPE_UP 0x50 /* Upstream Port of Switch */ 70f8d2de6bSjchu #define PCIE_PCIECAP_DEV_TYPE_DOWN 0x60 /* Downstream Port of Switch */ 71f8d2de6bSjchu #define PCIE_PCIECAP_DEV_TYPE_PCIE2PCI 0x70 /* PCI-E to PCI Bridge */ 72f8d2de6bSjchu #define PCIE_PCIECAP_DEV_TYPE_PCI2PCIE 0x80 /* PCI to PCI-E Bridge */ 73f8d2de6bSjchu #define PCIE_PCIECAP_DEV_TYPE_MASK 0xF0 /* Device/Port Type Mask */ 74f8d2de6bSjchu #define PCIE_PCIECAP_SLOT_IMPL 0x100 /* Slot Impl vs Integrated */ 75f8d2de6bSjchu #define PCIE_PCIECAP_INT_MSG_NUM 0x3700 /* Interrupt Message Number */ 76f8d2de6bSjchu 77f8d2de6bSjchu /* 7870025d76Sjohnny * Device Capabilities Register (4 bytes) 79f8d2de6bSjchu */ 80f8d2de6bSjchu #define PCIE_DEVCAP_MAX_PAYLOAD_128 0x0 81f8d2de6bSjchu #define PCIE_DEVCAP_MAX_PAYLOAD_256 0x1 82f8d2de6bSjchu #define PCIE_DEVCAP_MAX_PAYLOAD_512 0x2 83f8d2de6bSjchu #define PCIE_DEVCAP_MAX_PAYLOAD_1024 0x3 84f8d2de6bSjchu #define PCIE_DEVCAP_MAX_PAYLOAD_2048 0x4 85f8d2de6bSjchu #define PCIE_DEVCAP_MAX_PAYLOAD_4096 0x5 86f8d2de6bSjchu #define PCIE_DEVCAP_MAX_PAYLOAD_MASK 0x7 /* Max Payload Size Supported */ 87f8d2de6bSjchu 88f8d2de6bSjchu #define PCIE_DEVCAP_PHTM_FUNC_NONE 0x00 /* No Function # bits used */ 89f8d2de6bSjchu #define PCIE_DEVCAP_PHTM_FUNC_ONE 0x08 /* First most sig. bit used */ 90f8d2de6bSjchu #define PCIE_DEVCAP_PHTM_FUNC_TWO 0x10 /* First 2 most sig bit used */ 91f8d2de6bSjchu #define PCIE_DEVCAP_PHTM_FUNC_THREE 0x18 /* All 3 bits used */ 92f8d2de6bSjchu #define PCIE_DEVCAP_PHTM_FUNC_MASK 0x18 /* Phantom Func Supported */ 93f8d2de6bSjchu 94f8d2de6bSjchu #define PCIE_DEVCAP_EXT_TAG_5BIT 0x00 /* 5-Bit Tag Field Supported */ 95f8d2de6bSjchu #define PCIE_DEVCAP_EXT_TAG_8BIT 0x20 /* 8-Bit Tag Field Supported */ 96f8d2de6bSjchu #define PCIE_DEVCAP_EXT_TAG_MASK 0x20 /* Ext. Tag Field Supported */ 97f8d2de6bSjchu 98f8d2de6bSjchu #define PCIE_DEVCAP_EP_L0S_LAT_MIN 0x000 /* < 64 ns */ 99f8d2de6bSjchu #define PCIE_DEVCAP_EP_L0S_LAT_64ns 0x040 /* 64 ns - 128 ns */ 100f8d2de6bSjchu #define PCIE_DEVCAP_EP_L0S_LAT_128ns 0x080 /* 128 ns - 256 ns */ 101f8d2de6bSjchu #define PCIE_DEVCAP_EP_L0S_LAT_256ns 0x0C0 /* 256 ns - 512 ns */ 102f8d2de6bSjchu #define PCIE_DEVCAP_EP_L0S_LAT_512ns 0x100 /* 512 ns - 1 us */ 103f8d2de6bSjchu #define PCIE_DEVCAP_EP_L0S_LAT_1us 0x140 /* 1 us - 2 us */ 104f8d2de6bSjchu #define PCIE_DEVCAP_EP_L0S_LAT_2us 0x180 /* 2 us - 4 us */ 105f8d2de6bSjchu #define PCIE_DEVCAP_EP_L0S_LAT_MAX 0x1C0 /* > 4 us */ 106f8d2de6bSjchu #define PCIE_DEVCAP_EP_L0S_LAT_MASK 0x1C0 /* EP L0s Accetable Latency */ 107f8d2de6bSjchu 108f8d2de6bSjchu #define PCIE_DEVCAP_EP_L1_LAT_MIN 0x000 /* < 1 us */ 109f8d2de6bSjchu #define PCIE_DEVCAP_EP_L1_LAT_1us 0x140 /* 1 us - 2 us */ 110f8d2de6bSjchu #define PCIE_DEVCAP_EP_L1_LAT_2us 0x180 /* 2 us - 4 us */ 111f8d2de6bSjchu #define PCIE_DEVCAP_EP_L1_LAT_4us 0x140 /* 4 us - 8 us */ 112f8d2de6bSjchu #define PCIE_DEVCAP_EP_L1_LAT_8us 0x180 /* 8 us - 16 us */ 113f8d2de6bSjchu #define PCIE_DEVCAP_EP_L1_LAT_16us 0x140 /* 16 us - 32 us */ 114f8d2de6bSjchu #define PCIE_DEVCAP_EP_L1_LAT_32us 0x180 /* 32 us - 64 us */ 115f8d2de6bSjchu #define PCIE_DEVCAP_EP_L1_LAT_MAX 0x1C0 /* > 64 us */ 116f8d2de6bSjchu #define PCIE_DEVCAP_EP_L1_LAT_MASK 0x700 /* EP L1 Accetable Latency */ 117f8d2de6bSjchu 118f8d2de6bSjchu #define PCIE_DEVCAP_ATTN_BUTTON 0x1000 /* Attention Button Present */ 119f8d2de6bSjchu #define PCIE_DEVCAP_ATTN_INDICATOR 0x2000 /* Attn Indicator Present */ 120f8d2de6bSjchu #define PCIE_DEVCAP_PWR_INDICATOR 0x4000 /* Power Indicator Present */ 121f8d2de6bSjchu 122337fc9e2Sanish #define PCIE_DEVCAP_ROLE_BASED_ERR_REP 0x8000 /* Role Based Error Reporting */ 123337fc9e2Sanish 124f8d2de6bSjchu #define PCIE_DEVCAP_PLMT_VAL_SHIFT 18 /* Power Limit Value Shift */ 125f8d2de6bSjchu #define PCIE_DEVCAP_PLMT_VAL_MASK 0xFF /* Power Limit Value Mask */ 126f8d2de6bSjchu 127f8d2de6bSjchu #define PCIE_DEVCAP_PLMT_SCL_1_BY_1 0x0000000 /* 1x Scale */ 128f8d2de6bSjchu #define PCIE_DEVCAP_PLMT_SCL_1_BY_10 0x4000000 /* 0.1x Scale */ 129f8d2de6bSjchu #define PCIE_DEVCAP_PLMT_SCL_1_BY_100 0x8000000 /* 0.01x Scale */ 130f8d2de6bSjchu #define PCIE_DEVCAP_PLMT_SCL_1_BY_1000 0xC000000 /* 0.001x Scale */ 131f8d2de6bSjchu #define PCIE_DEVCAP_PLMT_SCL_MASK 0xC000000 /* Power Limit Scale */ 132f8d2de6bSjchu 133f8d2de6bSjchu /* 13470025d76Sjohnny * Device Control Register (2 bytes) 135f8d2de6bSjchu */ 136f8d2de6bSjchu #define PCIE_DEVCTL_CE_REPORTING_EN 0x1 /* Correctable Error Enable */ 137f8d2de6bSjchu #define PCIE_DEVCTL_NFE_REPORTING_EN 0x2 /* Non-Fatal Error Enable */ 138f8d2de6bSjchu #define PCIE_DEVCTL_FE_REPORTING_EN 0x4 /* Fatal Error Enable */ 139f8d2de6bSjchu #define PCIE_DEVCTL_UR_REPORTING_EN 0x8 /* Unsupported Request Enable */ 14095ad88f0Sraghuram #define PCIE_DEVCTL_ERR_MASK 0xF /* All of the above bits */ 14195ad88f0Sraghuram 142f8d2de6bSjchu #define PCIE_DEVCTL_RO_EN 0x10 /* Enable Relaxed Ordering */ 143f8d2de6bSjchu 144f8d2de6bSjchu #define PCIE_DEVCTL_MAX_PAYLOAD_128 0x00 145f8d2de6bSjchu #define PCIE_DEVCTL_MAX_PAYLOAD_256 0x20 146f8d2de6bSjchu #define PCIE_DEVCTL_MAX_PAYLOAD_512 0x40 147f8d2de6bSjchu #define PCIE_DEVCTL_MAX_PAYLOAD_1024 0x60 148f8d2de6bSjchu #define PCIE_DEVCTL_MAX_PAYLOAD_2048 0x80 149f8d2de6bSjchu #define PCIE_DEVCTL_MAX_PAYLOAD_4096 0xA0 150f8d2de6bSjchu #define PCIE_DEVCTL_MAX_PAYLOAD_MASK 0xE0 /* Max_Payload_Size */ 151f8d2de6bSjchu 152f8d2de6bSjchu #define PCIE_DEVCTL_EXT_TAG_FIELD_EN 0x100 /* Extended Tag Field Enable */ 153f8d2de6bSjchu #define PCIE_DEVCTL_PHTM_FUNC_EN 0x200 /* Phantom Functions Enable */ 154f8d2de6bSjchu #define PCIE_DEVCTL_AUX_POWER_PM_EN 0x400 /* Auxiliary Power PM Enable */ 155f8d2de6bSjchu #define PCIE_DEVCTL_ENABLE_NO_SNOOP 0x800 /* Enable No Snoop */ 156f8d2de6bSjchu 15795ad88f0Sraghuram #define PCIE_DEVCTL_MAX_READ_REQ_128 0x0000 15895ad88f0Sraghuram #define PCIE_DEVCTL_MAX_READ_REQ_256 0x1000 15995ad88f0Sraghuram #define PCIE_DEVCTL_MAX_READ_REQ_512 0x2000 16095ad88f0Sraghuram #define PCIE_DEVCTL_MAX_READ_REQ_1024 0x3000 16195ad88f0Sraghuram #define PCIE_DEVCTL_MAX_READ_REQ_2048 0x4000 16295ad88f0Sraghuram #define PCIE_DEVCTL_MAX_READ_REQ_4096 0x5000 163f8d2de6bSjchu #define PCIE_DEVCTL_MAX_READ_REQ_MASK 0x7000 /* Max_Read_Request_Size */ 164f8d2de6bSjchu 165f8d2de6bSjchu /* 16670025d76Sjohnny * Device Status Register (2 bytes) 167f8d2de6bSjchu */ 168f8d2de6bSjchu #define PCIE_DEVSTS_CE_DETECTED 0x1 /* Correctable Error Detected */ 169f8d2de6bSjchu #define PCIE_DEVSTS_NFE_DETECTED 0x2 /* Non Fatal Error Detected */ 170f8d2de6bSjchu #define PCIE_DEVSTS_FE_DETECTED 0x4 /* Fatal Error Detected */ 171f8d2de6bSjchu #define PCIE_DEVSTS_UR_DETECTED 0x8 /* Unsupported Req Detected */ 172f8d2de6bSjchu #define PCIE_DEVSTS_AUX_POWER 0x10 /* AUX Power Detected */ 173f8d2de6bSjchu #define PCIE_DEVSTS_TRANS_PENDING 0x20 /* Transactions Pending */ 174f8d2de6bSjchu 175f8d2de6bSjchu /* 17670025d76Sjohnny * Link Capability Register (4 bytes) 177f8d2de6bSjchu */ 178f8d2de6bSjchu #define PCIE_LINKCAP_MAX_SPEED_2_5 0x1 /* 2.5 Gb/s Speed */ 179f8d2de6bSjchu #define PCIE_LINKCAP_MAX_SPEED_MASK 0xF /* Maximum Link Speed */ 180f8d2de6bSjchu #define PCIE_LINKCAP_MAX_WIDTH_X1 0x010 181f8d2de6bSjchu #define PCIE_LINKCAP_MAX_WIDTH_X2 0x020 182f8d2de6bSjchu #define PCIE_LINKCAP_MAX_WIDTH_X4 0x040 183f8d2de6bSjchu #define PCIE_LINKCAP_MAX_WIDTH_X8 0x080 184f8d2de6bSjchu #define PCIE_LINKCAP_MAX_WIDTH_X12 0x0C0 185f8d2de6bSjchu #define PCIE_LINKCAP_MAX_WIDTH_X16 0x100 186f8d2de6bSjchu #define PCIE_LINKCAP_MAX_WIDTH_X32 0x200 187f8d2de6bSjchu #define PCIE_LINKCAP_MAX_WIDTH_MASK 0x3f0 /* Maximum Link Width */ 188f8d2de6bSjchu 189f8d2de6bSjchu #define PCIE_LINKCAP_ASPM_SUP_L0S 0x400 /* L0s Entry Supported */ 190f8d2de6bSjchu #define PCIE_LINKCAP_ASPM_SUP_L0S_L1 0xC00 /* L0s abd L1 Supported */ 191f8d2de6bSjchu #define PCIE_LINKCAP_ASPM_SUP_MASK 0xC00 /* ASPM Support */ 192f8d2de6bSjchu 193f8d2de6bSjchu #define PCIE_LINKCAP_L0S_EXIT_LAT_MIN 0x0000 /* < 64 ns */ 194f8d2de6bSjchu #define PCIE_LINKCAP_L0S_EXIT_LAT_64ns 0x1000 /* 64 ns - 128 ns */ 195f8d2de6bSjchu #define PCIE_LINKCAP_L0S_EXIT_LAT_128ns 0x2000 /* 128 ns - 256 ns */ 196f8d2de6bSjchu #define PCIE_LINKCAP_L0S_EXIT_LAT_256ns 0x3000 /* 256 ns - 512 ns */ 197f8d2de6bSjchu #define PCIE_LINKCAP_L0S_EXIT_LAT_512ns 0x4000 /* 512 ns - 1 us */ 198f8d2de6bSjchu #define PCIE_LINKCAP_L0S_EXIT_LAT_1us 0x5000 /* 1 us - 2 us */ 199f8d2de6bSjchu #define PCIE_LINKCAP_L0S_EXIT_LAT_2us 0x6000 /* 2 us - 4 us */ 200f8d2de6bSjchu #define PCIE_LINKCAP_L0S_EXIT_LAT_MAX 0x7000 /* > 4 us */ 201f8d2de6bSjchu #define PCIE_LINKCAP_L0S_EXIT_LAT_MASK 0x7000 /* L0s Exit Latency */ 202f8d2de6bSjchu 203f8d2de6bSjchu #define PCIE_LINKCAP_L1_EXIT_LAT_MIN 0x00000 /* < 1 us */ 204f8d2de6bSjchu #define PCIE_LINKCAP_L1_EXIT_LAT_1us 0x08000 /* 1 us - 2 us */ 205f8d2de6bSjchu #define PCIE_LINKCAP_L1_EXIT_LAT_2us 0x10000 /* 2 us - 4 us */ 206f8d2de6bSjchu #define PCIE_LINKCAP_L1_EXIT_LAT_4us 0x18000 /* 4 us - 8 us */ 207f8d2de6bSjchu #define PCIE_LINKCAP_L1_EXIT_LAT_8us 0x20000 /* 8 us - 16 us */ 208f8d2de6bSjchu #define PCIE_LINKCAP_L1_EXIT_LAT_16us 0x28000 /* 16 us - 32 us */ 209f8d2de6bSjchu #define PCIE_LINKCAP_L1_EXIT_LAT_32us 0x30000 /* 32 us - 64 us */ 210f8d2de6bSjchu #define PCIE_LINKCAP_L1_EXIT_LAT_MAX 0x38000 /* > 64 us */ 211f8d2de6bSjchu #define PCIE_LINKCAP_L1_EXIT_LAT_MASK 0x38000 /* L1 Exit Latency */ 212f8d2de6bSjchu 21370025d76Sjohnny /* PCIe v1.1 spec based */ 21470025d76Sjohnny #define PCIE_LINKCAP_DLL_ACTIVE_REP_CAPABLE 0x100000 /* DLL Active */ 21570025d76Sjohnny /* Capable bit */ 21670025d76Sjohnny 217f8d2de6bSjchu #define PCIE_LINKCAP_PORT_NUMBER 0xF0000000 /* Port Number */ 218f8d2de6bSjchu 219f8d2de6bSjchu /* 22070025d76Sjohnny * Link Control Register (2 bytes) 221f8d2de6bSjchu */ 222f8d2de6bSjchu #define PCIE_LINKCTL_ASPM_CTL_DIS 0x0 /* ASPM Disable */ 223f8d2de6bSjchu #define PCIE_LINKCTL_ASPM_CTL_L0S 0x1 /* ASPM L0s only */ 224f8d2de6bSjchu #define PCIE_LINKCTL_ASPM_CTL_L1 0x2 /* ASPM L1 only */ 225f8d2de6bSjchu #define PCIE_LINKCTL_ASPM_CTL_L0S_L1 0x3 /* ASPM L0s and L1 only */ 226f8d2de6bSjchu #define PCIE_LINKCTL_ASPM_CTL_MASK 0x3 /* ASPM Control */ 227f8d2de6bSjchu 228f8d2de6bSjchu #define PCIE_LINKCTL_RCB_64_BYTE 0x0 /* 64 Byte */ 229f8d2de6bSjchu #define PCIE_LINKCTL_RCB_128_BYTE 0x8 /* 128 Byte */ 230f8d2de6bSjchu #define PCIE_LINKCTL_RCB_MASK 0x8 /* Read Completion Boundary */ 231f8d2de6bSjchu 232f8d2de6bSjchu #define PCIE_LINKCTL_LINK_DISABLE 0x10 /* Link Disable */ 233f8d2de6bSjchu #define PCIE_LINKCTL_RETRAIN_LINK 0x20 /* Retrain Link */ 234f8d2de6bSjchu #define PCIE_LINKCTL_COMMON_CLK_CFG 0x40 /* Common Clock Configuration */ 235f8d2de6bSjchu #define PCIE_LINKCTL_EXT_SYNCH 0x80 /* Extended Synch */ 236f8d2de6bSjchu 237f8d2de6bSjchu /* 23870025d76Sjohnny * Link Status Register (2 bytes) 239f8d2de6bSjchu */ 240f8d2de6bSjchu #define PCIE_LINKSTS_SPEED_2_5 0x1 /* Link Speed */ 241f8d2de6bSjchu #define PCIE_LINKSTS_SPEED_MASK 0xF /* Link Speed */ 242f8d2de6bSjchu 243f8d2de6bSjchu #define PCIE_LINKSTS_NEG_WIDTH_X1 0x010 244f8d2de6bSjchu #define PCIE_LINKSTS_NEG_WIDTH_X2 0x020 245f8d2de6bSjchu #define PCIE_LINKSTS_NEG_WIDTH_X4 0x040 246f8d2de6bSjchu #define PCIE_LINKSTS_NEG_WIDTH_X8 0x080 247f8d2de6bSjchu #define PCIE_LINKSTS_NEG_WIDTH_X12 0x0C0 248f8d2de6bSjchu #define PCIE_LINKSTS_NEG_WIDTH_X16 0x100 249f8d2de6bSjchu #define PCIE_LINKSTS_NEG_WIDTH_X32 0x200 250f8d2de6bSjchu #define PCIE_LINKSTS_NEG_WIDTH_MASK 0x3F0 /* Negotiated Link Width */ 251f8d2de6bSjchu 252f8d2de6bSjchu #define PCIE_LINKSTS_TRAINING_ERROR 0x400 /* Training Error */ 253f8d2de6bSjchu #define PCIE_LINKSTS_LINK_TRAINING 0x800 /* Link Training */ 254f8d2de6bSjchu #define PCIE_LINKSTS_SLOT_CLK_CFG 0x1000 /* Slot Clock Configuration */ 255f8d2de6bSjchu 256f94c6026Sjj156685 /* PCIe v1.1 spec based */ 257f94c6026Sjj156685 #define PCIE_LINKSTS_DLL_LINK_ACTIVE 0x2000 /* DLL Link Active */ 258f94c6026Sjj156685 259f8d2de6bSjchu /* 26070025d76Sjohnny * Slot Capability Register (4 bytes) 261f8d2de6bSjchu */ 262f8d2de6bSjchu #define PCIE_SLOTCAP_ATTN_BUTTON 0x1 /* Attention Button Present */ 263f8d2de6bSjchu #define PCIE_SLOTCAP_POWER_CONTROLLER 0x2 /* Power Controller Present */ 264f8d2de6bSjchu #define PCIE_SLOTCAP_MRL_SENSOR 0x4 /* MRL Sensor Present */ 265f8d2de6bSjchu #define PCIE_SLOTCAP_ATTN_INDICATOR 0x8 /* Attn Indicator Present */ 266f8d2de6bSjchu #define PCIE_SLOTCAP_PWR_INDICATOR 0x10 /* Power Indicator Present */ 267f8d2de6bSjchu #define PCIE_SLOTCAP_HP_SURPRISE 0x20 /* Hot-Plug Surprise */ 268f8d2de6bSjchu #define PCIE_SLOTCAP_HP_CAPABLE 0x40 /* Hot-Plug Capable */ 269f8d2de6bSjchu 270f8d2de6bSjchu #define PCIE_SLOTCAP_PLMT_VAL_SHIFT 7 /* Slot Pwr Limit Value Shift */ 271f8d2de6bSjchu #define PCIE_SLOTCAP_PLMT_VAL_MASK 0xFF /* Slot Pwr Limit Value */ 272f8d2de6bSjchu 273f8d2de6bSjchu #define PCIE_SLOTCAP_PLMT_SCL_1_BY_1 0x00000 /* 1x Scale */ 274f8d2de6bSjchu #define PCIE_SLOTCAP_PLMT_SCL_1_BY_10 0x08000 /* 0.1x Scale */ 275f8d2de6bSjchu #define PCIE_SLOTCAP_PLMT_SCL_1_BY_100 0x10000 /* 0.01x Scale */ 276f8d2de6bSjchu #define PCIE_SLOTCAP_PLMT_SCL_1_BY_1000 0x18000 /* 0.001x Scale */ 277f8d2de6bSjchu #define PCIE_SLOTCAP_PLMT_SCL_MASK 0x18000 /* Slot Power Limit Scale */ 27870025d76Sjohnny #define PCIE_SLOTCAP_EMI_LOCK_PRESENT 0x20000 /* EMI Lock Present */ 27970025d76Sjohnny #define PCIE_SLOTCAP_NO_CMD_COMP_SUPP 0x40000 /* No Command Comp. Supported */ 280f8d2de6bSjchu 281f8d2de6bSjchu #define PCIE_SLOTCAP_PHY_SLOT_NUM_SHIFT 19 /* Physical Slot Num Shift */ 282f8d2de6bSjchu #define PCIE_SLOTCAP_PHY_SLOT_NUM_MASK 0x1FFF /* Physical Slot Num Mask */ 283f8d2de6bSjchu 28470025d76Sjohnny #define PCIE_SLOTCAP_PHY_SLOT_NUM(reg) \ 28570025d76Sjohnny (((reg) >> PCIE_SLOTCAP_PHY_SLOT_NUM_SHIFT) & \ 28670025d76Sjohnny PCIE_SLOTCAP_PHY_SLOT_NUM_MASK) 28770025d76Sjohnny 288f8d2de6bSjchu /* 28970025d76Sjohnny * Slot Control Register (2 bytes) 290f8d2de6bSjchu */ 291f8d2de6bSjchu #define PCIE_SLOTCTL_ATTN_BTN_EN 0x1 /* Attn Button Pressed Enable */ 292f8d2de6bSjchu #define PCIE_SLOTCTL_PWR_FAULT_EN 0x2 /* Pwr Fault Detected Enable */ 293f8d2de6bSjchu #define PCIE_SLOTCTL_MRL_SENSOR_EN 0x4 /* MRL Sensor Changed Enable */ 294f8d2de6bSjchu #define PCIE_SLOTCTL_PRESENCE_CHANGE_EN 0x8 /* Presence Detect Changed En */ 295f8d2de6bSjchu #define PCIE_SLOTCTL_CMD_INTR_EN 0x10 /* CMD Completed Interrupt En */ 296f8d2de6bSjchu #define PCIE_SLOTCTL_HP_INTR_EN 0x20 /* Hot-Plug Interrupt Enable */ 29770025d76Sjohnny #define PCIE_SLOTCTL_PWR_CONTROL 0x0400 /* Power controller Control */ 29870025d76Sjohnny #define PCIE_SLOTCTL_EMI_LOCK_CONTROL 0x0800 /* EMI Lock control */ 299f94c6026Sjj156685 #define PCIE_SLOTCTL_DLL_STATE_EN 0x1000 /* DLL State Changed En */ 30070025d76Sjohnny #define PCIE_SLOTCTL_ATTN_INDICATOR_MASK 0x00C0 /* Attn Indicator mask */ 30170025d76Sjohnny #define PCIE_SLOTCTL_PWR_INDICATOR_MASK 0x0300 /* Power Indicator mask */ 302f8d2de6bSjchu 30370025d76Sjohnny /* State values for the Power and Attention Indicators */ 30470025d76Sjohnny #define PCIE_SLOTCTL_INDICATOR_STATE_ON 0x1 /* indicator ON */ 30570025d76Sjohnny #define PCIE_SLOTCTL_INDICATOR_STATE_BLINK 0x2 /* indicator BLINK */ 30670025d76Sjohnny #define PCIE_SLOTCTL_INDICATOR_STATE_OFF 0x3 /* indicator OFF */ 307f8d2de6bSjchu 308f8d2de6bSjchu /* 30970025d76Sjohnny * Macros to set/get the state of Power and Attention Indicators 31070025d76Sjohnny * in the PCI Express Slot Control Register. 31170025d76Sjohnny */ 31270025d76Sjohnny #define pcie_slotctl_pwr_indicator_get(reg) \ 31370025d76Sjohnny (((reg) & PCIE_SLOTCTL_PWR_INDICATOR_MASK) >> 8) 31470025d76Sjohnny #define pcie_slotctl_attn_indicator_get(ctrl) \ 31570025d76Sjohnny (((ctrl) & PCIE_SLOTCTL_ATTN_INDICATOR_MASK) >> 6) 31670025d76Sjohnny #define pcie_slotctl_attn_indicator_set(ctrl, v)\ 31770025d76Sjohnny (((ctrl) & ~PCIE_SLOTCTL_ATTN_INDICATOR_MASK) | ((v) << 6)) 31870025d76Sjohnny #define pcie_slotctl_pwr_indicator_set(ctrl, v)\ 31970025d76Sjohnny (((ctrl) & ~PCIE_SLOTCTL_PWR_INDICATOR_MASK) | ((v) << 8)) 32070025d76Sjohnny 32170025d76Sjohnny /* 32270025d76Sjohnny * Slot Status register (2 bytes) 323f8d2de6bSjchu */ 324f8d2de6bSjchu #define PCIE_SLOTSTS_ATTN_BTN_PRESSED 0x1 /* Attention Button Pressed */ 325f8d2de6bSjchu #define PCIE_SLOTSTS_PWR_FAULT_DETECTED 0x2 /* Power Fault Detected */ 326f8d2de6bSjchu #define PCIE_SLOTSTS_MRL_SENSOR_CHANGED 0x4 /* MRL Sensor Changed */ 327f8d2de6bSjchu #define PCIE_SLOTSTS_PRESENCE_CHANGED 0x8 /* Presence Detect Changed */ 328f8d2de6bSjchu #define PCIE_SLOTSTS_COMMAND_COMPLETED 0x10 /* Command Completed */ 32970025d76Sjohnny #define PCIE_SLOTSTS_MRL_SENSOR_OPEN 0x20 /* MRL Sensor Open */ 330f8d2de6bSjchu #define PCIE_SLOTSTS_PRESENCE_DETECTED 0x40 /* Card Present in slot */ 33170025d76Sjohnny #define PCIE_SLOTSTS_EMI_LOCK_SET 0x0080 /* EMI Lock set */ 33270025d76Sjohnny #define PCIE_SLOTSTS_DLL_STATE_CHANGED 0x0100 /* DLL State Changed */ 333f8d2de6bSjchu 334f8d2de6bSjchu /* 33570025d76Sjohnny * Root Control Register (2 bytes) 336f8d2de6bSjchu */ 337f8d2de6bSjchu #define PCIE_ROOTCTL_SYS_ERR_ON_CE_EN 0x1 /* Sys Err on Cor Err Enable */ 338f8d2de6bSjchu #define PCIE_ROOTCTL_SYS_ERR_ON_NFE_EN 0x2 /* Sys Err on NF Err Enable */ 33970025d76Sjohnny #define PCIE_ROOTCTL_SYS_ERR_ON_FE_EN 0x4 /* Sys Err on Fatal Err En */ 34070025d76Sjohnny #define PCIE_ROOTCTL_PME_INTERRUPT_EN 0x8 /* PME Interrupt Enable */ 341f8d2de6bSjchu 342f8d2de6bSjchu /* 34370025d76Sjohnny * Root Status Register (4 bytes) 344f8d2de6bSjchu */ 345f8d2de6bSjchu #define PCIE_ROOTSTS_PME_REQ_ID_SHIFT 0 /* PME Requestor ID */ 346f8d2de6bSjchu #define PCIE_ROOTSTS_PME_REQ_ID_MASK 0xFFFF /* PME Requestor ID */ 347f8d2de6bSjchu 348f8d2de6bSjchu #define PCIE_ROOTSTS_PME_STATUS 0x10000 /* PME Status */ 349f8d2de6bSjchu #define PCIE_ROOTSTS_PME_PENDING 0x20000 /* PME Pending */ 350f8d2de6bSjchu 351f8d2de6bSjchu 352f8d2de6bSjchu /* 353f8d2de6bSjchu * PCI-Express Enhanced Capabilities Link Entry Bit Offsets 354f8d2de6bSjchu */ 355f8d2de6bSjchu #define PCIE_EXT_CAP 0x100 /* Base Address of Ext Cap */ 356f8d2de6bSjchu 357f8d2de6bSjchu #define PCIE_EXT_CAP_ID_SHIFT 0 /* PCI-e Ext Cap ID */ 358f8d2de6bSjchu #define PCIE_EXT_CAP_ID_MASK 0xFFFF 359f8d2de6bSjchu #define PCIE_EXT_CAP_VER_SHIFT 16 /* PCI-e Ext Cap Ver */ 360f8d2de6bSjchu #define PCIE_EXT_CAP_VER_MASK 0xF 361f8d2de6bSjchu #define PCIE_EXT_CAP_NEXT_PTR_SHIFT 20 /* PCI-e Ext Cap Next Ptr */ 362f8d2de6bSjchu #define PCIE_EXT_CAP_NEXT_PTR_MASK 0xFFF 363f8d2de6bSjchu 364f8d2de6bSjchu #define PCIE_EXT_CAP_NEXT_PTR_NULL 0x0 365f8d2de6bSjchu 366f8d2de6bSjchu /* 367f8d2de6bSjchu * PCI-Express Enhanced Capability Identifier Values 368f8d2de6bSjchu */ 369f8d2de6bSjchu #define PCIE_EXT_CAP_ID_AER 0x1 /* Advanced Error Handling */ 370337fc9e2Sanish #define PCIE_EXT_CAP_ID_VC 0x2 /* Virtual Channel, no MFVC */ 371f8d2de6bSjchu #define PCIE_EXT_CAP_ID_SER 0x3 /* Serial Number */ 372f8d2de6bSjchu #define PCIE_EXT_CAP_ID_PWR_BUDGET 0x4 /* Power Budgeting */ 373337fc9e2Sanish #define PCIE_EXT_CAP_ID_RC_LINK_DECL 0x5 /* RC Link Declaration */ 374337fc9e2Sanish #define PCIE_EXT_CAP_ID_RC_INT_LINKCTRL 0x6 /* RC Internal Link Control */ 375337fc9e2Sanish #define PCIE_EXT_CAP_ID_RC_EVNT_CEA 0x7 /* RC Event Collector */ 376337fc9e2Sanish /* Endpoint Association */ 377337fc9e2Sanish #define PCIE_EXT_CAP_ID_MFVC 0x8 /* Multi-func Virtual Channel */ 378337fc9e2Sanish #define PCIE_EXT_CAP_ID_VC_WITH_MFVC 0x9 /* Virtual Channel w/ MFVC */ 379337fc9e2Sanish #define PCIE_EXT_CAP_ID_RCRB 0xA /* Root Complex Register Blck */ 380337fc9e2Sanish #define PCIE_EXT_CAP_ID_VS 0xB /* Vendor Spec Extended Cap */ 381337fc9e2Sanish #define PCIE_EXT_CAP_ID_CAC 0xC /* Config Access Correlation */ 382337fc9e2Sanish #define PCIE_EXT_CAP_ID_ACS 0xD /* Access Control Services */ 383337fc9e2Sanish #define PCIE_EXT_CAP_ID_ARI 0xE /* Alternative Routing ID */ 384337fc9e2Sanish #define PCIE_EXT_CAP_ID_ATS 0xF /* Address Translation Svcs */ 385f8d2de6bSjchu 386f8d2de6bSjchu /* 387f8d2de6bSjchu * PCI-Express Advanced Error Reporting Extended Capability Offsets 388f8d2de6bSjchu */ 389f8d2de6bSjchu #define PCIE_AER_CAP 0x0 /* Enhanced Capability Header */ 390f8d2de6bSjchu #define PCIE_AER_UCE_STS 0x4 /* Uncorrectable Error Status */ 391f8d2de6bSjchu #define PCIE_AER_UCE_MASK 0x8 /* Uncorrectable Error Mask */ 392f8d2de6bSjchu #define PCIE_AER_UCE_SERV 0xc /* Uncor Error Severity */ 393f8d2de6bSjchu #define PCIE_AER_CE_STS 0x10 /* Correctable Error Status */ 394f8d2de6bSjchu #define PCIE_AER_CE_MASK 0x14 /* Correctable Error Mask */ 395f8d2de6bSjchu #define PCIE_AER_CTL 0x18 /* AER Capability & Control */ 396f8d2de6bSjchu #define PCIE_AER_HDR_LOG 0x1c /* Header Log */ 397f8d2de6bSjchu 398f8d2de6bSjchu /* Root Ports Only */ 399f8d2de6bSjchu #define PCIE_AER_RE_CMD 0x2c /* Root Error Command */ 400f8d2de6bSjchu #define PCIE_AER_RE_STS 0x30 /* Root Error Status */ 401f8d2de6bSjchu #define PCIE_AER_CE_SRC_ID 0x34 /* Error Source ID */ 402f8d2de6bSjchu #define PCIE_AER_ERR_SRC_ID 0x36 /* Error Source ID */ 403f8d2de6bSjchu 404f8d2de6bSjchu /* Bridges Only */ 405f8d2de6bSjchu #define PCIE_AER_SUCE_STS 0x2c /* Secondary UCE Status */ 406f8d2de6bSjchu #define PCIE_AER_SUCE_MASK 0x30 /* Secondary UCE Mask */ 407f8d2de6bSjchu #define PCIE_AER_SUCE_SERV 0x34 /* Secondary UCE Severity */ 408f8d2de6bSjchu #define PCIE_AER_SCTL 0x38 /* Secondary Cap & Ctl */ 409f8d2de6bSjchu #define PCIE_AER_SHDR_LOG 0x3c /* Secondary Header Log */ 410f8d2de6bSjchu 411f8d2de6bSjchu /* 412f8d2de6bSjchu * AER Uncorrectable Error Status/Mask/Severity Register 413f8d2de6bSjchu */ 41400d0963fSdilpreet #define PCIE_AER_UCE_TRAINING 0x1 /* Training Error Status */ 415f8d2de6bSjchu #define PCIE_AER_UCE_DLP 0x10 /* Data Link Protocol Error */ 41600d0963fSdilpreet #define PCIE_AER_UCE_SD 0x20 /* Link Surprise down */ 417f8d2de6bSjchu #define PCIE_AER_UCE_PTLP 0x1000 /* Poisoned TLP Status */ 418f8d2de6bSjchu #define PCIE_AER_UCE_FCP 0x2000 /* Flow Control Protocol Sts */ 419f8d2de6bSjchu #define PCIE_AER_UCE_TO 0x4000 /* Completion Timeout Status */ 420f8d2de6bSjchu #define PCIE_AER_UCE_CA 0x8000 /* Completer Abort Status */ 421f8d2de6bSjchu #define PCIE_AER_UCE_UC 0x10000 /* Unexpected Completion Sts */ 422f8d2de6bSjchu #define PCIE_AER_UCE_RO 0x20000 /* Receiver Overflow Status */ 423f8d2de6bSjchu #define PCIE_AER_UCE_MTLP 0x40000 /* Malformed TLP Status */ 424f8d2de6bSjchu #define PCIE_AER_UCE_ECRC 0x80000 /* ECRC Error Status */ 425f8d2de6bSjchu #define PCIE_AER_UCE_UR 0x100000 /* Unsupported Req */ 426f8d2de6bSjchu #define PCIE_AER_UCE_BITS (PCIE_AER_UCE_TRAINING | \ 42700d0963fSdilpreet PCIE_AER_UCE_DLP | PCIE_AER_UCE_SD | PCIE_AER_UCE_PTLP | \ 42800d0963fSdilpreet PCIE_AER_UCE_FCP | PCIE_AER_UCE_TO | PCIE_AER_UCE_CA | \ 42900d0963fSdilpreet PCIE_AER_UCE_UC | PCIE_AER_UCE_RO | PCIE_AER_UCE_MTLP | \ 43000d0963fSdilpreet PCIE_AER_UCE_ECRC | PCIE_AER_UCE_UR) 43100d0963fSdilpreet #define PCIE_AER_UCE_LOG_BITS (PCIE_AER_UCE_PTLP | PCIE_AER_UCE_CA | \ 43200d0963fSdilpreet PCIE_AER_UCE_UC | PCIE_AER_UCE_MTLP | PCIE_AER_UCE_ECRC | PCIE_AER_UCE_UR) 433f8d2de6bSjchu 434f8d2de6bSjchu /* 435f8d2de6bSjchu * AER Correctable Error Status/Mask Register 436f8d2de6bSjchu */ 437f8d2de6bSjchu #define PCIE_AER_CE_RECEIVER_ERR 0x1 /* Receiver Error Status */ 438f8d2de6bSjchu #define PCIE_AER_CE_BAD_TLP 0x40 /* Bad TLP Status */ 439f8d2de6bSjchu #define PCIE_AER_CE_BAD_DLLP 0x80 /* Bad DLLP Status */ 440f8d2de6bSjchu #define PCIE_AER_CE_REPLAY_ROLLOVER 0x100 /* REPLAY_NUM Rollover Status */ 441f8d2de6bSjchu #define PCIE_AER_CE_REPLAY_TO 0x1000 /* Replay Timer Timeout Sts */ 44200d0963fSdilpreet #define PCIE_AER_CE_AD_NFE 0x2000 /* Advisory Non-Fatal Status */ 443f8d2de6bSjchu #define PCIE_AER_CE_BITS (PCIE_AER_CE_RECEIVER_ERR | \ 444f8d2de6bSjchu PCIE_AER_CE_BAD_TLP | PCIE_AER_CE_BAD_DLLP | PCIE_AER_CE_REPLAY_ROLLOVER | \ 445f8d2de6bSjchu PCIE_AER_CE_REPLAY_TO) 446f8d2de6bSjchu 447f8d2de6bSjchu /* 448f8d2de6bSjchu * AER Capability & Control 449f8d2de6bSjchu */ 450f8d2de6bSjchu #define PCIE_AER_CTL_FST_ERR_PTR_MASK 0x1F /* First Error Pointer */ 451f8d2de6bSjchu #define PCIE_AER_CTL_ECRC_GEN_CAP 0x20 /* ECRC Generation Capable */ 452f8d2de6bSjchu #define PCIE_AER_CTL_ECRC_GEN_ENA 0x40 /* ECRC Generation Enable */ 453f8d2de6bSjchu #define PCIE_AER_CTL_ECRC_CHECK_CAP 0x80 /* ECRC Check Capable */ 454f8d2de6bSjchu #define PCIE_AER_CTL_ECRC_CHECK_ENA 0x100 /* ECRC Check Enable */ 455f8d2de6bSjchu 456f8d2de6bSjchu /* 457f8d2de6bSjchu * AER Root Command Register 458f8d2de6bSjchu */ 459f8d2de6bSjchu #define PCIE_AER_RE_CMD_CE_REP_EN 0x1 /* Correctable Error Enable */ 460f8d2de6bSjchu #define PCIE_AER_RE_CMD_NFE_REP_EN 0x2 /* Non-Fatal Error Enable */ 461f8d2de6bSjchu #define PCIE_AER_RE_CMD_FE_REP_EN 0x4 /* Fatal Error Enable */ 462f8d2de6bSjchu 463f8d2de6bSjchu /* 464f8d2de6bSjchu * AER Root Error Status Register 465f8d2de6bSjchu */ 466f8d2de6bSjchu #define PCIE_AER_RE_STS_CE_RCVD 0x1 /* ERR_COR Received */ 467f8d2de6bSjchu #define PCIE_AER_RE_STS_MUL_CE_RCVD 0x2 /* Multiple ERR_COR Received */ 468f8d2de6bSjchu #define PCIE_AER_RE_STS_FE_NFE_RCVD 0x4 /* FATAL/NON-FATAL Received */ 469f8d2de6bSjchu #define PCIE_AER_RE_STS_MUL_FE_NFE_RCVD 0x8 /* Multiple ERR_F/NF Received */ 470f8d2de6bSjchu #define PCIE_AER_RE_STS_FIRST_UC_FATAL 0x10 /* First Uncorrectable Fatal */ 471f8d2de6bSjchu #define PCIE_AER_RE_STS_NFE_MSGS_RCVD 0x20 /* Non-Fatal Error Msgs Rcvd */ 472f8d2de6bSjchu #define PCIE_AER_RE_STS_FE_MSGS_RCVD 0x40 /* Fatal Error Messages Rcvd */ 473f8d2de6bSjchu 474f8d2de6bSjchu #define PCIE_AER_RE_STS_MSG_NUM_SHIFT 27 /* Offset of Intr Msg Number */ 475f8d2de6bSjchu #define PCIE_AER_RE_STS_MSG_NUM_MASK 0x1F /* Intr Msg Number Mask */ 476f8d2de6bSjchu 477f8d2de6bSjchu /* 478f8d2de6bSjchu * AER Error Source Identification Register 479f8d2de6bSjchu */ 480f8d2de6bSjchu #define PCIE_AER_ERR_SRC_ID_CE_SHIFT 0 /* ERR_COR Source ID */ 481f8d2de6bSjchu #define PCIE_AER_ERR_SRC_ID_CE_MASK 0xFFFF 482f8d2de6bSjchu #define PCIE_AER_ERR_SRC_ID_UE_SHIFT 16 /* ERR_FATAL/NONFATAL Src ID */ 483f8d2de6bSjchu #define PCIE_AER_ERR_SRC_ID_UE_MASK 0xFFF 484f8d2de6bSjchu 485f8d2de6bSjchu /* 486f8d2de6bSjchu * AER Secondary Uncorrectable Error Register 487f8d2de6bSjchu */ 488f8d2de6bSjchu #define PCIE_AER_SUCE_TA_ON_SC 0x1 /* Target Abort on Split Comp */ 489f8d2de6bSjchu #define PCIE_AER_SUCE_MA_ON_SC 0x2 /* Master Abort on Split Comp */ 490f8d2de6bSjchu #define PCIE_AER_SUCE_RCVD_TA 0x4 /* Received Target Abort */ 491f8d2de6bSjchu #define PCIE_AER_SUCE_RCVD_MA 0x8 /* Received Master Abort */ 492f8d2de6bSjchu #define PCIE_AER_SUCE_USC_ERR 0x20 /* Unexpected Split Comp Err */ 493f8d2de6bSjchu #define PCIE_AER_SUCE_USC_MSG_DATA_ERR 0x40 /* USC Message Data Error */ 494f8d2de6bSjchu #define PCIE_AER_SUCE_UC_DATA_ERR 0x80 /* Uncorrectable Data Error */ 495f8d2de6bSjchu #define PCIE_AER_SUCE_UC_ATTR_ERR 0x100 /* UC Attribute Err */ 496f8d2de6bSjchu #define PCIE_AER_SUCE_UC_ADDR_ERR 0x200 /* Uncorrectable Address Err */ 497f8d2de6bSjchu #define PCIE_AER_SUCE_TIMER_EXPIRED 0x400 /* Delayed xtion discard */ 498f8d2de6bSjchu #define PCIE_AER_SUCE_PERR_ASSERT 0x800 /* PERR Assertion Detected */ 499f8d2de6bSjchu #define PCIE_AER_SUCE_SERR_ASSERT 0x1000 /* SERR Assertion Detected */ 500f8d2de6bSjchu #define PCIE_AER_SUCE_INTERNAL_ERR 0x2000 /* Internal Bridge Err Detect */ 50100d0963fSdilpreet 50200d0963fSdilpreet #define PCIE_AER_SUCE_HDR_CMD_LWR_MASK 0xF /* Lower Command Mask */ 50300d0963fSdilpreet #define PCIE_AER_SUCE_HDR_CMD_LWR_SHIFT 4 /* Lower Command Shift */ 50400d0963fSdilpreet #define PCIE_AER_SUCE_HDR_CMD_UP_MASK 0xF /* Upper Command Mask */ 50500d0963fSdilpreet #define PCIE_AER_SUCE_HDR_CMD_UP_SHIFT 8 /* Upper Command Shift */ 50600d0963fSdilpreet #define PCIE_AER_SUCE_HDR_ADDR_SHIFT 32 /* Upper Command Shift */ 50700d0963fSdilpreet 508f8d2de6bSjchu #define PCIE_AER_SUCE_BITS (PCIE_AER_SUCE_TA_ON_SC | \ 509f8d2de6bSjchu PCIE_AER_SUCE_MA_ON_SC | PCIE_AER_SUCE_RCVD_TA | PCIE_AER_SUCE_RCVD_MA | \ 510f8d2de6bSjchu PCIE_AER_SUCE_USC_ERR | PCIE_AER_SUCE_USC_MSG_DATA_ERR | \ 511f8d2de6bSjchu PCIE_AER_SUCE_UC_DATA_ERR | PCIE_AER_SUCE_UC_ATTR_ERR | \ 512f8d2de6bSjchu PCIE_AER_SUCE_UC_ADDR_ERR | PCIE_AER_SUCE_TIMER_EXPIRED | \ 513f8d2de6bSjchu PCIE_AER_SUCE_PERR_ASSERT | PCIE_AER_SUCE_SERR_ASSERT | \ 514f8d2de6bSjchu PCIE_AER_SUCE_INTERNAL_ERR) 51500d0963fSdilpreet #define PCIE_AER_SUCE_LOG_BITS (PCIE_AER_SUCE_TA_ON_SC | \ 51600d0963fSdilpreet PCIE_AER_SUCE_MA_ON_SC | PCIE_AER_SUCE_RCVD_TA | PCIE_AER_SUCE_RCVD_MA | \ 51700d0963fSdilpreet PCIE_AER_SUCE_USC_ERR | PCIE_AER_SUCE_USC_MSG_DATA_ERR | \ 51800d0963fSdilpreet PCIE_AER_SUCE_UC_DATA_ERR | PCIE_AER_SUCE_UC_ATTR_ERR | \ 51900d0963fSdilpreet PCIE_AER_SUCE_UC_ADDR_ERR | PCIE_AER_SUCE_PERR_ASSERT) 520f8d2de6bSjchu 521f8d2de6bSjchu /* 522f8d2de6bSjchu * AER Secondary Capability & Control 523f8d2de6bSjchu */ 524f8d2de6bSjchu #define PCIE_AER_SCTL_FST_ERR_PTR_MASK 0x1F /* First Error Pointer */ 525f8d2de6bSjchu 526f8d2de6bSjchu /* 527f8d2de6bSjchu * AER Secondary Headers 528f8d2de6bSjchu * The Secondary Header Logs is 4 DW long. 529f8d2de6bSjchu * The first 2 DW are split into 3 sections 530f8d2de6bSjchu * o Transaction Attribute 531f8d2de6bSjchu * o Transaction Command Lower 532f8d2de6bSjchu * o Transaction Command Higher 533f8d2de6bSjchu * The last 2 DW is the Transaction Address 534f8d2de6bSjchu */ 535f8d2de6bSjchu #define PCIE_AER_SHDR_LOG_ATTR_MASK 0xFFFFFFFFF 536f8d2de6bSjchu #define PCIE_AER_SHDR_LOG_CMD_LOW_MASK 0xF000000000 537f8d2de6bSjchu #define PCIE_AER_SHDR_LOG_CMD_HIGH_MASK 0xF0000000000 538f8d2de6bSjchu #define PCIE_AER_SHDR_LOG_ADDR_MASK 0xFFFFFFFFFFFFFFFF 539f8d2de6bSjchu 540f8d2de6bSjchu /* 541*665a7fcaSgovinda * PCI-Express Device Serial Number Capability Offsets. 542*665a7fcaSgovinda */ 543*665a7fcaSgovinda #define PCIE_SER_CAP 0x0 /* Enhanced Capability Header */ 544*665a7fcaSgovinda #define PCIE_SER_SID_LOWER_DW 0x4 /* Lower 32-bit Serial Number */ 545*665a7fcaSgovinda #define PCIE_SER_SID_UPPER_DW 0x8 /* Upper 32-bit Serial Number */ 546*665a7fcaSgovinda 547*665a7fcaSgovinda /* 548f8d2de6bSjchu * PCI-E Common TLP Header Fields 549f8d2de6bSjchu */ 550f8d2de6bSjchu #define PCIE_TLP_FMT_3DW 0x00 551f8d2de6bSjchu #define PCIE_TLP_FMT_4DW 0x20 552f8d2de6bSjchu #define PCIE_TLP_FMT_3DW_DATA 0x40 553f8d2de6bSjchu #define PCIE_TLP_FMT_4DW_DATA 0x60 554f8d2de6bSjchu 555f8d2de6bSjchu #define PCIE_TLP_TYPE_MEM 0x0 556f8d2de6bSjchu #define PCIE_TLP_TYPE_MEMLK 0x1 557f8d2de6bSjchu #define PCIE_TLP_TYPE_IO 0x2 558f8d2de6bSjchu #define PCIE_TLP_TYPE_CFG0 0x4 559f8d2de6bSjchu #define PCIE_TLP_TYPE_CFG1 0x5 560f8d2de6bSjchu #define PCIE_TLP_TYPE_MSG 0x10 561f8d2de6bSjchu #define PCIE_TLP_TYPE_CPL 0xA 562f8d2de6bSjchu #define PCIE_TLP_TYPE_CPLLK 0xB 563f8d2de6bSjchu #define PCIE_TLP_TYPE_MSI 0x18 564f8d2de6bSjchu 565f8d2de6bSjchu #define PCIE_TLP_MRD3 (PCIE_TLP_FMT_3DW | PCIE_TLP_TYPE_MEM) 566f8d2de6bSjchu #define PCIE_TLP_MRD4 (PCIE_TLP_FMT_4DW | PCIE_TLP_TYPE_MEM) 567f8d2de6bSjchu #define PCIE_TLP_MRDLK3 (PCIE_TLP_FMT_3DW | PCIE_TLP_TYPE_MEMLK) 568f8d2de6bSjchu #define PCIE_TLP_MRDLK4 (PCIE_TLP_FMT_4DW | PCIE_TLP_TYPE_MEMLK) 569f8d2de6bSjchu #define PCIE_TLP_MRDWR3 (PCIE_TLP_FMT_3DW_DATA | PCIE_TLP_TYPE_MEM) 570f8d2de6bSjchu #define PCIE_TLP_MRDWR4 (PCIE_TLP_FMT_4DW_DATA | PCIE_TLP_TYPE_MEM) 571f8d2de6bSjchu #define PCIE_TLP_IORD (PCIE_TLP_FMT_3DW | PCIE_TLP_TYPE_IO) 572f8d2de6bSjchu #define PCIE_TLP_IOWR (PCIE_TLP_FMT_3DW_DATA | PCIE_TLP_TYPE_IO) 573f8d2de6bSjchu #define PCIE_TLP_CFGRD0 (PCIE_TLP_FMT_3DW | PCIE_TLP_TYPE_CFG0) 574f8d2de6bSjchu #define PCIE_TLP_CFGWR0 (PCIE_TLP_FMT_3DW_DATA | PCIE_TLP_TYPE_CFG0) 575f8d2de6bSjchu #define PCIE_TLP_CFGRD1 (PCIE_TLP_FMT_3DW | PCIE_TLP_TYPE_CFG1) 576f8d2de6bSjchu #define PCIE_TLP_CFGWR1 (PCIE_TLP_FMT_3DW_DATA | PCIE_TLP_TYPE_CFG1) 577f8d2de6bSjchu #define PCIE_TLP_MSG (PCIE_TLP_FMT_4DW | PCIE_TLP_TYPE_MSG) 578f8d2de6bSjchu #define PCIE_TLP_MSGD (PCIE_TLP_FMT_4DW_DATA | PCIE_TLP_TYPE_MSG) 579f8d2de6bSjchu #define PCIE_TLP_CPL (PCIE_TLP_FMT_3DW | PCIE_TLP_TYPE_CPL) 580f8d2de6bSjchu #define PCIE_TLP_CPLD (PCIE_TLP_FMT_3DW_DATA | PCIE_TLP_TYPE_CPL) 581f8d2de6bSjchu #define PCIE_TLP_CPLLK (PCIE_TLP_FMT_3DW | PCIE_TLP_TYPE_CPLLK) 582f8d2de6bSjchu #define PCIE_TLP_CPLDLK (PCIE_TLP_FMT_3DW_DATA | PCIE_TLP_TYPE_CPLLK) 583f8d2de6bSjchu #define PCIE_TLP_MSI32 (PCIE_TLP_FMT_3DW_DATA | PCIE_TLP_TYPE_MSI) 584f8d2de6bSjchu #define PCIE_TLP_MSI64 (PCIE_TLP_FMT_4DW_DATA | PCIE_TLP_TYPE_MSI) 585f8d2de6bSjchu 586f8d2de6bSjchu typedef uint16_t pcie_req_id_t; 587f8d2de6bSjchu 588f8d2de6bSjchu #define PCIE_REQ_ID_BUS_SHIFT 8 589f8d2de6bSjchu #define PCIE_REQ_ID_BUS_MASK 0xFF00 590f8d2de6bSjchu #define PCIE_REQ_ID_DEV_SHIFT 3 591f8d2de6bSjchu #define PCIE_REQ_ID_DEV_MASK 0x00F1 592f8d2de6bSjchu #define PCIE_REQ_ID_FUNC_SHIFT 0 593f8d2de6bSjchu #define PCIE_REQ_ID_FUNC_MASK 0x0007 594f8d2de6bSjchu 59500d0963fSdilpreet #if defined(_BIT_FIELDS_LTOH) 59600d0963fSdilpreet /* 59700d0963fSdilpreet * PCI Express little-endian common TLP header format 59800d0963fSdilpreet */ 59900d0963fSdilpreet typedef struct pcie_tlp_hdr { 60000d0963fSdilpreet uint32_t len :10, 60100d0963fSdilpreet rsvd3 :2, 60200d0963fSdilpreet attr :2, 60300d0963fSdilpreet ep :1, 60400d0963fSdilpreet td :1, 60500d0963fSdilpreet rsvd2 :4, 60600d0963fSdilpreet tc :3, 60700d0963fSdilpreet rsvd1 :1, 60800d0963fSdilpreet type :5, 60900d0963fSdilpreet fmt :2, 61000d0963fSdilpreet rsvd0 :1; 61100d0963fSdilpreet } pcie_tlp_hdr_t; 61200d0963fSdilpreet 61300d0963fSdilpreet typedef struct pcie_mem64 { 61400d0963fSdilpreet uint32_t fbe :4, 61500d0963fSdilpreet lbe :4, 61600d0963fSdilpreet tag :8, 61700d0963fSdilpreet rid :16; 61800d0963fSdilpreet uint32_t addr1; 61900d0963fSdilpreet uint32_t rsvd0 :2, 62000d0963fSdilpreet addr0 :30; 62100d0963fSdilpreet } pcie_mem64_t; 62200d0963fSdilpreet 62300d0963fSdilpreet typedef struct pcie_memio32 { 62400d0963fSdilpreet uint32_t fbe :4, 62500d0963fSdilpreet lbe :4, 62600d0963fSdilpreet tag :8, 62700d0963fSdilpreet rid :16; 62800d0963fSdilpreet uint32_t rsvd0 :2, 62900d0963fSdilpreet addr0 :30; 63000d0963fSdilpreet } pcie_memio32_t; 63100d0963fSdilpreet 63200d0963fSdilpreet typedef struct pcie_cfg { 63300d0963fSdilpreet uint32_t fbe :4, 63400d0963fSdilpreet lbe :4, 63500d0963fSdilpreet tag :8, 63600d0963fSdilpreet rid :16; 63700d0963fSdilpreet uint32_t rsvd1 :2, 63800d0963fSdilpreet reg :6, 63900d0963fSdilpreet extreg :4, 64000d0963fSdilpreet rsvd0 :4, 64100d0963fSdilpreet func :3, 64200d0963fSdilpreet dev :5, 64300d0963fSdilpreet bus :8; 64400d0963fSdilpreet } pcie_cfg_t; 64500d0963fSdilpreet 64600d0963fSdilpreet typedef struct pcie_cpl { 64700d0963fSdilpreet uint32_t bc :12, 64800d0963fSdilpreet bcm :1, 64900d0963fSdilpreet status :3, 65000d0963fSdilpreet cid :16; 65100d0963fSdilpreet uint32_t laddr :7, 65200d0963fSdilpreet rsvd0 :1, 65300d0963fSdilpreet tag :8, 65400d0963fSdilpreet rid :16; 65500d0963fSdilpreet } pcie_cpl_t; 65600d0963fSdilpreet 657f8d2de6bSjchu /* 658f8d2de6bSjchu * PCI-Express Message Request Header 659f8d2de6bSjchu */ 660f8d2de6bSjchu typedef struct pcie_msg { 66100d0963fSdilpreet uint32_t msg_code:8, /* DW1 */ 66200d0963fSdilpreet tag :8, 66300d0963fSdilpreet rid :16; 66400d0963fSdilpreet uint32_t unused[2]; /* DW 2 & 3 */ 66500d0963fSdilpreet } pcie_msg_t; 66600d0963fSdilpreet 66700d0963fSdilpreet #elif defined(_BIT_FIELDS_HTOL) 66800d0963fSdilpreet /* 66900d0963fSdilpreet * PCI Express big-endian common TLP header format 67000d0963fSdilpreet */ 67100d0963fSdilpreet typedef struct pcie_tlp_hdr { 67200d0963fSdilpreet uint32_t rsvd0 :1, 67300d0963fSdilpreet fmt :2, 67400d0963fSdilpreet type :5, 67500d0963fSdilpreet rsvd1 :1, 67600d0963fSdilpreet tc :3, 67700d0963fSdilpreet rsvd2 :4, 678f8d2de6bSjchu td :1, 679f8d2de6bSjchu ep :1, 680f8d2de6bSjchu attr :2, 68100d0963fSdilpreet rsvd3 :2, 682f8d2de6bSjchu len :10; 68300d0963fSdilpreet } pcie_tlp_hdr_t; 68400d0963fSdilpreet 68500d0963fSdilpreet typedef struct pcie_mem64 { 68600d0963fSdilpreet uint32_t rid :16, 68700d0963fSdilpreet tag :8, 68800d0963fSdilpreet lbe :4, 68900d0963fSdilpreet fbe :4; 69000d0963fSdilpreet uint32_t addr1; 69100d0963fSdilpreet uint32_t addr0 :30, 69200d0963fSdilpreet rsvd0 :2; 69300d0963fSdilpreet } pcie_mem64_t; 69400d0963fSdilpreet 69500d0963fSdilpreet typedef struct pcie_memio32 { 69600d0963fSdilpreet uint32_t rid :16, 69700d0963fSdilpreet tag :8, 69800d0963fSdilpreet lbe :4, 69900d0963fSdilpreet fbe :4; 70000d0963fSdilpreet uint32_t addr0 :30, 70100d0963fSdilpreet rsvd0 :2; 70200d0963fSdilpreet } pcie_memio32_t; 70300d0963fSdilpreet 70400d0963fSdilpreet typedef struct pcie_cfg { 70500d0963fSdilpreet uint32_t rid :16, 70600d0963fSdilpreet tag :8, 70700d0963fSdilpreet lbe :4, 70800d0963fSdilpreet fbe :4; 70900d0963fSdilpreet uint32_t bus :8, 71000d0963fSdilpreet dev :5, 71100d0963fSdilpreet func :3, 71200d0963fSdilpreet rsvd0 :4, 71300d0963fSdilpreet extreg :4, 71400d0963fSdilpreet reg :6, 71500d0963fSdilpreet rsvd1 :2; 71600d0963fSdilpreet } pcie_cfg_t; 71700d0963fSdilpreet 71800d0963fSdilpreet typedef struct pcie_cpl { 71900d0963fSdilpreet uint32_t cid :16, 72000d0963fSdilpreet status :3, 72100d0963fSdilpreet bcm :1, 72200d0963fSdilpreet bc :12; 72300d0963fSdilpreet uint32_t rid :16, 72400d0963fSdilpreet tag :8, 72500d0963fSdilpreet rsvd0 :1, 72600d0963fSdilpreet laddr :7; 72700d0963fSdilpreet } pcie_cpl_t; 72800d0963fSdilpreet 72900d0963fSdilpreet /* 73000d0963fSdilpreet * PCI-Express Message Request Header 73100d0963fSdilpreet */ 73200d0963fSdilpreet typedef struct pcie_msg { 733f8d2de6bSjchu uint32_t rid :16, /* DW1 */ 734f8d2de6bSjchu tag :8, 735f8d2de6bSjchu msg_code:8; 736f8d2de6bSjchu uint32_t unused[2]; /* DW 2 & 3 */ 737f8d2de6bSjchu } pcie_msg_t; 73800d0963fSdilpreet #else 73900d0963fSdilpreet #error "bit field not defined" 74000d0963fSdilpreet #endif 741f8d2de6bSjchu 742f8d2de6bSjchu #define PCIE_MSG_CODE_ERR_COR 0x30 743f8d2de6bSjchu #define PCIE_MSG_CODE_ERR_NONFATAL 0x31 744f8d2de6bSjchu #define PCIE_MSG_CODE_ERR_FATAL 0x33 745f8d2de6bSjchu 746f8d2de6bSjchu #ifdef __cplusplus 747f8d2de6bSjchu } 748f8d2de6bSjchu #endif 749f8d2de6bSjchu 750f8d2de6bSjchu #endif /* _SYS_PCIE_H */ 751