1 /* 2 * CDDL HEADER START 3 * 4 * The contents of this file are subject to the terms of the 5 * Common Development and Distribution License (the "License"). 6 * You may not use this file except in compliance with the License. 7 * 8 * You can obtain a copy of the license at usr/src/OPENSOLARIS.LICENSE 9 * or http://www.opensolaris.org/os/licensing. 10 * See the License for the specific language governing permissions 11 * and limitations under the License. 12 * 13 * When distributing Covered Code, include this CDDL HEADER in each 14 * file and include the License file at usr/src/OPENSOLARIS.LICENSE. 15 * If applicable, add the following below this CDDL HEADER, with the 16 * fields enclosed by brackets "[]" replaced with your own identifying 17 * information: Portions Copyright [yyyy] [name of copyright owner] 18 * 19 * CDDL HEADER END 20 */ 21 /* 22 * Copyright 2006 Sun Microsystems, Inc. All rights reserved. 23 * Use is subject to license terms. 24 */ 25 26 #ifndef _SYS_PCIE_H 27 #define _SYS_PCIE_H 28 29 #pragma ident "%Z%%M% %I% %E% SMI" 30 31 #ifdef __cplusplus 32 extern "C" { 33 #endif 34 35 #include <sys/pci.h> 36 37 /* 38 * PCI Express capability registers in PCI configuration space relative to 39 * the PCI Express Capability structure. 40 */ 41 #define PCIE_CAP_ID PCI_CAP_ID 42 #define PCIE_CAP_NEXT_PTR PCI_CAP_NEXT_PTR 43 #define PCIE_PCIECAP 0x02 /* PCI-e Capability Reg */ 44 #define PCIE_DEVCAP 0x04 /* Device Capability */ 45 #define PCIE_DEVCTL 0x08 /* Device Control */ 46 #define PCIE_DEVSTS 0x0A /* Device Status */ 47 #define PCIE_LINKCAP 0x04 /* Link Capability */ 48 #define PCIE_LINKCTL 0x0C /* Link Control */ 49 #define PCIE_LINKSTS 0x10 /* Link Status */ 50 #define PCIE_SLOTCAP 0x14 /* Slot Capability */ 51 #define PCIE_SLOTCTL 0x18 /* Slot Control */ 52 #define PCIE_SLOTSTS 0x1A /* Slot Status */ 53 #define PCIE_ROOTCTL 0x1C /* Root Control */ 54 #define PCIE_ROOTSTS 0x20 /* Root Status */ 55 56 /* 57 * PCI-Express Config Space size 58 */ 59 #define PCIE_CONF_HDR_SIZE 4096 /* PCIe configuration header size */ 60 61 /* 62 * PCI-Express Capabilities Register (2 bytes) 63 */ 64 #define PCIE_PCIECAP_VER_1_0 0x1 /* PCI-E spec 1.0 */ 65 #define PCIE_PCIECAP_VER_MASK 0xF /* Version Mask */ 66 #define PCIE_PCIECAP_DEV_TYPE_PCIE_DEV 0x00 /* PCI-E Endpont Device */ 67 #define PCIE_PCIECAP_DEV_TYPE_PCI_DEV 0x10 /* Leg PCI Endpont Device */ 68 #define PCIE_PCIECAP_DEV_TYPE_ROOT 0x40 /* Root Port of Root Complex */ 69 #define PCIE_PCIECAP_DEV_TYPE_UP 0x50 /* Upstream Port of Switch */ 70 #define PCIE_PCIECAP_DEV_TYPE_DOWN 0x60 /* Downstream Port of Switch */ 71 #define PCIE_PCIECAP_DEV_TYPE_PCIE2PCI 0x70 /* PCI-E to PCI Bridge */ 72 #define PCIE_PCIECAP_DEV_TYPE_PCI2PCIE 0x80 /* PCI to PCI-E Bridge */ 73 #define PCIE_PCIECAP_DEV_TYPE_MASK 0xF0 /* Device/Port Type Mask */ 74 #define PCIE_PCIECAP_SLOT_IMPL 0x100 /* Slot Impl vs Integrated */ 75 #define PCIE_PCIECAP_INT_MSG_NUM 0x3700 /* Interrupt Message Number */ 76 77 /* 78 * Device Capabilities Register (4 bytes) 79 */ 80 #define PCIE_DEVCAP_MAX_PAYLOAD_128 0x0 81 #define PCIE_DEVCAP_MAX_PAYLOAD_256 0x1 82 #define PCIE_DEVCAP_MAX_PAYLOAD_512 0x2 83 #define PCIE_DEVCAP_MAX_PAYLOAD_1024 0x3 84 #define PCIE_DEVCAP_MAX_PAYLOAD_2048 0x4 85 #define PCIE_DEVCAP_MAX_PAYLOAD_4096 0x5 86 #define PCIE_DEVCAP_MAX_PAYLOAD_MASK 0x7 /* Max Payload Size Supported */ 87 88 #define PCIE_DEVCAP_PHTM_FUNC_NONE 0x00 /* No Function # bits used */ 89 #define PCIE_DEVCAP_PHTM_FUNC_ONE 0x08 /* First most sig. bit used */ 90 #define PCIE_DEVCAP_PHTM_FUNC_TWO 0x10 /* First 2 most sig bit used */ 91 #define PCIE_DEVCAP_PHTM_FUNC_THREE 0x18 /* All 3 bits used */ 92 #define PCIE_DEVCAP_PHTM_FUNC_MASK 0x18 /* Phantom Func Supported */ 93 94 #define PCIE_DEVCAP_EXT_TAG_5BIT 0x00 /* 5-Bit Tag Field Supported */ 95 #define PCIE_DEVCAP_EXT_TAG_8BIT 0x20 /* 8-Bit Tag Field Supported */ 96 #define PCIE_DEVCAP_EXT_TAG_MASK 0x20 /* Ext. Tag Field Supported */ 97 98 #define PCIE_DEVCAP_EP_L0S_LAT_MIN 0x000 /* < 64 ns */ 99 #define PCIE_DEVCAP_EP_L0S_LAT_64ns 0x040 /* 64 ns - 128 ns */ 100 #define PCIE_DEVCAP_EP_L0S_LAT_128ns 0x080 /* 128 ns - 256 ns */ 101 #define PCIE_DEVCAP_EP_L0S_LAT_256ns 0x0C0 /* 256 ns - 512 ns */ 102 #define PCIE_DEVCAP_EP_L0S_LAT_512ns 0x100 /* 512 ns - 1 us */ 103 #define PCIE_DEVCAP_EP_L0S_LAT_1us 0x140 /* 1 us - 2 us */ 104 #define PCIE_DEVCAP_EP_L0S_LAT_2us 0x180 /* 2 us - 4 us */ 105 #define PCIE_DEVCAP_EP_L0S_LAT_MAX 0x1C0 /* > 4 us */ 106 #define PCIE_DEVCAP_EP_L0S_LAT_MASK 0x1C0 /* EP L0s Accetable Latency */ 107 108 #define PCIE_DEVCAP_EP_L1_LAT_MIN 0x000 /* < 1 us */ 109 #define PCIE_DEVCAP_EP_L1_LAT_1us 0x140 /* 1 us - 2 us */ 110 #define PCIE_DEVCAP_EP_L1_LAT_2us 0x180 /* 2 us - 4 us */ 111 #define PCIE_DEVCAP_EP_L1_LAT_4us 0x140 /* 4 us - 8 us */ 112 #define PCIE_DEVCAP_EP_L1_LAT_8us 0x180 /* 8 us - 16 us */ 113 #define PCIE_DEVCAP_EP_L1_LAT_16us 0x140 /* 16 us - 32 us */ 114 #define PCIE_DEVCAP_EP_L1_LAT_32us 0x180 /* 32 us - 64 us */ 115 #define PCIE_DEVCAP_EP_L1_LAT_MAX 0x1C0 /* > 64 us */ 116 #define PCIE_DEVCAP_EP_L1_LAT_MASK 0x700 /* EP L1 Accetable Latency */ 117 118 #define PCIE_DEVCAP_ATTN_BUTTON 0x1000 /* Attention Button Present */ 119 #define PCIE_DEVCAP_ATTN_INDICATOR 0x2000 /* Attn Indicator Present */ 120 #define PCIE_DEVCAP_PWR_INDICATOR 0x4000 /* Power Indicator Present */ 121 122 #define PCIE_DEVCAP_PLMT_VAL_SHIFT 18 /* Power Limit Value Shift */ 123 #define PCIE_DEVCAP_PLMT_VAL_MASK 0xFF /* Power Limit Value Mask */ 124 125 #define PCIE_DEVCAP_PLMT_SCL_1_BY_1 0x0000000 /* 1x Scale */ 126 #define PCIE_DEVCAP_PLMT_SCL_1_BY_10 0x4000000 /* 0.1x Scale */ 127 #define PCIE_DEVCAP_PLMT_SCL_1_BY_100 0x8000000 /* 0.01x Scale */ 128 #define PCIE_DEVCAP_PLMT_SCL_1_BY_1000 0xC000000 /* 0.001x Scale */ 129 #define PCIE_DEVCAP_PLMT_SCL_MASK 0xC000000 /* Power Limit Scale */ 130 131 /* 132 * Device Control Register (2 bytes) 133 */ 134 #define PCIE_DEVCTL_CE_REPORTING_EN 0x1 /* Correctable Error Enable */ 135 #define PCIE_DEVCTL_NFE_REPORTING_EN 0x2 /* Non-Fatal Error Enable */ 136 #define PCIE_DEVCTL_FE_REPORTING_EN 0x4 /* Fatal Error Enable */ 137 #define PCIE_DEVCTL_UR_REPORTING_EN 0x8 /* Unsupported Request Enable */ 138 #define PCIE_DEVCTL_RO_EN 0x10 /* Enable Relaxed Ordering */ 139 140 #define PCIE_DEVCTL_MAX_PAYLOAD_128 0x00 141 #define PCIE_DEVCTL_MAX_PAYLOAD_256 0x20 142 #define PCIE_DEVCTL_MAX_PAYLOAD_512 0x40 143 #define PCIE_DEVCTL_MAX_PAYLOAD_1024 0x60 144 #define PCIE_DEVCTL_MAX_PAYLOAD_2048 0x80 145 #define PCIE_DEVCTL_MAX_PAYLOAD_4096 0xA0 146 #define PCIE_DEVCTL_MAX_PAYLOAD_MASK 0xE0 /* Max_Payload_Size */ 147 148 #define PCIE_DEVCTL_EXT_TAG_FIELD_EN 0x100 /* Extended Tag Field Enable */ 149 #define PCIE_DEVCTL_PHTM_FUNC_EN 0x200 /* Phantom Functions Enable */ 150 #define PCIE_DEVCTL_AUX_POWER_PM_EN 0x400 /* Auxiliary Power PM Enable */ 151 #define PCIE_DEVCTL_ENABLE_NO_SNOOP 0x800 /* Enable No Snoop */ 152 153 #define PCIE_DEVCTL_MAX_READ_REQ_128 0x00 154 #define PCIE_DEVCTL_MAX_READ_REQ_256 0x10 155 #define PCIE_DEVCTL_MAX_READ_REQ_512 0x20 156 #define PCIE_DEVCTL_MAX_READ_REQ_1024 0x30 157 #define PCIE_DEVCTL_MAX_READ_REQ_2048 0x40 158 #define PCIE_DEVCTL_MAX_READ_REQ_4096 0x50 159 #define PCIE_DEVCTL_MAX_READ_REQ_MASK 0x7000 /* Max_Read_Request_Size */ 160 161 /* 162 * Device Status Register (2 bytes) 163 */ 164 #define PCIE_DEVSTS_CE_DETECTED 0x1 /* Correctable Error Detected */ 165 #define PCIE_DEVSTS_NFE_DETECTED 0x2 /* Non Fatal Error Detected */ 166 #define PCIE_DEVSTS_FE_DETECTED 0x4 /* Fatal Error Detected */ 167 #define PCIE_DEVSTS_UR_DETECTED 0x8 /* Unsupported Req Detected */ 168 #define PCIE_DEVSTS_AUX_POWER 0x10 /* AUX Power Detected */ 169 #define PCIE_DEVSTS_TRANS_PENDING 0x20 /* Transactions Pending */ 170 171 /* 172 * Link Capability Register (4 bytes) 173 */ 174 #define PCIE_LINKCAP_MAX_SPEED_2_5 0x1 /* 2.5 Gb/s Speed */ 175 #define PCIE_LINKCAP_MAX_SPEED_MASK 0xF /* Maximum Link Speed */ 176 #define PCIE_LINKCAP_MAX_WIDTH_X1 0x010 177 #define PCIE_LINKCAP_MAX_WIDTH_X2 0x020 178 #define PCIE_LINKCAP_MAX_WIDTH_X4 0x040 179 #define PCIE_LINKCAP_MAX_WIDTH_X8 0x080 180 #define PCIE_LINKCAP_MAX_WIDTH_X12 0x0C0 181 #define PCIE_LINKCAP_MAX_WIDTH_X16 0x100 182 #define PCIE_LINKCAP_MAX_WIDTH_X32 0x200 183 #define PCIE_LINKCAP_MAX_WIDTH_MASK 0x3f0 /* Maximum Link Width */ 184 185 #define PCIE_LINKCAP_ASPM_SUP_L0S 0x400 /* L0s Entry Supported */ 186 #define PCIE_LINKCAP_ASPM_SUP_L0S_L1 0xC00 /* L0s abd L1 Supported */ 187 #define PCIE_LINKCAP_ASPM_SUP_MASK 0xC00 /* ASPM Support */ 188 189 #define PCIE_LINKCAP_L0S_EXIT_LAT_MIN 0x0000 /* < 64 ns */ 190 #define PCIE_LINKCAP_L0S_EXIT_LAT_64ns 0x1000 /* 64 ns - 128 ns */ 191 #define PCIE_LINKCAP_L0S_EXIT_LAT_128ns 0x2000 /* 128 ns - 256 ns */ 192 #define PCIE_LINKCAP_L0S_EXIT_LAT_256ns 0x3000 /* 256 ns - 512 ns */ 193 #define PCIE_LINKCAP_L0S_EXIT_LAT_512ns 0x4000 /* 512 ns - 1 us */ 194 #define PCIE_LINKCAP_L0S_EXIT_LAT_1us 0x5000 /* 1 us - 2 us */ 195 #define PCIE_LINKCAP_L0S_EXIT_LAT_2us 0x6000 /* 2 us - 4 us */ 196 #define PCIE_LINKCAP_L0S_EXIT_LAT_MAX 0x7000 /* > 4 us */ 197 #define PCIE_LINKCAP_L0S_EXIT_LAT_MASK 0x7000 /* L0s Exit Latency */ 198 199 #define PCIE_LINKCAP_L1_EXIT_LAT_MIN 0x00000 /* < 1 us */ 200 #define PCIE_LINKCAP_L1_EXIT_LAT_1us 0x08000 /* 1 us - 2 us */ 201 #define PCIE_LINKCAP_L1_EXIT_LAT_2us 0x10000 /* 2 us - 4 us */ 202 #define PCIE_LINKCAP_L1_EXIT_LAT_4us 0x18000 /* 4 us - 8 us */ 203 #define PCIE_LINKCAP_L1_EXIT_LAT_8us 0x20000 /* 8 us - 16 us */ 204 #define PCIE_LINKCAP_L1_EXIT_LAT_16us 0x28000 /* 16 us - 32 us */ 205 #define PCIE_LINKCAP_L1_EXIT_LAT_32us 0x30000 /* 32 us - 64 us */ 206 #define PCIE_LINKCAP_L1_EXIT_LAT_MAX 0x38000 /* > 64 us */ 207 #define PCIE_LINKCAP_L1_EXIT_LAT_MASK 0x38000 /* L1 Exit Latency */ 208 209 /* PCIe v1.1 spec based */ 210 #define PCIE_LINKCAP_DLL_ACTIVE_REP_CAPABLE 0x100000 /* DLL Active */ 211 /* Capable bit */ 212 213 #define PCIE_LINKCAP_PORT_NUMBER 0xF0000000 /* Port Number */ 214 215 /* 216 * Link Control Register (2 bytes) 217 */ 218 #define PCIE_LINKCTL_ASPM_CTL_DIS 0x0 /* ASPM Disable */ 219 #define PCIE_LINKCTL_ASPM_CTL_L0S 0x1 /* ASPM L0s only */ 220 #define PCIE_LINKCTL_ASPM_CTL_L1 0x2 /* ASPM L1 only */ 221 #define PCIE_LINKCTL_ASPM_CTL_L0S_L1 0x3 /* ASPM L0s and L1 only */ 222 #define PCIE_LINKCTL_ASPM_CTL_MASK 0x3 /* ASPM Control */ 223 224 #define PCIE_LINKCTL_RCB_64_BYTE 0x0 /* 64 Byte */ 225 #define PCIE_LINKCTL_RCB_128_BYTE 0x8 /* 128 Byte */ 226 #define PCIE_LINKCTL_RCB_MASK 0x8 /* Read Completion Boundary */ 227 228 #define PCIE_LINKCTL_LINK_DISABLE 0x10 /* Link Disable */ 229 #define PCIE_LINKCTL_RETRAIN_LINK 0x20 /* Retrain Link */ 230 #define PCIE_LINKCTL_COMMON_CLK_CFG 0x40 /* Common Clock Configuration */ 231 #define PCIE_LINKCTL_EXT_SYNCH 0x80 /* Extended Synch */ 232 233 /* 234 * Link Status Register (2 bytes) 235 */ 236 #define PCIE_LINKSTS_SPEED_2_5 0x1 /* Link Speed */ 237 #define PCIE_LINKSTS_SPEED_MASK 0xF /* Link Speed */ 238 239 #define PCIE_LINKSTS_NEG_WIDTH_X1 0x010 240 #define PCIE_LINKSTS_NEG_WIDTH_X2 0x020 241 #define PCIE_LINKSTS_NEG_WIDTH_X4 0x040 242 #define PCIE_LINKSTS_NEG_WIDTH_X8 0x080 243 #define PCIE_LINKSTS_NEG_WIDTH_X12 0x0C0 244 #define PCIE_LINKSTS_NEG_WIDTH_X16 0x100 245 #define PCIE_LINKSTS_NEG_WIDTH_X32 0x200 246 #define PCIE_LINKSTS_NEG_WIDTH_MASK 0x3F0 /* Negotiated Link Width */ 247 248 #define PCIE_LINKSTS_TRAINING_ERROR 0x400 /* Training Error */ 249 #define PCIE_LINKSTS_LINK_TRAINING 0x800 /* Link Training */ 250 #define PCIE_LINKSTS_SLOT_CLK_CFG 0x1000 /* Slot Clock Configuration */ 251 252 /* PCIe v1.1 spec based */ 253 #define PCIE_LINKSTS_DLL_LINK_ACTIVE 0x2000 /* DLL Link Active */ 254 255 /* 256 * Slot Capability Register (4 bytes) 257 */ 258 #define PCIE_SLOTCAP_ATTN_BUTTON 0x1 /* Attention Button Present */ 259 #define PCIE_SLOTCAP_POWER_CONTROLLER 0x2 /* Power Controller Present */ 260 #define PCIE_SLOTCAP_MRL_SENSOR 0x4 /* MRL Sensor Present */ 261 #define PCIE_SLOTCAP_ATTN_INDICATOR 0x8 /* Attn Indicator Present */ 262 #define PCIE_SLOTCAP_PWR_INDICATOR 0x10 /* Power Indicator Present */ 263 #define PCIE_SLOTCAP_HP_SURPRISE 0x20 /* Hot-Plug Surprise */ 264 #define PCIE_SLOTCAP_HP_CAPABLE 0x40 /* Hot-Plug Capable */ 265 266 #define PCIE_SLOTCAP_PLMT_VAL_SHIFT 7 /* Slot Pwr Limit Value Shift */ 267 #define PCIE_SLOTCAP_PLMT_VAL_MASK 0xFF /* Slot Pwr Limit Value */ 268 269 #define PCIE_SLOTCAP_PLMT_SCL_1_BY_1 0x00000 /* 1x Scale */ 270 #define PCIE_SLOTCAP_PLMT_SCL_1_BY_10 0x08000 /* 0.1x Scale */ 271 #define PCIE_SLOTCAP_PLMT_SCL_1_BY_100 0x10000 /* 0.01x Scale */ 272 #define PCIE_SLOTCAP_PLMT_SCL_1_BY_1000 0x18000 /* 0.001x Scale */ 273 #define PCIE_SLOTCAP_PLMT_SCL_MASK 0x18000 /* Slot Power Limit Scale */ 274 #define PCIE_SLOTCAP_EMI_LOCK_PRESENT 0x20000 /* EMI Lock Present */ 275 #define PCIE_SLOTCAP_NO_CMD_COMP_SUPP 0x40000 /* No Command Comp. Supported */ 276 277 #define PCIE_SLOTCAP_PHY_SLOT_NUM_SHIFT 19 /* Physical Slot Num Shift */ 278 #define PCIE_SLOTCAP_PHY_SLOT_NUM_MASK 0x1FFF /* Physical Slot Num Mask */ 279 280 #define PCIE_SLOTCAP_PHY_SLOT_NUM(reg) \ 281 (((reg) >> PCIE_SLOTCAP_PHY_SLOT_NUM_SHIFT) & \ 282 PCIE_SLOTCAP_PHY_SLOT_NUM_MASK) 283 284 /* 285 * Slot Control Register (2 bytes) 286 */ 287 #define PCIE_SLOTCTL_ATTN_BTN_EN 0x1 /* Attn Button Pressed Enable */ 288 #define PCIE_SLOTCTL_PWR_FAULT_EN 0x2 /* Pwr Fault Detected Enable */ 289 #define PCIE_SLOTCTL_MRL_SENSOR_EN 0x4 /* MRL Sensor Changed Enable */ 290 #define PCIE_SLOTCTL_PRESENCE_CHANGE_EN 0x8 /* Presence Detect Changed En */ 291 #define PCIE_SLOTCTL_CMD_INTR_EN 0x10 /* CMD Completed Interrupt En */ 292 #define PCIE_SLOTCTL_HP_INTR_EN 0x20 /* Hot-Plug Interrupt Enable */ 293 #define PCIE_SLOTCTL_PWR_CONTROL 0x0400 /* Power controller Control */ 294 #define PCIE_SLOTCTL_EMI_LOCK_CONTROL 0x0800 /* EMI Lock control */ 295 #define PCIE_SLOTCTL_DLL_STATE_EN 0x1000 /* DLL State Changed En */ 296 #define PCIE_SLOTCTL_ATTN_INDICATOR_MASK 0x00C0 /* Attn Indicator mask */ 297 #define PCIE_SLOTCTL_PWR_INDICATOR_MASK 0x0300 /* Power Indicator mask */ 298 299 /* State values for the Power and Attention Indicators */ 300 #define PCIE_SLOTCTL_INDICATOR_STATE_ON 0x1 /* indicator ON */ 301 #define PCIE_SLOTCTL_INDICATOR_STATE_BLINK 0x2 /* indicator BLINK */ 302 #define PCIE_SLOTCTL_INDICATOR_STATE_OFF 0x3 /* indicator OFF */ 303 304 /* 305 * Macros to set/get the state of Power and Attention Indicators 306 * in the PCI Express Slot Control Register. 307 */ 308 #define pcie_slotctl_pwr_indicator_get(reg) \ 309 (((reg) & PCIE_SLOTCTL_PWR_INDICATOR_MASK) >> 8) 310 #define pcie_slotctl_attn_indicator_get(ctrl) \ 311 (((ctrl) & PCIE_SLOTCTL_ATTN_INDICATOR_MASK) >> 6) 312 #define pcie_slotctl_attn_indicator_set(ctrl, v)\ 313 (((ctrl) & ~PCIE_SLOTCTL_ATTN_INDICATOR_MASK) | ((v) << 6)) 314 #define pcie_slotctl_pwr_indicator_set(ctrl, v)\ 315 (((ctrl) & ~PCIE_SLOTCTL_PWR_INDICATOR_MASK) | ((v) << 8)) 316 317 /* 318 * Slot Status register (2 bytes) 319 */ 320 #define PCIE_SLOTSTS_ATTN_BTN_PRESSED 0x1 /* Attention Button Pressed */ 321 #define PCIE_SLOTSTS_PWR_FAULT_DETECTED 0x2 /* Power Fault Detected */ 322 #define PCIE_SLOTSTS_MRL_SENSOR_CHANGED 0x4 /* MRL Sensor Changed */ 323 #define PCIE_SLOTSTS_PRESENCE_CHANGED 0x8 /* Presence Detect Changed */ 324 #define PCIE_SLOTSTS_COMMAND_COMPLETED 0x10 /* Command Completed */ 325 #define PCIE_SLOTSTS_MRL_SENSOR_OPEN 0x20 /* MRL Sensor Open */ 326 #define PCIE_SLOTSTS_PRESENCE_DETECTED 0x40 /* Card Present in slot */ 327 #define PCIE_SLOTSTS_EMI_LOCK_SET 0x0080 /* EMI Lock set */ 328 #define PCIE_SLOTSTS_DLL_STATE_CHANGED 0x0100 /* DLL State Changed */ 329 330 /* 331 * Root Control Register (2 bytes) 332 */ 333 #define PCIE_ROOTCTL_SYS_ERR_ON_CE_EN 0x1 /* Sys Err on Cor Err Enable */ 334 #define PCIE_ROOTCTL_SYS_ERR_ON_NFE_EN 0x2 /* Sys Err on NF Err Enable */ 335 #define PCIE_ROOTCTL_SYS_ERR_ON_FE_EN 0x4 /* Sys Err on Fatal Err En */ 336 #define PCIE_ROOTCTL_PME_INTERRUPT_EN 0x8 /* PME Interrupt Enable */ 337 338 /* 339 * Root Status Register (4 bytes) 340 */ 341 #define PCIE_ROOTSTS_PME_REQ_ID_SHIFT 0 /* PME Requestor ID */ 342 #define PCIE_ROOTSTS_PME_REQ_ID_MASK 0xFFFF /* PME Requestor ID */ 343 344 #define PCIE_ROOTSTS_PME_STATUS 0x10000 /* PME Status */ 345 #define PCIE_ROOTSTS_PME_PENDING 0x20000 /* PME Pending */ 346 347 348 /* 349 * PCI-Express Enhanced Capabilities Link Entry Bit Offsets 350 */ 351 #define PCIE_EXT_CAP 0x100 /* Base Address of Ext Cap */ 352 353 #define PCIE_EXT_CAP_ID_SHIFT 0 /* PCI-e Ext Cap ID */ 354 #define PCIE_EXT_CAP_ID_MASK 0xFFFF 355 #define PCIE_EXT_CAP_VER_SHIFT 16 /* PCI-e Ext Cap Ver */ 356 #define PCIE_EXT_CAP_VER_MASK 0xF 357 #define PCIE_EXT_CAP_NEXT_PTR_SHIFT 20 /* PCI-e Ext Cap Next Ptr */ 358 #define PCIE_EXT_CAP_NEXT_PTR_MASK 0xFFF 359 360 #define PCIE_EXT_CAP_NEXT_PTR_NULL 0x0 361 362 /* 363 * PCI-Express Enhanced Capability Identifier Values 364 */ 365 #define PCIE_EXT_CAP_ID_AER 0x1 /* Advanced Error Handling */ 366 #define PCIE_EXT_CAP_ID_VC 0x2 /* Virtual Channel */ 367 #define PCIE_EXT_CAP_ID_SER 0x3 /* Serial Number */ 368 #define PCIE_EXT_CAP_ID_PWR_BUDGET 0x4 /* Power Budgeting */ 369 370 /* 371 * PCI-Express Advanced Error Reporting Extended Capability Offsets 372 */ 373 #define PCIE_AER_CAP 0x0 /* Enhanced Capability Header */ 374 #define PCIE_AER_UCE_STS 0x4 /* Uncorrectable Error Status */ 375 #define PCIE_AER_UCE_MASK 0x8 /* Uncorrectable Error Mask */ 376 #define PCIE_AER_UCE_SERV 0xc /* Uncor Error Severity */ 377 #define PCIE_AER_CE_STS 0x10 /* Correctable Error Status */ 378 #define PCIE_AER_CE_MASK 0x14 /* Correctable Error Mask */ 379 #define PCIE_AER_CTL 0x18 /* AER Capability & Control */ 380 #define PCIE_AER_HDR_LOG 0x1c /* Header Log */ 381 382 /* Root Ports Only */ 383 #define PCIE_AER_RE_CMD 0x2c /* Root Error Command */ 384 #define PCIE_AER_RE_STS 0x30 /* Root Error Status */ 385 #define PCIE_AER_CE_SRC_ID 0x34 /* Error Source ID */ 386 #define PCIE_AER_ERR_SRC_ID 0x36 /* Error Source ID */ 387 388 /* Bridges Only */ 389 #define PCIE_AER_SUCE_STS 0x2c /* Secondary UCE Status */ 390 #define PCIE_AER_SUCE_MASK 0x30 /* Secondary UCE Mask */ 391 #define PCIE_AER_SUCE_SERV 0x34 /* Secondary UCE Severity */ 392 #define PCIE_AER_SCTL 0x38 /* Secondary Cap & Ctl */ 393 #define PCIE_AER_SHDR_LOG 0x3c /* Secondary Header Log */ 394 395 /* 396 * AER Uncorrectable Error Status/Mask/Severity Register 397 */ 398 #define PCIE_AER_UCE_TRAINING 0x0 /* Training Error Status */ 399 #define PCIE_AER_UCE_DLP 0x10 /* Data Link Protocol Error */ 400 #define PCIE_AER_UCE_PTLP 0x1000 /* Poisoned TLP Status */ 401 #define PCIE_AER_UCE_FCP 0x2000 /* Flow Control Protocol Sts */ 402 #define PCIE_AER_UCE_TO 0x4000 /* Completion Timeout Status */ 403 #define PCIE_AER_UCE_CA 0x8000 /* Completer Abort Status */ 404 #define PCIE_AER_UCE_UC 0x10000 /* Unexpected Completion Sts */ 405 #define PCIE_AER_UCE_RO 0x20000 /* Receiver Overflow Status */ 406 #define PCIE_AER_UCE_MTLP 0x40000 /* Malformed TLP Status */ 407 #define PCIE_AER_UCE_ECRC 0x80000 /* ECRC Error Status */ 408 #define PCIE_AER_UCE_UR 0x100000 /* Unsupported Req */ 409 #define PCIE_AER_UCE_BITS (PCIE_AER_UCE_TRAINING | \ 410 PCIE_AER_UCE_DLP | PCIE_AER_UCE_PTLP | PCIE_AER_UCE_FCP | \ 411 PCIE_AER_UCE_TO | PCIE_AER_UCE_CA | PCIE_AER_UCE_UC | PCIE_AER_UCE_RO | \ 412 PCIE_AER_UCE_MTLP | PCIE_AER_UCE_ECRC | PCIE_AER_UCE_UR) 413 414 /* 415 * AER Correctable Error Status/Mask Register 416 */ 417 #define PCIE_AER_CE_RECEIVER_ERR 0x1 /* Receiver Error Status */ 418 #define PCIE_AER_CE_BAD_TLP 0x40 /* Bad TLP Status */ 419 #define PCIE_AER_CE_BAD_DLLP 0x80 /* Bad DLLP Status */ 420 #define PCIE_AER_CE_REPLAY_ROLLOVER 0x100 /* REPLAY_NUM Rollover Status */ 421 #define PCIE_AER_CE_REPLAY_TO 0x1000 /* Replay Timer Timeout Sts */ 422 #define PCIE_AER_CE_BITS (PCIE_AER_CE_RECEIVER_ERR | \ 423 PCIE_AER_CE_BAD_TLP | PCIE_AER_CE_BAD_DLLP | PCIE_AER_CE_REPLAY_ROLLOVER | \ 424 PCIE_AER_CE_REPLAY_TO) 425 426 /* 427 * AER Capability & Control 428 */ 429 #define PCIE_AER_CTL_FST_ERR_PTR_MASK 0x1F /* First Error Pointer */ 430 #define PCIE_AER_CTL_ECRC_GEN_CAP 0x20 /* ECRC Generation Capable */ 431 #define PCIE_AER_CTL_ECRC_GEN_ENA 0x40 /* ECRC Generation Enable */ 432 #define PCIE_AER_CTL_ECRC_CHECK_CAP 0x80 /* ECRC Check Capable */ 433 #define PCIE_AER_CTL_ECRC_CHECK_ENA 0x100 /* ECRC Check Enable */ 434 435 /* 436 * AER Root Command Register 437 */ 438 #define PCIE_AER_RE_CMD_CE_REP_EN 0x1 /* Correctable Error Enable */ 439 #define PCIE_AER_RE_CMD_NFE_REP_EN 0x2 /* Non-Fatal Error Enable */ 440 #define PCIE_AER_RE_CMD_FE_REP_EN 0x4 /* Fatal Error Enable */ 441 442 /* 443 * AER Root Error Status Register 444 */ 445 #define PCIE_AER_RE_STS_CE_RCVD 0x1 /* ERR_COR Received */ 446 #define PCIE_AER_RE_STS_MUL_CE_RCVD 0x2 /* Multiple ERR_COR Received */ 447 #define PCIE_AER_RE_STS_FE_NFE_RCVD 0x4 /* FATAL/NON-FATAL Received */ 448 #define PCIE_AER_RE_STS_MUL_FE_NFE_RCVD 0x8 /* Multiple ERR_F/NF Received */ 449 #define PCIE_AER_RE_STS_FIRST_UC_FATAL 0x10 /* First Uncorrectable Fatal */ 450 #define PCIE_AER_RE_STS_NFE_MSGS_RCVD 0x20 /* Non-Fatal Error Msgs Rcvd */ 451 #define PCIE_AER_RE_STS_FE_MSGS_RCVD 0x40 /* Fatal Error Messages Rcvd */ 452 453 #define PCIE_AER_RE_STS_MSG_NUM_SHIFT 27 /* Offset of Intr Msg Number */ 454 #define PCIE_AER_RE_STS_MSG_NUM_MASK 0x1F /* Intr Msg Number Mask */ 455 456 /* 457 * AER Error Source Identification Register 458 */ 459 #define PCIE_AER_ERR_SRC_ID_CE_SHIFT 0 /* ERR_COR Source ID */ 460 #define PCIE_AER_ERR_SRC_ID_CE_MASK 0xFFFF 461 #define PCIE_AER_ERR_SRC_ID_UE_SHIFT 16 /* ERR_FATAL/NONFATAL Src ID */ 462 #define PCIE_AER_ERR_SRC_ID_UE_MASK 0xFFF 463 464 /* 465 * AER Secondary Uncorrectable Error Register 466 */ 467 #define PCIE_AER_SUCE_TA_ON_SC 0x1 /* Target Abort on Split Comp */ 468 #define PCIE_AER_SUCE_MA_ON_SC 0x2 /* Master Abort on Split Comp */ 469 #define PCIE_AER_SUCE_RCVD_TA 0x4 /* Received Target Abort */ 470 #define PCIE_AER_SUCE_RCVD_MA 0x8 /* Received Master Abort */ 471 #define PCIE_AER_SUCE_USC_ERR 0x20 /* Unexpected Split Comp Err */ 472 #define PCIE_AER_SUCE_USC_MSG_DATA_ERR 0x40 /* USC Message Data Error */ 473 #define PCIE_AER_SUCE_UC_DATA_ERR 0x80 /* Uncorrectable Data Error */ 474 #define PCIE_AER_SUCE_UC_ATTR_ERR 0x100 /* UC Attribute Err */ 475 #define PCIE_AER_SUCE_UC_ADDR_ERR 0x200 /* Uncorrectable Address Err */ 476 #define PCIE_AER_SUCE_TIMER_EXPIRED 0x400 /* Delayed xtion discard */ 477 #define PCIE_AER_SUCE_PERR_ASSERT 0x800 /* PERR Assertion Detected */ 478 #define PCIE_AER_SUCE_SERR_ASSERT 0x1000 /* SERR Assertion Detected */ 479 #define PCIE_AER_SUCE_INTERNAL_ERR 0x2000 /* Internal Bridge Err Detect */ 480 #define PCIE_AER_SUCE_BITS (PCIE_AER_SUCE_TA_ON_SC | \ 481 PCIE_AER_SUCE_MA_ON_SC | PCIE_AER_SUCE_RCVD_TA | PCIE_AER_SUCE_RCVD_MA | \ 482 PCIE_AER_SUCE_USC_ERR | PCIE_AER_SUCE_USC_MSG_DATA_ERR | \ 483 PCIE_AER_SUCE_UC_DATA_ERR | PCIE_AER_SUCE_UC_ATTR_ERR | \ 484 PCIE_AER_SUCE_UC_ADDR_ERR | PCIE_AER_SUCE_TIMER_EXPIRED | \ 485 PCIE_AER_SUCE_PERR_ASSERT | PCIE_AER_SUCE_SERR_ASSERT | \ 486 PCIE_AER_SUCE_INTERNAL_ERR) 487 488 /* 489 * AER Secondary Capability & Control 490 */ 491 #define PCIE_AER_SCTL_FST_ERR_PTR_MASK 0x1F /* First Error Pointer */ 492 493 /* 494 * AER Secondary Headers 495 * The Secondary Header Logs is 4 DW long. 496 * The first 2 DW are split into 3 sections 497 * o Transaction Attribute 498 * o Transaction Command Lower 499 * o Transaction Command Higher 500 * The last 2 DW is the Transaction Address 501 */ 502 #define PCIE_AER_SHDR_LOG_ATTR_MASK 0xFFFFFFFFF 503 #define PCIE_AER_SHDR_LOG_CMD_LOW_MASK 0xF000000000 504 #define PCIE_AER_SHDR_LOG_CMD_HIGH_MASK 0xF0000000000 505 #define PCIE_AER_SHDR_LOG_ADDR_MASK 0xFFFFFFFFFFFFFFFF 506 507 /* 508 * PCI-E Common TLP Header Fields 509 */ 510 #define PCIE_TLP_FMT_3DW 0x00 511 #define PCIE_TLP_FMT_4DW 0x20 512 #define PCIE_TLP_FMT_3DW_DATA 0x40 513 #define PCIE_TLP_FMT_4DW_DATA 0x60 514 515 #define PCIE_TLP_TYPE_MEM 0x0 516 #define PCIE_TLP_TYPE_MEMLK 0x1 517 #define PCIE_TLP_TYPE_IO 0x2 518 #define PCIE_TLP_TYPE_CFG0 0x4 519 #define PCIE_TLP_TYPE_CFG1 0x5 520 #define PCIE_TLP_TYPE_MSG 0x10 521 #define PCIE_TLP_TYPE_CPL 0xA 522 #define PCIE_TLP_TYPE_CPLLK 0xB 523 #define PCIE_TLP_TYPE_MSI 0x18 524 525 #define PCIE_TLP_MRD3 (PCIE_TLP_FMT_3DW | PCIE_TLP_TYPE_MEM) 526 #define PCIE_TLP_MRD4 (PCIE_TLP_FMT_4DW | PCIE_TLP_TYPE_MEM) 527 #define PCIE_TLP_MRDLK3 (PCIE_TLP_FMT_3DW | PCIE_TLP_TYPE_MEMLK) 528 #define PCIE_TLP_MRDLK4 (PCIE_TLP_FMT_4DW | PCIE_TLP_TYPE_MEMLK) 529 #define PCIE_TLP_MRDWR3 (PCIE_TLP_FMT_3DW_DATA | PCIE_TLP_TYPE_MEM) 530 #define PCIE_TLP_MRDWR4 (PCIE_TLP_FMT_4DW_DATA | PCIE_TLP_TYPE_MEM) 531 #define PCIE_TLP_IORD (PCIE_TLP_FMT_3DW | PCIE_TLP_TYPE_IO) 532 #define PCIE_TLP_IOWR (PCIE_TLP_FMT_3DW_DATA | PCIE_TLP_TYPE_IO) 533 #define PCIE_TLP_CFGRD0 (PCIE_TLP_FMT_3DW | PCIE_TLP_TYPE_CFG0) 534 #define PCIE_TLP_CFGWR0 (PCIE_TLP_FMT_3DW_DATA | PCIE_TLP_TYPE_CFG0) 535 #define PCIE_TLP_CFGRD1 (PCIE_TLP_FMT_3DW | PCIE_TLP_TYPE_CFG1) 536 #define PCIE_TLP_CFGWR1 (PCIE_TLP_FMT_3DW_DATA | PCIE_TLP_TYPE_CFG1) 537 #define PCIE_TLP_MSG (PCIE_TLP_FMT_4DW | PCIE_TLP_TYPE_MSG) 538 #define PCIE_TLP_MSGD (PCIE_TLP_FMT_4DW_DATA | PCIE_TLP_TYPE_MSG) 539 #define PCIE_TLP_CPL (PCIE_TLP_FMT_3DW | PCIE_TLP_TYPE_CPL) 540 #define PCIE_TLP_CPLD (PCIE_TLP_FMT_3DW_DATA | PCIE_TLP_TYPE_CPL) 541 #define PCIE_TLP_CPLLK (PCIE_TLP_FMT_3DW | PCIE_TLP_TYPE_CPLLK) 542 #define PCIE_TLP_CPLDLK (PCIE_TLP_FMT_3DW_DATA | PCIE_TLP_TYPE_CPLLK) 543 #define PCIE_TLP_MSI32 (PCIE_TLP_FMT_3DW_DATA | PCIE_TLP_TYPE_MSI) 544 #define PCIE_TLP_MSI64 (PCIE_TLP_FMT_4DW_DATA | PCIE_TLP_TYPE_MSI) 545 546 typedef uint16_t pcie_req_id_t; 547 548 #define PCIE_REQ_ID_BUS_SHIFT 8 549 #define PCIE_REQ_ID_BUS_MASK 0xFF00 550 #define PCIE_REQ_ID_DEV_SHIFT 3 551 #define PCIE_REQ_ID_DEV_MASK 0x00F1 552 #define PCIE_REQ_ID_FUNC_SHIFT 0 553 #define PCIE_REQ_ID_FUNC_MASK 0x0007 554 555 /* 556 * PCI-Express Message Request Header 557 */ 558 typedef struct pcie_msg { 559 uint32_t rsvd1 :16, /* DW0 */ 560 td :1, 561 ep :1, 562 attr :2, 563 rsvd2 :2, 564 len :10; 565 uint32_t rid :16, /* DW1 */ 566 tag :8, 567 msg_code:8; 568 uint32_t unused[2]; /* DW 2 & 3 */ 569 } pcie_msg_t; 570 571 #define PCIE_MSG_CODE_ERR_COR 0x30 572 #define PCIE_MSG_CODE_ERR_NONFATAL 0x31 573 #define PCIE_MSG_CODE_ERR_FATAL 0x33 574 575 /* 576 * Exported PCI-express property names 577 */ 578 #define SAVED_PCIEX_CAP_REG "pciex-cap-reg" 579 #define SAVED_PCIEX_SLOTCAP_REG "pciex-slotcap-reg" 580 581 #ifdef __cplusplus 582 } 583 #endif 584 585 #endif /* _SYS_PCIE_H */ 586