xref: /freebsd/sys/dev/hifn/hifn7751.c (revision b7c4858f1e6ac3a844a61a80b010f2f1b50a880d)
16d161891SSam Leffler /* $FreeBSD$ */
26d161891SSam Leffler /*	$OpenBSD: hifn7751.c,v 1.120 2002/05/17 00:33:34 deraadt Exp $	*/
36d161891SSam Leffler 
46d161891SSam Leffler /*
56d161891SSam Leffler  * Invertex AEON / Hifn 7751 driver
66d161891SSam Leffler  * Copyright (c) 1999 Invertex Inc. All rights reserved.
76d161891SSam Leffler  * Copyright (c) 1999 Theo de Raadt
86d161891SSam Leffler  * Copyright (c) 2000-2001 Network Security Technologies, Inc.
96d161891SSam Leffler  *			http://www.netsec.net
106d161891SSam Leffler  *
116d161891SSam Leffler  * This driver is based on a previous driver by Invertex, for which they
126d161891SSam Leffler  * requested:  Please send any comments, feedback, bug-fixes, or feature
136d161891SSam Leffler  * requests to software@invertex.com.
146d161891SSam Leffler  *
156d161891SSam Leffler  * Redistribution and use in source and binary forms, with or without
166d161891SSam Leffler  * modification, are permitted provided that the following conditions
176d161891SSam Leffler  * are met:
186d161891SSam Leffler  *
196d161891SSam Leffler  * 1. Redistributions of source code must retain the above copyright
206d161891SSam Leffler  *   notice, this list of conditions and the following disclaimer.
216d161891SSam Leffler  * 2. Redistributions in binary form must reproduce the above copyright
226d161891SSam Leffler  *   notice, this list of conditions and the following disclaimer in the
236d161891SSam Leffler  *   documentation and/or other materials provided with the distribution.
246d161891SSam Leffler  * 3. The name of the author may not be used to endorse or promote products
256d161891SSam Leffler  *   derived from this software without specific prior written permission.
266d161891SSam Leffler  *
276d161891SSam Leffler  * THIS SOFTWARE IS PROVIDED BY THE AUTHOR ``AS IS'' AND ANY EXPRESS OR
286d161891SSam Leffler  * IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE IMPLIED WARRANTIES
296d161891SSam Leffler  * OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE ARE DISCLAIMED.
306d161891SSam Leffler  * IN NO EVENT SHALL THE AUTHOR BE LIABLE FOR ANY DIRECT, INDIRECT,
316d161891SSam Leffler  * INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT
326d161891SSam Leffler  * NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE,
336d161891SSam Leffler  * DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY
346d161891SSam Leffler  * THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
356d161891SSam Leffler  * (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF
366d161891SSam Leffler  * THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
376d161891SSam Leffler  *
386d161891SSam Leffler  * Effort sponsored in part by the Defense Advanced Research Projects
396d161891SSam Leffler  * Agency (DARPA) and Air Force Research Laboratory, Air Force
406d161891SSam Leffler  * Materiel Command, USAF, under agreement number F30602-01-2-0537.
416d161891SSam Leffler  *
426d161891SSam Leffler  */
436d161891SSam Leffler 
446d161891SSam Leffler /*
456d161891SSam Leffler  * Driver for the Hifn 7751 encryption processor.
466d161891SSam Leffler  */
47b7c4858fSSam Leffler #include "opt_hifn.h"
486d161891SSam Leffler 
496d161891SSam Leffler #include <sys/param.h>
506d161891SSam Leffler #include <sys/systm.h>
516d161891SSam Leffler #include <sys/proc.h>
526d161891SSam Leffler #include <sys/errno.h>
536d161891SSam Leffler #include <sys/malloc.h>
546d161891SSam Leffler #include <sys/kernel.h>
556d161891SSam Leffler #include <sys/mbuf.h>
566d161891SSam Leffler #include <sys/lock.h>
576d161891SSam Leffler #include <sys/mutex.h>
586d161891SSam Leffler #include <sys/sysctl.h>
596d161891SSam Leffler 
606d161891SSam Leffler #include <vm/vm.h>
616d161891SSam Leffler #include <vm/pmap.h>
626d161891SSam Leffler 
636d161891SSam Leffler #include <machine/clock.h>
646d161891SSam Leffler #include <machine/bus.h>
656d161891SSam Leffler #include <machine/resource.h>
666d161891SSam Leffler #include <sys/bus.h>
676d161891SSam Leffler #include <sys/rman.h>
686d161891SSam Leffler 
696d161891SSam Leffler #include <opencrypto/cryptodev.h>
706d161891SSam Leffler #include <sys/random.h>
716d161891SSam Leffler 
726d161891SSam Leffler #include <pci/pcivar.h>
736d161891SSam Leffler #include <pci/pcireg.h>
74b7c4858fSSam Leffler 
75b7c4858fSSam Leffler #ifdef HIFN_RNDTEST
76b7c4858fSSam Leffler #include <dev/rndtest/rndtest.h>
77b7c4858fSSam Leffler #endif
786d161891SSam Leffler #include <dev/hifn/hifn7751reg.h>
796d161891SSam Leffler #include <dev/hifn/hifn7751var.h>
806d161891SSam Leffler 
816d161891SSam Leffler /*
826d161891SSam Leffler  * Prototypes and count for the pci_device structure
836d161891SSam Leffler  */
846d161891SSam Leffler static	int hifn_probe(device_t);
856d161891SSam Leffler static	int hifn_attach(device_t);
866d161891SSam Leffler static	int hifn_detach(device_t);
876d161891SSam Leffler static	int hifn_suspend(device_t);
886d161891SSam Leffler static	int hifn_resume(device_t);
896d161891SSam Leffler static	void hifn_shutdown(device_t);
906d161891SSam Leffler 
916d161891SSam Leffler static device_method_t hifn_methods[] = {
926d161891SSam Leffler 	/* Device interface */
936d161891SSam Leffler 	DEVMETHOD(device_probe,		hifn_probe),
946d161891SSam Leffler 	DEVMETHOD(device_attach,	hifn_attach),
956d161891SSam Leffler 	DEVMETHOD(device_detach,	hifn_detach),
966d161891SSam Leffler 	DEVMETHOD(device_suspend,	hifn_suspend),
976d161891SSam Leffler 	DEVMETHOD(device_resume,	hifn_resume),
986d161891SSam Leffler 	DEVMETHOD(device_shutdown,	hifn_shutdown),
996d161891SSam Leffler 
1006d161891SSam Leffler 	/* bus interface */
1016d161891SSam Leffler 	DEVMETHOD(bus_print_child,	bus_generic_print_child),
1026d161891SSam Leffler 	DEVMETHOD(bus_driver_added,	bus_generic_driver_added),
1036d161891SSam Leffler 
1046d161891SSam Leffler 	{ 0, 0 }
1056d161891SSam Leffler };
1066d161891SSam Leffler static driver_t hifn_driver = {
1076d161891SSam Leffler 	"hifn",
1086d161891SSam Leffler 	hifn_methods,
1096d161891SSam Leffler 	sizeof (struct hifn_softc)
1106d161891SSam Leffler };
1116d161891SSam Leffler static devclass_t hifn_devclass;
1126d161891SSam Leffler 
1136d161891SSam Leffler DRIVER_MODULE(hifn, pci, hifn_driver, hifn_devclass, 0, 0);
114f544a528SMark Murray MODULE_DEPEND(hifn, crypto, 1, 1, 1);
115b7c4858fSSam Leffler #ifdef HIFN_RNDTEST
116b7c4858fSSam Leffler MODULE_DEPEND(hifn, rndtest, 1, 1, 1);
117b7c4858fSSam Leffler #endif
1186d161891SSam Leffler 
1196d161891SSam Leffler static	void hifn_reset_board(struct hifn_softc *, int);
1206d161891SSam Leffler static	void hifn_reset_puc(struct hifn_softc *);
1216d161891SSam Leffler static	void hifn_puc_wait(struct hifn_softc *);
1226d161891SSam Leffler static	int hifn_enable_crypto(struct hifn_softc *);
1236d161891SSam Leffler static	void hifn_set_retry(struct hifn_softc *sc);
1246d161891SSam Leffler static	void hifn_init_dma(struct hifn_softc *);
1256d161891SSam Leffler static	void hifn_init_pci_registers(struct hifn_softc *);
1266d161891SSam Leffler static	int hifn_sramsize(struct hifn_softc *);
1276d161891SSam Leffler static	int hifn_dramsize(struct hifn_softc *);
1286d161891SSam Leffler static	int hifn_ramtype(struct hifn_softc *);
1296d161891SSam Leffler static	void hifn_sessions(struct hifn_softc *);
1306d161891SSam Leffler static	void hifn_intr(void *);
1316d161891SSam Leffler static	u_int hifn_write_command(struct hifn_command *, u_int8_t *);
1326d161891SSam Leffler static	u_int32_t hifn_next_signature(u_int32_t a, u_int cnt);
1336d161891SSam Leffler static	int hifn_newsession(void *, u_int32_t *, struct cryptoini *);
1346d161891SSam Leffler static	int hifn_freesession(void *, u_int64_t);
1356d161891SSam Leffler static	int hifn_process(void *, struct cryptop *, int);
1366d161891SSam Leffler static	void hifn_callback(struct hifn_softc *, struct hifn_command *, u_int8_t *);
1376d161891SSam Leffler static	int hifn_crypto(struct hifn_softc *, struct hifn_command *, struct cryptop *, int);
1386d161891SSam Leffler static	int hifn_readramaddr(struct hifn_softc *, int, u_int8_t *);
1396d161891SSam Leffler static	int hifn_writeramaddr(struct hifn_softc *, int, u_int8_t *);
1406d161891SSam Leffler static	int hifn_dmamap_load_src(struct hifn_softc *, struct hifn_command *);
1416d161891SSam Leffler static	int hifn_dmamap_load_dst(struct hifn_softc *, struct hifn_command *);
1426d161891SSam Leffler static	int hifn_init_pubrng(struct hifn_softc *);
1436d161891SSam Leffler static	void hifn_rng(void *);
1446d161891SSam Leffler static	void hifn_tick(void *);
1456d161891SSam Leffler static	void hifn_abort(struct hifn_softc *);
1466d161891SSam Leffler static	void hifn_alloc_slot(struct hifn_softc *, int *, int *, int *, int *);
1476d161891SSam Leffler 
1486d161891SSam Leffler static	void hifn_write_reg_0(struct hifn_softc *, bus_size_t, u_int32_t);
1496d161891SSam Leffler static	void hifn_write_reg_1(struct hifn_softc *, bus_size_t, u_int32_t);
1506d161891SSam Leffler 
1516d161891SSam Leffler static __inline__ u_int32_t
1526d161891SSam Leffler READ_REG_0(struct hifn_softc *sc, bus_size_t reg)
1536d161891SSam Leffler {
1546d161891SSam Leffler     u_int32_t v = bus_space_read_4(sc->sc_st0, sc->sc_sh0, reg);
1556d161891SSam Leffler     sc->sc_bar0_lastreg = (bus_size_t) -1;
1566d161891SSam Leffler     return (v);
1576d161891SSam Leffler }
1586d161891SSam Leffler #define	WRITE_REG_0(sc, reg, val)	hifn_write_reg_0(sc, reg, val)
1596d161891SSam Leffler 
1606d161891SSam Leffler static __inline__ u_int32_t
1616d161891SSam Leffler READ_REG_1(struct hifn_softc *sc, bus_size_t reg)
1626d161891SSam Leffler {
1636d161891SSam Leffler     u_int32_t v = bus_space_read_4(sc->sc_st1, sc->sc_sh1, reg);
1646d161891SSam Leffler     sc->sc_bar1_lastreg = (bus_size_t) -1;
1656d161891SSam Leffler     return (v);
1666d161891SSam Leffler }
1676d161891SSam Leffler #define	WRITE_REG_1(sc, reg, val)	hifn_write_reg_1(sc, reg, val)
1686d161891SSam Leffler 
16970be8cbaSSam Leffler SYSCTL_NODE(_hw, OID_AUTO, hifn, CTLFLAG_RD, 0, "Hifn driver parameters");
17070be8cbaSSam Leffler 
1716d161891SSam Leffler #ifdef HIFN_DEBUG
1726d161891SSam Leffler static	int hifn_debug = 0;
17370be8cbaSSam Leffler SYSCTL_INT(_hw_hifn, OID_AUTO, debug, CTLFLAG_RW, &hifn_debug,
17470be8cbaSSam Leffler 	    0, "control debugging msgs");
1756d161891SSam Leffler #endif
1766d161891SSam Leffler 
1776d161891SSam Leffler static	struct hifn_stats hifnstats;
17870be8cbaSSam Leffler SYSCTL_STRUCT(_hw_hifn, OID_AUTO, stats, CTLFLAG_RD, &hifnstats,
17970be8cbaSSam Leffler 	    hifn_stats, "driver statistics");
180bd17515bSSam Leffler static	int hifn_maxbatch = 1;
18170be8cbaSSam Leffler SYSCTL_INT(_hw_hifn, OID_AUTO, maxbatch, CTLFLAG_RW, &hifn_maxbatch,
18270be8cbaSSam Leffler 	    0, "max ops to batch w/o interrupt");
1836d161891SSam Leffler 
1846d161891SSam Leffler /*
1856d161891SSam Leffler  * Probe for a supported device.  The PCI vendor and device
1866d161891SSam Leffler  * IDs are used to detect devices we know how to handle.
1876d161891SSam Leffler  */
1886d161891SSam Leffler static int
1896d161891SSam Leffler hifn_probe(device_t dev)
1906d161891SSam Leffler {
1916d161891SSam Leffler 	if (pci_get_vendor(dev) == PCI_VENDOR_INVERTEX &&
1926d161891SSam Leffler 	    pci_get_device(dev) == PCI_PRODUCT_INVERTEX_AEON)
1936d161891SSam Leffler 		return (0);
1946d161891SSam Leffler 	if (pci_get_vendor(dev) == PCI_VENDOR_HIFN &&
1956d161891SSam Leffler 	    (pci_get_device(dev) == PCI_PRODUCT_HIFN_7751 ||
1966d161891SSam Leffler 	     pci_get_device(dev) == PCI_PRODUCT_HIFN_7951 ||
1976d161891SSam Leffler 	     pci_get_device(dev) == PCI_PRODUCT_HIFN_7811))
1986d161891SSam Leffler 		return (0);
1996d161891SSam Leffler 	if (pci_get_vendor(dev) == PCI_VENDOR_NETSEC &&
2006d161891SSam Leffler 	    pci_get_device(dev) == PCI_PRODUCT_NETSEC_7751)
2016d161891SSam Leffler 		return (0);
2026d161891SSam Leffler 	return (ENXIO);
2036d161891SSam Leffler }
2046d161891SSam Leffler 
2056d161891SSam Leffler static void
2066d161891SSam Leffler hifn_dmamap_cb(void *arg, bus_dma_segment_t *segs, int nseg, int error)
2076d161891SSam Leffler {
2086d161891SSam Leffler 	bus_addr_t *paddr = (bus_addr_t*) arg;
2096d161891SSam Leffler 	*paddr = segs->ds_addr;
2106d161891SSam Leffler }
2116d161891SSam Leffler 
2126d161891SSam Leffler static const char*
2136d161891SSam Leffler hifn_partname(struct hifn_softc *sc)
2146d161891SSam Leffler {
2156d161891SSam Leffler 	/* XXX sprintf numbers when not decoded */
2166d161891SSam Leffler 	switch (pci_get_vendor(sc->sc_dev)) {
2176d161891SSam Leffler 	case PCI_VENDOR_HIFN:
2186d161891SSam Leffler 		switch (pci_get_device(sc->sc_dev)) {
2196d161891SSam Leffler 		case PCI_PRODUCT_HIFN_6500:	return "Hifn 6500";
2206d161891SSam Leffler 		case PCI_PRODUCT_HIFN_7751:	return "Hifn 7751";
2216d161891SSam Leffler 		case PCI_PRODUCT_HIFN_7811:	return "Hifn 7811";
2226d161891SSam Leffler 		case PCI_PRODUCT_HIFN_7951:	return "Hifn 7951";
2236d161891SSam Leffler 		}
2246d161891SSam Leffler 		return "Hifn unknown-part";
2256d161891SSam Leffler 	case PCI_VENDOR_INVERTEX:
2266d161891SSam Leffler 		switch (pci_get_device(sc->sc_dev)) {
2276d161891SSam Leffler 		case PCI_PRODUCT_INVERTEX_AEON:	return "Invertex AEON";
2286d161891SSam Leffler 		}
2296d161891SSam Leffler 		return "Invertex unknown-part";
2306d161891SSam Leffler 	case PCI_VENDOR_NETSEC:
2316d161891SSam Leffler 		switch (pci_get_device(sc->sc_dev)) {
2326d161891SSam Leffler 		case PCI_PRODUCT_NETSEC_7751:	return "NetSec 7751";
2336d161891SSam Leffler 		}
2346d161891SSam Leffler 		return "NetSec unknown-part";
2356d161891SSam Leffler 	}
2366d161891SSam Leffler 	return "Unknown-vendor unknown-part";
2376d161891SSam Leffler }
2386d161891SSam Leffler 
239b7c4858fSSam Leffler static void
240b7c4858fSSam Leffler default_harvest(struct rndtest_state *rsp, void *buf, u_int count)
241b7c4858fSSam Leffler {
242b7c4858fSSam Leffler 	random_harvest(buf, count, count*NBBY, 0, RANDOM_PURE);
243b7c4858fSSam Leffler }
244b7c4858fSSam Leffler 
2456d161891SSam Leffler /*
2466d161891SSam Leffler  * Attach an interface that successfully probed.
2476d161891SSam Leffler  */
2486d161891SSam Leffler static int
2496d161891SSam Leffler hifn_attach(device_t dev)
2506d161891SSam Leffler {
2516d161891SSam Leffler 	struct hifn_softc *sc = device_get_softc(dev);
2526d161891SSam Leffler 	u_int32_t cmd;
2536d161891SSam Leffler 	caddr_t kva;
2546d161891SSam Leffler 	int rseg, rid;
2556d161891SSam Leffler 	char rbase;
2566d161891SSam Leffler 	u_int16_t ena, rev;
2576d161891SSam Leffler 
2586d161891SSam Leffler 	KASSERT(sc != NULL, ("hifn_attach: null software carrier!"));
2596d161891SSam Leffler 	bzero(sc, sizeof (*sc));
2606d161891SSam Leffler 	sc->sc_dev = dev;
2616d161891SSam Leffler 
2626d161891SSam Leffler 	mtx_init(&sc->sc_mtx, device_get_nameunit(dev), "crypto driver", MTX_DEF);
2636d161891SSam Leffler 
2646d161891SSam Leffler 	/* XXX handle power management */
2656d161891SSam Leffler 
2666d161891SSam Leffler 	/*
2676d161891SSam Leffler 	 * The 7951 has a random number generator and
2686d161891SSam Leffler 	 * public key support; note this.
2696d161891SSam Leffler 	 */
2706d161891SSam Leffler 	if (pci_get_vendor(dev) == PCI_VENDOR_HIFN &&
2716d161891SSam Leffler 	    pci_get_device(dev) == PCI_PRODUCT_HIFN_7951)
2726d161891SSam Leffler 		sc->sc_flags = HIFN_HAS_RNG | HIFN_HAS_PUBLIC;
2736d161891SSam Leffler 	/*
2746d161891SSam Leffler 	 * The 7811 has a random number generator and
2756d161891SSam Leffler 	 * we also note it's identity 'cuz of some quirks.
2766d161891SSam Leffler 	 */
2776d161891SSam Leffler 	if (pci_get_vendor(dev) == PCI_VENDOR_HIFN &&
2786d161891SSam Leffler 	    pci_get_device(dev) == PCI_PRODUCT_HIFN_7811)
2796d161891SSam Leffler 		sc->sc_flags |= HIFN_IS_7811 | HIFN_HAS_RNG;
2806d161891SSam Leffler 
2816d161891SSam Leffler 	/*
2826d161891SSam Leffler 	 * Configure support for memory-mapped access to
2836d161891SSam Leffler 	 * registers and for DMA operations.
2846d161891SSam Leffler 	 */
2856d161891SSam Leffler #define	PCIM_ENA	(PCIM_CMD_MEMEN|PCIM_CMD_BUSMASTEREN)
2866d161891SSam Leffler 	cmd = pci_read_config(dev, PCIR_COMMAND, 4);
2876d161891SSam Leffler 	cmd |= PCIM_ENA;
2886d161891SSam Leffler 	pci_write_config(dev, PCIR_COMMAND, cmd, 4);
2896d161891SSam Leffler 	cmd = pci_read_config(dev, PCIR_COMMAND, 4);
2906d161891SSam Leffler 	if ((cmd & PCIM_ENA) != PCIM_ENA) {
2916d161891SSam Leffler 		device_printf(dev, "failed to enable %s\n",
2926d161891SSam Leffler 			(cmd & PCIM_ENA) == 0 ?
2936d161891SSam Leffler 				"memory mapping & bus mastering" :
2946d161891SSam Leffler 			(cmd & PCIM_CMD_MEMEN) == 0 ?
2956d161891SSam Leffler 				"memory mapping" : "bus mastering");
2966d161891SSam Leffler 		goto fail_pci;
2976d161891SSam Leffler 	}
2986d161891SSam Leffler #undef PCIM_ENA
2996d161891SSam Leffler 
3006d161891SSam Leffler 	/*
3016d161891SSam Leffler 	 * Setup PCI resources. Note that we record the bus
3026d161891SSam Leffler 	 * tag and handle for each register mapping, this is
3036d161891SSam Leffler 	 * used by the READ_REG_0, WRITE_REG_0, READ_REG_1,
3046d161891SSam Leffler 	 * and WRITE_REG_1 macros throughout the driver.
3056d161891SSam Leffler 	 */
3066d161891SSam Leffler 	rid = HIFN_BAR0;
3076d161891SSam Leffler 	sc->sc_bar0res = bus_alloc_resource(dev, SYS_RES_MEMORY, &rid,
3086d161891SSam Leffler 			 		    0, ~0, 1, RF_ACTIVE);
3096d161891SSam Leffler 	if (sc->sc_bar0res == NULL) {
3106d161891SSam Leffler 		device_printf(dev, "cannot map bar%d register space\n", 0);
3116d161891SSam Leffler 		goto fail_pci;
3126d161891SSam Leffler 	}
3136d161891SSam Leffler 	sc->sc_st0 = rman_get_bustag(sc->sc_bar0res);
3146d161891SSam Leffler 	sc->sc_sh0 = rman_get_bushandle(sc->sc_bar0res);
3156d161891SSam Leffler 	sc->sc_bar0_lastreg = (bus_size_t) -1;
3166d161891SSam Leffler 
3176d161891SSam Leffler 	rid = HIFN_BAR1;
3186d161891SSam Leffler 	sc->sc_bar1res = bus_alloc_resource(dev, SYS_RES_MEMORY, &rid,
3196d161891SSam Leffler 					    0, ~0, 1, RF_ACTIVE);
3206d161891SSam Leffler 	if (sc->sc_bar1res == NULL) {
3216d161891SSam Leffler 		device_printf(dev, "cannot map bar%d register space\n", 1);
3226d161891SSam Leffler 		goto fail_io0;
3236d161891SSam Leffler 	}
3246d161891SSam Leffler 	sc->sc_st1 = rman_get_bustag(sc->sc_bar1res);
3256d161891SSam Leffler 	sc->sc_sh1 = rman_get_bushandle(sc->sc_bar1res);
3266d161891SSam Leffler 	sc->sc_bar1_lastreg = (bus_size_t) -1;
3276d161891SSam Leffler 
3286d161891SSam Leffler 	hifn_set_retry(sc);
3296d161891SSam Leffler 
3306d161891SSam Leffler 	/*
3316d161891SSam Leffler 	 * Setup the area where the Hifn DMA's descriptors
3326d161891SSam Leffler 	 * and associated data structures.
3336d161891SSam Leffler 	 */
3346d161891SSam Leffler 	if (bus_dma_tag_create(NULL,			/* parent */
3356d161891SSam Leffler 			       1, 0,			/* alignment,boundary */
3366d161891SSam Leffler 			       BUS_SPACE_MAXADDR_32BIT,	/* lowaddr */
3376d161891SSam Leffler 			       BUS_SPACE_MAXADDR,	/* highaddr */
3386d161891SSam Leffler 			       NULL, NULL,		/* filter, filterarg */
3396d161891SSam Leffler 			       HIFN_MAX_DMALEN,		/* maxsize */
3406d161891SSam Leffler 			       MAX_SCATTER,		/* nsegments */
3416d161891SSam Leffler 			       HIFN_MAX_SEGLEN,		/* maxsegsize */
3426d161891SSam Leffler 			       BUS_DMA_ALLOCNOW,	/* flags */
3436d161891SSam Leffler 			       &sc->sc_dmat)) {
3446d161891SSam Leffler 		device_printf(dev, "cannot allocate DMA tag\n");
3456d161891SSam Leffler 		goto fail_io1;
3466d161891SSam Leffler 	}
3476d161891SSam Leffler 	if (bus_dmamap_create(sc->sc_dmat, BUS_DMA_NOWAIT, &sc->sc_dmamap)) {
3486d161891SSam Leffler 		device_printf(dev, "cannot create dma map\n");
3496d161891SSam Leffler 		bus_dma_tag_destroy(sc->sc_dmat);
3506d161891SSam Leffler 		goto fail_io1;
3516d161891SSam Leffler 	}
3526d161891SSam Leffler 	if (bus_dmamem_alloc(sc->sc_dmat, (void**) &kva, BUS_DMA_NOWAIT, &sc->sc_dmamap)) {
3536d161891SSam Leffler 		device_printf(dev, "cannot alloc dma buffer\n");
3546d161891SSam Leffler 		bus_dmamap_destroy(sc->sc_dmat, sc->sc_dmamap);
3556d161891SSam Leffler 		bus_dma_tag_destroy(sc->sc_dmat);
3566d161891SSam Leffler 		goto fail_io1;
3576d161891SSam Leffler 	}
3586d161891SSam Leffler 	if (bus_dmamap_load(sc->sc_dmat, sc->sc_dmamap, kva,
3596d161891SSam Leffler 			     sizeof (*sc->sc_dma),
3606d161891SSam Leffler 			     hifn_dmamap_cb, &sc->sc_dma_physaddr,
3616d161891SSam Leffler 			     BUS_DMA_NOWAIT)) {
3626d161891SSam Leffler 		device_printf(dev, "cannot load dma map\n");
3636d161891SSam Leffler 		bus_dmamem_free(sc->sc_dmat, kva, sc->sc_dmamap);
3646d161891SSam Leffler 		bus_dmamap_destroy(sc->sc_dmat, sc->sc_dmamap);
3656d161891SSam Leffler 		bus_dma_tag_destroy(sc->sc_dmat);
3666d161891SSam Leffler 		goto fail_io1;
3676d161891SSam Leffler 	}
3686d161891SSam Leffler 	sc->sc_dma = (struct hifn_dma *)kva;
3696d161891SSam Leffler 	bzero(sc->sc_dma, sizeof(*sc->sc_dma));
3706d161891SSam Leffler 
3716d161891SSam Leffler 	KASSERT(sc->sc_st0 != NULL, ("hifn_attach: null bar0 tag!"));
3726d161891SSam Leffler 	KASSERT(sc->sc_sh0 != NULL, ("hifn_attach: null bar0 handle!"));
3736d161891SSam Leffler 	KASSERT(sc->sc_st1 != NULL, ("hifn_attach: null bar1 tag!"));
3746d161891SSam Leffler 	KASSERT(sc->sc_sh1 != NULL, ("hifn_attach: null bar1 handle!"));
3756d161891SSam Leffler 
3766d161891SSam Leffler 	/*
3776d161891SSam Leffler 	 * Reset the board and do the ``secret handshake''
3786d161891SSam Leffler 	 * to enable the crypto support.  Then complete the
3796d161891SSam Leffler 	 * initialization procedure by setting up the interrupt
3806d161891SSam Leffler 	 * and hooking in to the system crypto support so we'll
3816d161891SSam Leffler 	 * get used for system services like the crypto device,
3826d161891SSam Leffler 	 * IPsec, RNG device, etc.
3836d161891SSam Leffler 	 */
3846d161891SSam Leffler 	hifn_reset_board(sc, 0);
3856d161891SSam Leffler 
3866d161891SSam Leffler 	if (hifn_enable_crypto(sc) != 0) {
3876d161891SSam Leffler 		device_printf(dev, "crypto enabling failed\n");
3886d161891SSam Leffler 		goto fail_mem;
3896d161891SSam Leffler 	}
3906d161891SSam Leffler 	hifn_reset_puc(sc);
3916d161891SSam Leffler 
3926d161891SSam Leffler 	hifn_init_dma(sc);
3936d161891SSam Leffler 	hifn_init_pci_registers(sc);
3946d161891SSam Leffler 
3956d161891SSam Leffler 	if (hifn_ramtype(sc))
3966d161891SSam Leffler 		goto fail_mem;
3976d161891SSam Leffler 
3986d161891SSam Leffler 	if (sc->sc_drammodel == 0)
3996d161891SSam Leffler 		hifn_sramsize(sc);
4006d161891SSam Leffler 	else
4016d161891SSam Leffler 		hifn_dramsize(sc);
4026d161891SSam Leffler 
4036d161891SSam Leffler 	/*
4046d161891SSam Leffler 	 * Workaround for NetSec 7751 rev A: half ram size because two
4056d161891SSam Leffler 	 * of the address lines were left floating
4066d161891SSam Leffler 	 */
4076d161891SSam Leffler 	if (pci_get_vendor(dev) == PCI_VENDOR_NETSEC &&
4086d161891SSam Leffler 	    pci_get_device(dev) == PCI_PRODUCT_NETSEC_7751 &&
4096d161891SSam Leffler 	    pci_get_revid(dev) == 0x61)	/*XXX???*/
4106d161891SSam Leffler 		sc->sc_ramsize >>= 1;
4116d161891SSam Leffler 
4126d161891SSam Leffler 	/*
4136d161891SSam Leffler 	 * Arrange the interrupt line.
4146d161891SSam Leffler 	 */
4156d161891SSam Leffler 	rid = 0;
4166d161891SSam Leffler 	sc->sc_irq = bus_alloc_resource(dev, SYS_RES_IRQ, &rid,
4176d161891SSam Leffler 					0, ~0, 1, RF_SHAREABLE|RF_ACTIVE);
4186d161891SSam Leffler 	if (sc->sc_irq == NULL) {
4196d161891SSam Leffler 		device_printf(dev, "could not map interrupt\n");
4206d161891SSam Leffler 		goto fail_mem;
4216d161891SSam Leffler 	}
4226d161891SSam Leffler 	/*
4236d161891SSam Leffler 	 * NB: Network code assumes we are blocked with splimp()
4246d161891SSam Leffler 	 *     so make sure the IRQ is marked appropriately.
4256d161891SSam Leffler 	 */
4266d161891SSam Leffler 	if (bus_setup_intr(dev, sc->sc_irq, INTR_TYPE_NET,
4276d161891SSam Leffler 			   hifn_intr, sc, &sc->sc_intrhand)) {
4286d161891SSam Leffler 		device_printf(dev, "could not setup interrupt\n");
4296d161891SSam Leffler 		goto fail_intr2;
4306d161891SSam Leffler 	}
4316d161891SSam Leffler 
4326d161891SSam Leffler 	hifn_sessions(sc);
4336d161891SSam Leffler 
4346d161891SSam Leffler 	/*
4356d161891SSam Leffler 	 * NB: Keep only the low 16 bits; this masks the chip id
4366d161891SSam Leffler 	 *     from the 7951.
4376d161891SSam Leffler 	 */
4386d161891SSam Leffler 	rev = READ_REG_1(sc, HIFN_1_REVID) & 0xffff;
4396d161891SSam Leffler 
4406d161891SSam Leffler 	rseg = sc->sc_ramsize / 1024;
4416d161891SSam Leffler 	rbase = 'K';
4426d161891SSam Leffler 	if (sc->sc_ramsize >= (1024 * 1024)) {
4436d161891SSam Leffler 		rbase = 'M';
4446d161891SSam Leffler 		rseg /= 1024;
4456d161891SSam Leffler 	}
4466d161891SSam Leffler 	device_printf(sc->sc_dev, "%s, rev %u, %d%cB %cram, %u sessions\n",
4476d161891SSam Leffler 		hifn_partname(sc), rev,
4486d161891SSam Leffler 		rseg, rbase, sc->sc_drammodel ? 'd' : 's',
4496d161891SSam Leffler 		sc->sc_maxses);
4506d161891SSam Leffler 
4516d161891SSam Leffler 	sc->sc_cid = crypto_get_driverid(0);
4526d161891SSam Leffler 	if (sc->sc_cid < 0) {
4536d161891SSam Leffler 		device_printf(dev, "could not get crypto driver id\n");
4546d161891SSam Leffler 		goto fail_intr;
4556d161891SSam Leffler 	}
4566d161891SSam Leffler 
4576d161891SSam Leffler 	WRITE_REG_0(sc, HIFN_0_PUCNFG,
4586d161891SSam Leffler 	    READ_REG_0(sc, HIFN_0_PUCNFG) | HIFN_PUCNFG_CHIPID);
4596d161891SSam Leffler 	ena = READ_REG_0(sc, HIFN_0_PUSTAT) & HIFN_PUSTAT_CHIPENA;
4606d161891SSam Leffler 
4616d161891SSam Leffler 	switch (ena) {
4626d161891SSam Leffler 	case HIFN_PUSTAT_ENA_2:
4636d161891SSam Leffler 		crypto_register(sc->sc_cid, CRYPTO_3DES_CBC, 0, 0,
4646d161891SSam Leffler 		    hifn_newsession, hifn_freesession, hifn_process, sc);
4656d161891SSam Leffler 		crypto_register(sc->sc_cid, CRYPTO_ARC4, 0, 0,
4666d161891SSam Leffler 		    hifn_newsession, hifn_freesession, hifn_process, sc);
4676d161891SSam Leffler 		/*FALLTHROUGH*/
4686d161891SSam Leffler 	case HIFN_PUSTAT_ENA_1:
4696d161891SSam Leffler 		crypto_register(sc->sc_cid, CRYPTO_MD5, 0, 0,
4706d161891SSam Leffler 		    hifn_newsession, hifn_freesession, hifn_process, sc);
4716d161891SSam Leffler 		crypto_register(sc->sc_cid, CRYPTO_SHA1, 0, 0,
4726d161891SSam Leffler 		    hifn_newsession, hifn_freesession, hifn_process, sc);
4736d161891SSam Leffler 		crypto_register(sc->sc_cid, CRYPTO_MD5_HMAC, 0, 0,
4746d161891SSam Leffler 		    hifn_newsession, hifn_freesession, hifn_process, sc);
4756d161891SSam Leffler 		crypto_register(sc->sc_cid, CRYPTO_SHA1_HMAC, 0, 0,
4766d161891SSam Leffler 		    hifn_newsession, hifn_freesession, hifn_process, sc);
4776d161891SSam Leffler 		crypto_register(sc->sc_cid, CRYPTO_DES_CBC, 0, 0,
4786d161891SSam Leffler 		    hifn_newsession, hifn_freesession, hifn_process, sc);
4796d161891SSam Leffler 		break;
4806d161891SSam Leffler 	}
4816d161891SSam Leffler 
4826d161891SSam Leffler 	bus_dmamap_sync(sc->sc_dmat, sc->sc_dmamap,
4836d161891SSam Leffler 	    BUS_DMASYNC_PREREAD | BUS_DMASYNC_PREWRITE);
4846d161891SSam Leffler 
4856d161891SSam Leffler 	if (sc->sc_flags & (HIFN_HAS_PUBLIC | HIFN_HAS_RNG))
4866d161891SSam Leffler 		hifn_init_pubrng(sc);
4876d161891SSam Leffler 
488526dee04SSam Leffler 	/* NB: 1 means the callout runs w/o Giant locked */
489526dee04SSam Leffler 	callout_init(&sc->sc_tickto, 1);
4906d161891SSam Leffler 	callout_reset(&sc->sc_tickto, hz, hifn_tick, sc);
4916d161891SSam Leffler 
4926d161891SSam Leffler 	return (0);
4936d161891SSam Leffler 
4946d161891SSam Leffler fail_intr:
4956d161891SSam Leffler 	bus_teardown_intr(dev, sc->sc_irq, sc->sc_intrhand);
4966d161891SSam Leffler fail_intr2:
4976d161891SSam Leffler 	/* XXX don't store rid */
4986d161891SSam Leffler 	bus_release_resource(dev, SYS_RES_IRQ, 0, sc->sc_irq);
4996d161891SSam Leffler fail_mem:
5006d161891SSam Leffler 	bus_dmamap_unload(sc->sc_dmat, sc->sc_dmamap);
5016d161891SSam Leffler 	bus_dmamem_free(sc->sc_dmat, sc->sc_dma, sc->sc_dmamap);
5026d161891SSam Leffler 	bus_dmamap_destroy(sc->sc_dmat, sc->sc_dmamap);
5036d161891SSam Leffler 	bus_dma_tag_destroy(sc->sc_dmat);
5046d161891SSam Leffler 
5056d161891SSam Leffler 	/* Turn off DMA polling */
5066d161891SSam Leffler 	WRITE_REG_1(sc, HIFN_1_DMA_CNFG, HIFN_DMACNFG_MSTRESET |
5076d161891SSam Leffler 	    HIFN_DMACNFG_DMARESET | HIFN_DMACNFG_MODE);
5086d161891SSam Leffler fail_io1:
5096d161891SSam Leffler 	bus_release_resource(dev, SYS_RES_MEMORY, HIFN_BAR1, sc->sc_bar1res);
5106d161891SSam Leffler fail_io0:
5116d161891SSam Leffler 	bus_release_resource(dev, SYS_RES_MEMORY, HIFN_BAR0, sc->sc_bar0res);
5126d161891SSam Leffler fail_pci:
5136d161891SSam Leffler 	mtx_destroy(&sc->sc_mtx);
5146d161891SSam Leffler 	return (ENXIO);
5156d161891SSam Leffler }
5166d161891SSam Leffler 
5176d161891SSam Leffler /*
5186d161891SSam Leffler  * Detach an interface that successfully probed.
5196d161891SSam Leffler  */
5206d161891SSam Leffler static int
5216d161891SSam Leffler hifn_detach(device_t dev)
5226d161891SSam Leffler {
5236d161891SSam Leffler 	struct hifn_softc *sc = device_get_softc(dev);
5246d161891SSam Leffler 
5256d161891SSam Leffler 	KASSERT(sc != NULL, ("hifn_detach: null software carrier!"));
5266d161891SSam Leffler 
5276d161891SSam Leffler 	HIFN_LOCK(sc);
5286d161891SSam Leffler 
5296d161891SSam Leffler 	/*XXX other resources */
5306d161891SSam Leffler 	callout_stop(&sc->sc_tickto);
5316d161891SSam Leffler 	callout_stop(&sc->sc_rngto);
5326d161891SSam Leffler 
5336d161891SSam Leffler 	/* Turn off DMA polling */
5346d161891SSam Leffler 	WRITE_REG_1(sc, HIFN_1_DMA_CNFG, HIFN_DMACNFG_MSTRESET |
5356d161891SSam Leffler 	    HIFN_DMACNFG_DMARESET | HIFN_DMACNFG_MODE);
5366d161891SSam Leffler 
5376d161891SSam Leffler 	crypto_unregister_all(sc->sc_cid);
5386d161891SSam Leffler 
5396d161891SSam Leffler 	bus_generic_detach(dev);	/*XXX should be no children, right? */
5406d161891SSam Leffler 
5416d161891SSam Leffler 	bus_teardown_intr(dev, sc->sc_irq, sc->sc_intrhand);
5426d161891SSam Leffler 	/* XXX don't store rid */
5436d161891SSam Leffler 	bus_release_resource(dev, SYS_RES_IRQ, 0, sc->sc_irq);
5446d161891SSam Leffler 
5456d161891SSam Leffler 	bus_dmamap_unload(sc->sc_dmat, sc->sc_dmamap);
5466d161891SSam Leffler 	bus_dmamem_free(sc->sc_dmat, sc->sc_dma, sc->sc_dmamap);
5476d161891SSam Leffler 	bus_dmamap_destroy(sc->sc_dmat, sc->sc_dmamap);
5486d161891SSam Leffler 	bus_dma_tag_destroy(sc->sc_dmat);
5496d161891SSam Leffler 
5506d161891SSam Leffler 	bus_release_resource(dev, SYS_RES_MEMORY, HIFN_BAR1, sc->sc_bar1res);
5516d161891SSam Leffler 	bus_release_resource(dev, SYS_RES_MEMORY, HIFN_BAR0, sc->sc_bar0res);
5526d161891SSam Leffler 
5536d161891SSam Leffler 	HIFN_UNLOCK(sc);
5546d161891SSam Leffler 
5556d161891SSam Leffler 	mtx_destroy(&sc->sc_mtx);
5566d161891SSam Leffler 
5576d161891SSam Leffler 	return (0);
5586d161891SSam Leffler }
5596d161891SSam Leffler 
5606d161891SSam Leffler /*
5616d161891SSam Leffler  * Stop all chip I/O so that the kernel's probe routines don't
5626d161891SSam Leffler  * get confused by errant DMAs when rebooting.
5636d161891SSam Leffler  */
5646d161891SSam Leffler static void
5656d161891SSam Leffler hifn_shutdown(device_t dev)
5666d161891SSam Leffler {
5676d161891SSam Leffler #ifdef notyet
5686d161891SSam Leffler 	hifn_stop(device_get_softc(dev));
5696d161891SSam Leffler #endif
5706d161891SSam Leffler }
5716d161891SSam Leffler 
5726d161891SSam Leffler /*
5736d161891SSam Leffler  * Device suspend routine.  Stop the interface and save some PCI
5746d161891SSam Leffler  * settings in case the BIOS doesn't restore them properly on
5756d161891SSam Leffler  * resume.
5766d161891SSam Leffler  */
5776d161891SSam Leffler static int
5786d161891SSam Leffler hifn_suspend(device_t dev)
5796d161891SSam Leffler {
5806d161891SSam Leffler 	struct hifn_softc *sc = device_get_softc(dev);
5816d161891SSam Leffler #ifdef notyet
5826d161891SSam Leffler 	int i;
5836d161891SSam Leffler 
5846d161891SSam Leffler 	hifn_stop(sc);
5856d161891SSam Leffler 	for (i = 0; i < 5; i++)
5866d161891SSam Leffler 		sc->saved_maps[i] = pci_read_config(dev, PCIR_MAPS + i * 4, 4);
5876d161891SSam Leffler 	sc->saved_biosaddr = pci_read_config(dev, PCIR_BIOS, 4);
5886d161891SSam Leffler 	sc->saved_intline = pci_read_config(dev, PCIR_INTLINE, 1);
5896d161891SSam Leffler 	sc->saved_cachelnsz = pci_read_config(dev, PCIR_CACHELNSZ, 1);
5906d161891SSam Leffler 	sc->saved_lattimer = pci_read_config(dev, PCIR_LATTIMER, 1);
5916d161891SSam Leffler #endif
5926d161891SSam Leffler 	sc->sc_suspended = 1;
5936d161891SSam Leffler 
5946d161891SSam Leffler 	return (0);
5956d161891SSam Leffler }
5966d161891SSam Leffler 
5976d161891SSam Leffler /*
5986d161891SSam Leffler  * Device resume routine.  Restore some PCI settings in case the BIOS
5996d161891SSam Leffler  * doesn't, re-enable busmastering, and restart the interface if
6006d161891SSam Leffler  * appropriate.
6016d161891SSam Leffler  */
6026d161891SSam Leffler static int
6036d161891SSam Leffler hifn_resume(device_t dev)
6046d161891SSam Leffler {
6056d161891SSam Leffler 	struct hifn_softc *sc = device_get_softc(dev);
6066d161891SSam Leffler #ifdef notyet
6076d161891SSam Leffler 	int i;
6086d161891SSam Leffler 
6096d161891SSam Leffler 	/* better way to do this? */
6106d161891SSam Leffler 	for (i = 0; i < 5; i++)
6116d161891SSam Leffler 		pci_write_config(dev, PCIR_MAPS + i * 4, sc->saved_maps[i], 4);
6126d161891SSam Leffler 	pci_write_config(dev, PCIR_BIOS, sc->saved_biosaddr, 4);
6136d161891SSam Leffler 	pci_write_config(dev, PCIR_INTLINE, sc->saved_intline, 1);
6146d161891SSam Leffler 	pci_write_config(dev, PCIR_CACHELNSZ, sc->saved_cachelnsz, 1);
6156d161891SSam Leffler 	pci_write_config(dev, PCIR_LATTIMER, sc->saved_lattimer, 1);
6166d161891SSam Leffler 
6176d161891SSam Leffler 	/* reenable busmastering */
6186d161891SSam Leffler 	pci_enable_busmaster(dev);
6196d161891SSam Leffler 	pci_enable_io(dev, HIFN_RES);
6206d161891SSam Leffler 
6216d161891SSam Leffler         /* reinitialize interface if necessary */
6226d161891SSam Leffler         if (ifp->if_flags & IFF_UP)
6236d161891SSam Leffler                 rl_init(sc);
6246d161891SSam Leffler #endif
6256d161891SSam Leffler 	sc->sc_suspended = 0;
6266d161891SSam Leffler 
6276d161891SSam Leffler 	return (0);
6286d161891SSam Leffler }
6296d161891SSam Leffler 
6306d161891SSam Leffler static int
6316d161891SSam Leffler hifn_init_pubrng(struct hifn_softc *sc)
6326d161891SSam Leffler {
6336d161891SSam Leffler 	u_int32_t r;
6346d161891SSam Leffler 	int i;
6356d161891SSam Leffler 
636b7c4858fSSam Leffler #ifdef HIFN_RNDTEST
637b7c4858fSSam Leffler 	sc->sc_rndtest = rndtest_attach(sc->sc_dev);
638b7c4858fSSam Leffler 	if (sc->sc_rndtest)
639b7c4858fSSam Leffler 		sc->sc_harvest = rndtest_harvest;
640b7c4858fSSam Leffler 	else
641b7c4858fSSam Leffler 		sc->sc_harvest = default_harvest;
642b7c4858fSSam Leffler #else
643b7c4858fSSam Leffler 	sc->sc_harvest = default_harvest;
644b7c4858fSSam Leffler #endif
6456d161891SSam Leffler 	if ((sc->sc_flags & HIFN_IS_7811) == 0) {
6466d161891SSam Leffler 		/* Reset 7951 public key/rng engine */
6476d161891SSam Leffler 		WRITE_REG_1(sc, HIFN_1_PUB_RESET,
6486d161891SSam Leffler 		    READ_REG_1(sc, HIFN_1_PUB_RESET) | HIFN_PUBRST_RESET);
6496d161891SSam Leffler 
6506d161891SSam Leffler 		for (i = 0; i < 100; i++) {
6516d161891SSam Leffler 			DELAY(1000);
6526d161891SSam Leffler 			if ((READ_REG_1(sc, HIFN_1_PUB_RESET) &
6536d161891SSam Leffler 			    HIFN_PUBRST_RESET) == 0)
6546d161891SSam Leffler 				break;
6556d161891SSam Leffler 		}
6566d161891SSam Leffler 
6576d161891SSam Leffler 		if (i == 100) {
6586d161891SSam Leffler 			device_printf(sc->sc_dev, "public key init failed\n");
6596d161891SSam Leffler 			return (1);
6606d161891SSam Leffler 		}
6616d161891SSam Leffler 	}
6626d161891SSam Leffler 
6636d161891SSam Leffler 	/* Enable the rng, if available */
6646d161891SSam Leffler 	if (sc->sc_flags & HIFN_HAS_RNG) {
6656d161891SSam Leffler 		if (sc->sc_flags & HIFN_IS_7811) {
6666d161891SSam Leffler 			r = READ_REG_1(sc, HIFN_1_7811_RNGENA);
6676d161891SSam Leffler 			if (r & HIFN_7811_RNGENA_ENA) {
6686d161891SSam Leffler 				r &= ~HIFN_7811_RNGENA_ENA;
6696d161891SSam Leffler 				WRITE_REG_1(sc, HIFN_1_7811_RNGENA, r);
6706d161891SSam Leffler 			}
6716d161891SSam Leffler 			WRITE_REG_1(sc, HIFN_1_7811_RNGCFG,
6726d161891SSam Leffler 			    HIFN_7811_RNGCFG_DEFL);
6736d161891SSam Leffler 			r |= HIFN_7811_RNGENA_ENA;
6746d161891SSam Leffler 			WRITE_REG_1(sc, HIFN_1_7811_RNGENA, r);
6756d161891SSam Leffler 		} else
6766d161891SSam Leffler 			WRITE_REG_1(sc, HIFN_1_RNG_CONFIG,
6776d161891SSam Leffler 			    READ_REG_1(sc, HIFN_1_RNG_CONFIG) |
6786d161891SSam Leffler 			    HIFN_RNGCFG_ENA);
6796d161891SSam Leffler 
6806d161891SSam Leffler 		sc->sc_rngfirst = 1;
6816d161891SSam Leffler 		if (hz >= 100)
6826d161891SSam Leffler 			sc->sc_rnghz = hz / 100;
6836d161891SSam Leffler 		else
6846d161891SSam Leffler 			sc->sc_rnghz = 1;
68587cb581aSSam Leffler 		/* NB: 1 means the callout runs w/o Giant locked */
68687cb581aSSam Leffler 		callout_init(&sc->sc_rngto, 1);
6876d161891SSam Leffler 		callout_reset(&sc->sc_rngto, sc->sc_rnghz, hifn_rng, sc);
6886d161891SSam Leffler 	}
6896d161891SSam Leffler 
6906d161891SSam Leffler 	/* Enable public key engine, if available */
6916d161891SSam Leffler 	if (sc->sc_flags & HIFN_HAS_PUBLIC) {
6926d161891SSam Leffler 		WRITE_REG_1(sc, HIFN_1_PUB_IEN, HIFN_PUBIEN_DONE);
6936d161891SSam Leffler 		sc->sc_dmaier |= HIFN_DMAIER_PUBDONE;
6946d161891SSam Leffler 		WRITE_REG_1(sc, HIFN_1_DMA_IER, sc->sc_dmaier);
6956d161891SSam Leffler 	}
6966d161891SSam Leffler 
6976d161891SSam Leffler 	return (0);
6986d161891SSam Leffler }
6996d161891SSam Leffler 
7006d161891SSam Leffler static void
7016d161891SSam Leffler hifn_rng(void *vsc)
7026d161891SSam Leffler {
7036d161891SSam Leffler #define	RANDOM_BITS(n)	(n)*sizeof (u_int32_t), (n)*sizeof (u_int32_t)*NBBY, 0
7046d161891SSam Leffler 	struct hifn_softc *sc = vsc;
7056d161891SSam Leffler 	u_int32_t sts, num[2];
7066d161891SSam Leffler 	int i;
7076d161891SSam Leffler 
7086d161891SSam Leffler 	if (sc->sc_flags & HIFN_IS_7811) {
7096d161891SSam Leffler 		for (i = 0; i < 5; i++) {
7106d161891SSam Leffler 			sts = READ_REG_1(sc, HIFN_1_7811_RNGSTS);
7116d161891SSam Leffler 			if (sts & HIFN_7811_RNGSTS_UFL) {
7126d161891SSam Leffler 				device_printf(sc->sc_dev,
7136d161891SSam Leffler 					      "RNG underflow: disabling\n");
7146d161891SSam Leffler 				return;
7156d161891SSam Leffler 			}
7166d161891SSam Leffler 			if ((sts & HIFN_7811_RNGSTS_RDY) == 0)
7176d161891SSam Leffler 				break;
7186d161891SSam Leffler 
7196d161891SSam Leffler 			/*
7206d161891SSam Leffler 			 * There are at least two words in the RNG FIFO
7216d161891SSam Leffler 			 * at this point.
7226d161891SSam Leffler 			 */
7236d161891SSam Leffler 			num[0] = READ_REG_1(sc, HIFN_1_7811_RNGDAT);
7246d161891SSam Leffler 			num[1] = READ_REG_1(sc, HIFN_1_7811_RNGDAT);
7256d161891SSam Leffler 			/* NB: discard first data read */
7266d161891SSam Leffler 			if (sc->sc_rngfirst)
7276d161891SSam Leffler 				sc->sc_rngfirst = 0;
7286d161891SSam Leffler 			else
729b7c4858fSSam Leffler 				(*sc->sc_harvest)(sc->sc_rndtest,
730b7c4858fSSam Leffler 					num, sizeof (num));
7316d161891SSam Leffler 		}
7326d161891SSam Leffler 	} else {
7336d161891SSam Leffler 		num[0] = READ_REG_1(sc, HIFN_1_RNG_DATA);
7346d161891SSam Leffler 
7356d161891SSam Leffler 		/* NB: discard first data read */
7366d161891SSam Leffler 		if (sc->sc_rngfirst)
7376d161891SSam Leffler 			sc->sc_rngfirst = 0;
7386d161891SSam Leffler 		else
739b7c4858fSSam Leffler 			(*sc->sc_harvest)(sc->sc_rndtest,
740b7c4858fSSam Leffler 				num, sizeof (num[0]));
7416d161891SSam Leffler 	}
7426d161891SSam Leffler 
7436d161891SSam Leffler 	callout_reset(&sc->sc_rngto, sc->sc_rnghz, hifn_rng, sc);
7446d161891SSam Leffler #undef RANDOM_BITS
7456d161891SSam Leffler }
7466d161891SSam Leffler 
7476d161891SSam Leffler static void
7486d161891SSam Leffler hifn_puc_wait(struct hifn_softc *sc)
7496d161891SSam Leffler {
7506d161891SSam Leffler 	int i;
7516d161891SSam Leffler 
7526d161891SSam Leffler 	for (i = 5000; i > 0; i--) {
7536d161891SSam Leffler 		DELAY(1);
7546d161891SSam Leffler 		if (!(READ_REG_0(sc, HIFN_0_PUCTRL) & HIFN_PUCTRL_RESET))
7556d161891SSam Leffler 			break;
7566d161891SSam Leffler 	}
7576d161891SSam Leffler 	if (!i)
7586d161891SSam Leffler 		device_printf(sc->sc_dev, "proc unit did not reset\n");
7596d161891SSam Leffler }
7606d161891SSam Leffler 
7616d161891SSam Leffler /*
7626d161891SSam Leffler  * Reset the processing unit.
7636d161891SSam Leffler  */
7646d161891SSam Leffler static void
7656d161891SSam Leffler hifn_reset_puc(struct hifn_softc *sc)
7666d161891SSam Leffler {
7676d161891SSam Leffler 	/* Reset processing unit */
7686d161891SSam Leffler 	WRITE_REG_0(sc, HIFN_0_PUCTRL, HIFN_PUCTRL_DMAENA);
7696d161891SSam Leffler 	hifn_puc_wait(sc);
7706d161891SSam Leffler }
7716d161891SSam Leffler 
7726d161891SSam Leffler /*
7736d161891SSam Leffler  * Set the Retry and TRDY registers; note that we set them to
7746d161891SSam Leffler  * zero because the 7811 locks up when forced to retry (section
7756d161891SSam Leffler  * 3.6 of "Specification Update SU-0014-04".  Not clear if we
7766d161891SSam Leffler  * should do this for all Hifn parts, but it doesn't seem to hurt.
7776d161891SSam Leffler  */
7786d161891SSam Leffler static void
7796d161891SSam Leffler hifn_set_retry(struct hifn_softc *sc)
7806d161891SSam Leffler {
7816d161891SSam Leffler 	/* NB: RETRY only responds to 8-bit reads/writes */
7826d161891SSam Leffler 	pci_write_config(sc->sc_dev, HIFN_RETRY_TIMEOUT, 0, 1);
7836d161891SSam Leffler 	pci_write_config(sc->sc_dev, HIFN_TRDY_TIMEOUT, 0, 4);
7846d161891SSam Leffler }
7856d161891SSam Leffler 
7866d161891SSam Leffler /*
7876d161891SSam Leffler  * Resets the board.  Values in the regesters are left as is
7886d161891SSam Leffler  * from the reset (i.e. initial values are assigned elsewhere).
7896d161891SSam Leffler  */
7906d161891SSam Leffler static void
7916d161891SSam Leffler hifn_reset_board(struct hifn_softc *sc, int full)
7926d161891SSam Leffler {
7936d161891SSam Leffler 	u_int32_t reg;
7946d161891SSam Leffler 
7956d161891SSam Leffler 	/*
7966d161891SSam Leffler 	 * Set polling in the DMA configuration register to zero.  0x7 avoids
7976d161891SSam Leffler 	 * resetting the board and zeros out the other fields.
7986d161891SSam Leffler 	 */
7996d161891SSam Leffler 	WRITE_REG_1(sc, HIFN_1_DMA_CNFG, HIFN_DMACNFG_MSTRESET |
8006d161891SSam Leffler 	    HIFN_DMACNFG_DMARESET | HIFN_DMACNFG_MODE);
8016d161891SSam Leffler 
8026d161891SSam Leffler 	/*
8036d161891SSam Leffler 	 * Now that polling has been disabled, we have to wait 1 ms
8046d161891SSam Leffler 	 * before resetting the board.
8056d161891SSam Leffler 	 */
8066d161891SSam Leffler 	DELAY(1000);
8076d161891SSam Leffler 
8086d161891SSam Leffler 	/* Reset the DMA unit */
8096d161891SSam Leffler 	if (full) {
8106d161891SSam Leffler 		WRITE_REG_1(sc, HIFN_1_DMA_CNFG, HIFN_DMACNFG_MODE);
8116d161891SSam Leffler 		DELAY(1000);
8126d161891SSam Leffler 	} else {
8136d161891SSam Leffler 		WRITE_REG_1(sc, HIFN_1_DMA_CNFG,
8146d161891SSam Leffler 		    HIFN_DMACNFG_MODE | HIFN_DMACNFG_MSTRESET);
8156d161891SSam Leffler 		hifn_reset_puc(sc);
8166d161891SSam Leffler 	}
8176d161891SSam Leffler 
8186d161891SSam Leffler 	KASSERT(sc->sc_dma != NULL, ("hifn_reset_board: null DMA tag!"));
8196d161891SSam Leffler 	bzero(sc->sc_dma, sizeof(*sc->sc_dma));
8206d161891SSam Leffler 
8216d161891SSam Leffler 	/* Bring dma unit out of reset */
8226d161891SSam Leffler 	WRITE_REG_1(sc, HIFN_1_DMA_CNFG, HIFN_DMACNFG_MSTRESET |
8236d161891SSam Leffler 	    HIFN_DMACNFG_DMARESET | HIFN_DMACNFG_MODE);
8246d161891SSam Leffler 
8256d161891SSam Leffler 	hifn_puc_wait(sc);
8266d161891SSam Leffler 	hifn_set_retry(sc);
8276d161891SSam Leffler 
8286d161891SSam Leffler 	if (sc->sc_flags & HIFN_IS_7811) {
8296d161891SSam Leffler 		for (reg = 0; reg < 1000; reg++) {
8306d161891SSam Leffler 			if (READ_REG_1(sc, HIFN_1_7811_MIPSRST) &
8316d161891SSam Leffler 			    HIFN_MIPSRST_CRAMINIT)
8326d161891SSam Leffler 				break;
8336d161891SSam Leffler 			DELAY(1000);
8346d161891SSam Leffler 		}
8356d161891SSam Leffler 		if (reg == 1000)
8366d161891SSam Leffler 			printf(": cram init timeout\n");
8376d161891SSam Leffler 	}
8386d161891SSam Leffler }
8396d161891SSam Leffler 
8406d161891SSam Leffler static u_int32_t
8416d161891SSam Leffler hifn_next_signature(u_int32_t a, u_int cnt)
8426d161891SSam Leffler {
8436d161891SSam Leffler 	int i;
8446d161891SSam Leffler 	u_int32_t v;
8456d161891SSam Leffler 
8466d161891SSam Leffler 	for (i = 0; i < cnt; i++) {
8476d161891SSam Leffler 
8486d161891SSam Leffler 		/* get the parity */
8496d161891SSam Leffler 		v = a & 0x80080125;
8506d161891SSam Leffler 		v ^= v >> 16;
8516d161891SSam Leffler 		v ^= v >> 8;
8526d161891SSam Leffler 		v ^= v >> 4;
8536d161891SSam Leffler 		v ^= v >> 2;
8546d161891SSam Leffler 		v ^= v >> 1;
8556d161891SSam Leffler 
8566d161891SSam Leffler 		a = (v & 1) ^ (a << 1);
8576d161891SSam Leffler 	}
8586d161891SSam Leffler 
8596d161891SSam Leffler 	return a;
8606d161891SSam Leffler }
8616d161891SSam Leffler 
8626d161891SSam Leffler struct pci2id {
8636d161891SSam Leffler 	u_short		pci_vendor;
8646d161891SSam Leffler 	u_short		pci_prod;
8656d161891SSam Leffler 	char		card_id[13];
8666d161891SSam Leffler };
8676d161891SSam Leffler static struct pci2id pci2id[] = {
8686d161891SSam Leffler 	{
8696d161891SSam Leffler 		PCI_VENDOR_HIFN,
8706d161891SSam Leffler 		PCI_PRODUCT_HIFN_7951,
8716d161891SSam Leffler 		{ 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00,
8726d161891SSam Leffler 		  0x00, 0x00, 0x00, 0x00, 0x00 }
8736d161891SSam Leffler 	}, {
8746d161891SSam Leffler 		PCI_VENDOR_NETSEC,
8756d161891SSam Leffler 		PCI_PRODUCT_NETSEC_7751,
8766d161891SSam Leffler 		{ 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00,
8776d161891SSam Leffler 		  0x00, 0x00, 0x00, 0x00, 0x00 }
8786d161891SSam Leffler 	}, {
8796d161891SSam Leffler 		PCI_VENDOR_INVERTEX,
8806d161891SSam Leffler 		PCI_PRODUCT_INVERTEX_AEON,
8816d161891SSam Leffler 		{ 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00,
8826d161891SSam Leffler 		  0x00, 0x00, 0x00, 0x00, 0x00 }
8836d161891SSam Leffler 	}, {
8846d161891SSam Leffler 		PCI_VENDOR_HIFN,
8856d161891SSam Leffler 		PCI_PRODUCT_HIFN_7811,
8866d161891SSam Leffler 		{ 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00,
8876d161891SSam Leffler 		  0x00, 0x00, 0x00, 0x00, 0x00 }
8886d161891SSam Leffler 	}, {
8896d161891SSam Leffler 		/*
8906d161891SSam Leffler 		 * Other vendors share this PCI ID as well, such as
8916d161891SSam Leffler 		 * http://www.powercrypt.com, and obviously they also
8926d161891SSam Leffler 		 * use the same key.
8936d161891SSam Leffler 		 */
8946d161891SSam Leffler 		PCI_VENDOR_HIFN,
8956d161891SSam Leffler 		PCI_PRODUCT_HIFN_7751,
8966d161891SSam Leffler 		{ 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00,
8976d161891SSam Leffler 		  0x00, 0x00, 0x00, 0x00, 0x00 }
8986d161891SSam Leffler 	},
8996d161891SSam Leffler };
9006d161891SSam Leffler 
9016d161891SSam Leffler /*
9026d161891SSam Leffler  * Checks to see if crypto is already enabled.  If crypto isn't enable,
9036d161891SSam Leffler  * "hifn_enable_crypto" is called to enable it.  The check is important,
9046d161891SSam Leffler  * as enabling crypto twice will lock the board.
9056d161891SSam Leffler  */
9066d161891SSam Leffler static int
9076d161891SSam Leffler hifn_enable_crypto(struct hifn_softc *sc)
9086d161891SSam Leffler {
9096d161891SSam Leffler 	u_int32_t dmacfg, ramcfg, encl, addr, i;
9106d161891SSam Leffler 	char *offtbl = NULL;
9116d161891SSam Leffler 
9126d161891SSam Leffler 	for (i = 0; i < sizeof(pci2id)/sizeof(pci2id[0]); i++) {
9136d161891SSam Leffler 		if (pci2id[i].pci_vendor == pci_get_vendor(sc->sc_dev) &&
9146d161891SSam Leffler 		    pci2id[i].pci_prod == pci_get_device(sc->sc_dev)) {
9156d161891SSam Leffler 			offtbl = pci2id[i].card_id;
9166d161891SSam Leffler 			break;
9176d161891SSam Leffler 		}
9186d161891SSam Leffler 	}
9196d161891SSam Leffler 	if (offtbl == NULL) {
9206d161891SSam Leffler 		device_printf(sc->sc_dev, "Unknown card!\n");
9216d161891SSam Leffler 		return (1);
9226d161891SSam Leffler 	}
9236d161891SSam Leffler 
9246d161891SSam Leffler 	ramcfg = READ_REG_0(sc, HIFN_0_PUCNFG);
9256d161891SSam Leffler 	dmacfg = READ_REG_1(sc, HIFN_1_DMA_CNFG);
9266d161891SSam Leffler 
9276d161891SSam Leffler 	/*
9286d161891SSam Leffler 	 * The RAM config register's encrypt level bit needs to be set before
9296d161891SSam Leffler 	 * every read performed on the encryption level register.
9306d161891SSam Leffler 	 */
9316d161891SSam Leffler 	WRITE_REG_0(sc, HIFN_0_PUCNFG, ramcfg | HIFN_PUCNFG_CHIPID);
9326d161891SSam Leffler 
9336d161891SSam Leffler 	encl = READ_REG_0(sc, HIFN_0_PUSTAT) & HIFN_PUSTAT_CHIPENA;
9346d161891SSam Leffler 
9356d161891SSam Leffler 	/*
9366d161891SSam Leffler 	 * Make sure we don't re-unlock.  Two unlocks kills chip until the
9376d161891SSam Leffler 	 * next reboot.
9386d161891SSam Leffler 	 */
9396d161891SSam Leffler 	if (encl == HIFN_PUSTAT_ENA_1 || encl == HIFN_PUSTAT_ENA_2) {
9406d161891SSam Leffler #ifdef HIFN_DEBUG
9416d161891SSam Leffler 		if (hifn_debug)
9426d161891SSam Leffler 			device_printf(sc->sc_dev,
9436d161891SSam Leffler 			    "Strong crypto already enabled!\n");
9446d161891SSam Leffler #endif
9456d161891SSam Leffler 		goto report;
9466d161891SSam Leffler 	}
9476d161891SSam Leffler 
9486d161891SSam Leffler 	if (encl != 0 && encl != HIFN_PUSTAT_ENA_0) {
9496d161891SSam Leffler #ifdef HIFN_DEBUG
9506d161891SSam Leffler 		if (hifn_debug)
9516d161891SSam Leffler 			device_printf(sc->sc_dev,
9526d161891SSam Leffler 			      "Unknown encryption level 0x%x\n", encl);
9536d161891SSam Leffler #endif
9546d161891SSam Leffler 		return 1;
9556d161891SSam Leffler 	}
9566d161891SSam Leffler 
9576d161891SSam Leffler 	WRITE_REG_1(sc, HIFN_1_DMA_CNFG, HIFN_DMACNFG_UNLOCK |
9586d161891SSam Leffler 	    HIFN_DMACNFG_MSTRESET | HIFN_DMACNFG_DMARESET | HIFN_DMACNFG_MODE);
9596d161891SSam Leffler 	DELAY(1000);
9606d161891SSam Leffler 	addr = READ_REG_1(sc, HIFN_UNLOCK_SECRET1);
9616d161891SSam Leffler 	DELAY(1000);
9626d161891SSam Leffler 	WRITE_REG_1(sc, HIFN_UNLOCK_SECRET2, 0);
9636d161891SSam Leffler 	DELAY(1000);
9646d161891SSam Leffler 
9656d161891SSam Leffler 	for (i = 0; i <= 12; i++) {
9666d161891SSam Leffler 		addr = hifn_next_signature(addr, offtbl[i] + 0x101);
9676d161891SSam Leffler 		WRITE_REG_1(sc, HIFN_UNLOCK_SECRET2, addr);
9686d161891SSam Leffler 
9696d161891SSam Leffler 		DELAY(1000);
9706d161891SSam Leffler 	}
9716d161891SSam Leffler 
9726d161891SSam Leffler 	WRITE_REG_0(sc, HIFN_0_PUCNFG, ramcfg | HIFN_PUCNFG_CHIPID);
9736d161891SSam Leffler 	encl = READ_REG_0(sc, HIFN_0_PUSTAT) & HIFN_PUSTAT_CHIPENA;
9746d161891SSam Leffler 
9756d161891SSam Leffler #ifdef HIFN_DEBUG
9766d161891SSam Leffler 	if (hifn_debug) {
9776d161891SSam Leffler 		if (encl != HIFN_PUSTAT_ENA_1 && encl != HIFN_PUSTAT_ENA_2)
9786d161891SSam Leffler 			device_printf(sc->sc_dev, "Engine is permanently "
9796d161891SSam Leffler 				"locked until next system reset!\n");
9806d161891SSam Leffler 		else
9816d161891SSam Leffler 			device_printf(sc->sc_dev, "Engine enabled "
9826d161891SSam Leffler 				"successfully!\n");
9836d161891SSam Leffler 	}
9846d161891SSam Leffler #endif
9856d161891SSam Leffler 
9866d161891SSam Leffler report:
9876d161891SSam Leffler 	WRITE_REG_0(sc, HIFN_0_PUCNFG, ramcfg);
9886d161891SSam Leffler 	WRITE_REG_1(sc, HIFN_1_DMA_CNFG, dmacfg);
9896d161891SSam Leffler 
9906d161891SSam Leffler 	switch (encl) {
9916d161891SSam Leffler 	case HIFN_PUSTAT_ENA_1:
9926d161891SSam Leffler 	case HIFN_PUSTAT_ENA_2:
9936d161891SSam Leffler 		break;
9946d161891SSam Leffler 	case HIFN_PUSTAT_ENA_0:
9956d161891SSam Leffler 	default:
9966d161891SSam Leffler 		device_printf(sc->sc_dev, "disabled");
9976d161891SSam Leffler 		break;
9986d161891SSam Leffler 	}
9996d161891SSam Leffler 
10006d161891SSam Leffler 	return 0;
10016d161891SSam Leffler }
10026d161891SSam Leffler 
10036d161891SSam Leffler /*
10046d161891SSam Leffler  * Give initial values to the registers listed in the "Register Space"
10056d161891SSam Leffler  * section of the HIFN Software Development reference manual.
10066d161891SSam Leffler  */
10076d161891SSam Leffler static void
10086d161891SSam Leffler hifn_init_pci_registers(struct hifn_softc *sc)
10096d161891SSam Leffler {
10106d161891SSam Leffler 	/* write fixed values needed by the Initialization registers */
10116d161891SSam Leffler 	WRITE_REG_0(sc, HIFN_0_PUCTRL, HIFN_PUCTRL_DMAENA);
10126d161891SSam Leffler 	WRITE_REG_0(sc, HIFN_0_FIFOCNFG, HIFN_FIFOCNFG_THRESHOLD);
10136d161891SSam Leffler 	WRITE_REG_0(sc, HIFN_0_PUIER, HIFN_PUIER_DSTOVER);
10146d161891SSam Leffler 
10156d161891SSam Leffler 	/* write all 4 ring address registers */
10166d161891SSam Leffler 	WRITE_REG_1(sc, HIFN_1_DMA_CRAR, sc->sc_dma_physaddr +
10176d161891SSam Leffler 	    offsetof(struct hifn_dma, cmdr[0]));
10186d161891SSam Leffler 	WRITE_REG_1(sc, HIFN_1_DMA_SRAR, sc->sc_dma_physaddr +
10196d161891SSam Leffler 	    offsetof(struct hifn_dma, srcr[0]));
10206d161891SSam Leffler 	WRITE_REG_1(sc, HIFN_1_DMA_DRAR, sc->sc_dma_physaddr +
10216d161891SSam Leffler 	    offsetof(struct hifn_dma, dstr[0]));
10226d161891SSam Leffler 	WRITE_REG_1(sc, HIFN_1_DMA_RRAR, sc->sc_dma_physaddr +
10236d161891SSam Leffler 	    offsetof(struct hifn_dma, resr[0]));
10246d161891SSam Leffler 
10256d161891SSam Leffler 	DELAY(2000);
10266d161891SSam Leffler 
10276d161891SSam Leffler 	/* write status register */
10286d161891SSam Leffler 	WRITE_REG_1(sc, HIFN_1_DMA_CSR,
10296d161891SSam Leffler 	    HIFN_DMACSR_D_CTRL_DIS | HIFN_DMACSR_R_CTRL_DIS |
10306d161891SSam Leffler 	    HIFN_DMACSR_S_CTRL_DIS | HIFN_DMACSR_C_CTRL_DIS |
10316d161891SSam Leffler 	    HIFN_DMACSR_D_ABORT | HIFN_DMACSR_D_DONE | HIFN_DMACSR_D_LAST |
10326d161891SSam Leffler 	    HIFN_DMACSR_D_WAIT | HIFN_DMACSR_D_OVER |
10336d161891SSam Leffler 	    HIFN_DMACSR_R_ABORT | HIFN_DMACSR_R_DONE | HIFN_DMACSR_R_LAST |
10346d161891SSam Leffler 	    HIFN_DMACSR_R_WAIT | HIFN_DMACSR_R_OVER |
10356d161891SSam Leffler 	    HIFN_DMACSR_S_ABORT | HIFN_DMACSR_S_DONE | HIFN_DMACSR_S_LAST |
10366d161891SSam Leffler 	    HIFN_DMACSR_S_WAIT |
10376d161891SSam Leffler 	    HIFN_DMACSR_C_ABORT | HIFN_DMACSR_C_DONE | HIFN_DMACSR_C_LAST |
10386d161891SSam Leffler 	    HIFN_DMACSR_C_WAIT |
10396d161891SSam Leffler 	    HIFN_DMACSR_ENGINE |
10406d161891SSam Leffler 	    ((sc->sc_flags & HIFN_HAS_PUBLIC) ?
10416d161891SSam Leffler 		HIFN_DMACSR_PUBDONE : 0) |
10426d161891SSam Leffler 	    ((sc->sc_flags & HIFN_IS_7811) ?
10436d161891SSam Leffler 		HIFN_DMACSR_ILLW | HIFN_DMACSR_ILLR : 0));
10446d161891SSam Leffler 
10456d161891SSam Leffler 	sc->sc_d_busy = sc->sc_r_busy = sc->sc_s_busy = sc->sc_c_busy = 0;
10466d161891SSam Leffler 	sc->sc_dmaier |= HIFN_DMAIER_R_DONE | HIFN_DMAIER_C_ABORT |
10476d161891SSam Leffler 	    HIFN_DMAIER_D_OVER | HIFN_DMAIER_R_OVER |
10486d161891SSam Leffler 	    HIFN_DMAIER_S_ABORT | HIFN_DMAIER_D_ABORT | HIFN_DMAIER_R_ABORT |
10496d161891SSam Leffler 	    ((sc->sc_flags & HIFN_IS_7811) ?
10506d161891SSam Leffler 		HIFN_DMAIER_ILLW | HIFN_DMAIER_ILLR : 0);
10516d161891SSam Leffler 	sc->sc_dmaier &= ~HIFN_DMAIER_C_WAIT;
10526d161891SSam Leffler 	WRITE_REG_1(sc, HIFN_1_DMA_IER, sc->sc_dmaier);
10536d161891SSam Leffler 
10546d161891SSam Leffler 	WRITE_REG_0(sc, HIFN_0_PUCNFG, HIFN_PUCNFG_COMPSING |
10556d161891SSam Leffler 	    HIFN_PUCNFG_DRFR_128 | HIFN_PUCNFG_TCALLPHASES |
10566d161891SSam Leffler 	    HIFN_PUCNFG_TCDRVTOTEM | HIFN_PUCNFG_BUS32 |
10576d161891SSam Leffler 	    (sc->sc_drammodel ? HIFN_PUCNFG_DRAM : HIFN_PUCNFG_SRAM));
10586d161891SSam Leffler 
10596d161891SSam Leffler 	WRITE_REG_0(sc, HIFN_0_PUISR, HIFN_PUISR_DSTOVER);
10606d161891SSam Leffler 	WRITE_REG_1(sc, HIFN_1_DMA_CNFG, HIFN_DMACNFG_MSTRESET |
10616d161891SSam Leffler 	    HIFN_DMACNFG_DMARESET | HIFN_DMACNFG_MODE | HIFN_DMACNFG_LAST |
10626d161891SSam Leffler 	    ((HIFN_POLL_FREQUENCY << 16 ) & HIFN_DMACNFG_POLLFREQ) |
10636d161891SSam Leffler 	    ((HIFN_POLL_SCALAR << 8) & HIFN_DMACNFG_POLLINVAL));
10646d161891SSam Leffler }
10656d161891SSam Leffler 
10666d161891SSam Leffler /*
10676d161891SSam Leffler  * The maximum number of sessions supported by the card
10686d161891SSam Leffler  * is dependent on the amount of context ram, which
10696d161891SSam Leffler  * encryption algorithms are enabled, and how compression
10706d161891SSam Leffler  * is configured.  This should be configured before this
10716d161891SSam Leffler  * routine is called.
10726d161891SSam Leffler  */
10736d161891SSam Leffler static void
10746d161891SSam Leffler hifn_sessions(struct hifn_softc *sc)
10756d161891SSam Leffler {
10766d161891SSam Leffler 	u_int32_t pucnfg;
10776d161891SSam Leffler 	int ctxsize;
10786d161891SSam Leffler 
10796d161891SSam Leffler 	pucnfg = READ_REG_0(sc, HIFN_0_PUCNFG);
10806d161891SSam Leffler 
10816d161891SSam Leffler 	if (pucnfg & HIFN_PUCNFG_COMPSING) {
10826d161891SSam Leffler 		if (pucnfg & HIFN_PUCNFG_ENCCNFG)
10836d161891SSam Leffler 			ctxsize = 128;
10846d161891SSam Leffler 		else
10856d161891SSam Leffler 			ctxsize = 512;
10866d161891SSam Leffler 		sc->sc_maxses = 1 +
10876d161891SSam Leffler 		    ((sc->sc_ramsize - 32768) / ctxsize);
10886d161891SSam Leffler 	} else
10896d161891SSam Leffler 		sc->sc_maxses = sc->sc_ramsize / 16384;
10906d161891SSam Leffler 
10916d161891SSam Leffler 	if (sc->sc_maxses > 2048)
10926d161891SSam Leffler 		sc->sc_maxses = 2048;
10936d161891SSam Leffler }
10946d161891SSam Leffler 
10956d161891SSam Leffler /*
10966d161891SSam Leffler  * Determine ram type (sram or dram).  Board should be just out of a reset
10976d161891SSam Leffler  * state when this is called.
10986d161891SSam Leffler  */
10996d161891SSam Leffler static int
11006d161891SSam Leffler hifn_ramtype(struct hifn_softc *sc)
11016d161891SSam Leffler {
11026d161891SSam Leffler 	u_int8_t data[8], dataexpect[8];
11036d161891SSam Leffler 	int i;
11046d161891SSam Leffler 
11056d161891SSam Leffler 	for (i = 0; i < sizeof(data); i++)
11066d161891SSam Leffler 		data[i] = dataexpect[i] = 0x55;
11076d161891SSam Leffler 	if (hifn_writeramaddr(sc, 0, data))
11086d161891SSam Leffler 		return (-1);
11096d161891SSam Leffler 	if (hifn_readramaddr(sc, 0, data))
11106d161891SSam Leffler 		return (-1);
11116d161891SSam Leffler 	if (bcmp(data, dataexpect, sizeof(data)) != 0) {
11126d161891SSam Leffler 		sc->sc_drammodel = 1;
11136d161891SSam Leffler 		return (0);
11146d161891SSam Leffler 	}
11156d161891SSam Leffler 
11166d161891SSam Leffler 	for (i = 0; i < sizeof(data); i++)
11176d161891SSam Leffler 		data[i] = dataexpect[i] = 0xaa;
11186d161891SSam Leffler 	if (hifn_writeramaddr(sc, 0, data))
11196d161891SSam Leffler 		return (-1);
11206d161891SSam Leffler 	if (hifn_readramaddr(sc, 0, data))
11216d161891SSam Leffler 		return (-1);
11226d161891SSam Leffler 	if (bcmp(data, dataexpect, sizeof(data)) != 0) {
11236d161891SSam Leffler 		sc->sc_drammodel = 1;
11246d161891SSam Leffler 		return (0);
11256d161891SSam Leffler 	}
11266d161891SSam Leffler 
11276d161891SSam Leffler 	return (0);
11286d161891SSam Leffler }
11296d161891SSam Leffler 
11306d161891SSam Leffler #define	HIFN_SRAM_MAX		(32 << 20)
11316d161891SSam Leffler #define	HIFN_SRAM_STEP_SIZE	16384
11326d161891SSam Leffler #define	HIFN_SRAM_GRANULARITY	(HIFN_SRAM_MAX / HIFN_SRAM_STEP_SIZE)
11336d161891SSam Leffler 
11346d161891SSam Leffler static int
11356d161891SSam Leffler hifn_sramsize(struct hifn_softc *sc)
11366d161891SSam Leffler {
11376d161891SSam Leffler 	u_int32_t a;
11386d161891SSam Leffler 	u_int8_t data[8];
11396d161891SSam Leffler 	u_int8_t dataexpect[sizeof(data)];
11406d161891SSam Leffler 	int32_t i;
11416d161891SSam Leffler 
11426d161891SSam Leffler 	for (i = 0; i < sizeof(data); i++)
11436d161891SSam Leffler 		data[i] = dataexpect[i] = i ^ 0x5a;
11446d161891SSam Leffler 
11456d161891SSam Leffler 	for (i = HIFN_SRAM_GRANULARITY - 1; i >= 0; i--) {
11466d161891SSam Leffler 		a = i * HIFN_SRAM_STEP_SIZE;
11476d161891SSam Leffler 		bcopy(&i, data, sizeof(i));
11486d161891SSam Leffler 		hifn_writeramaddr(sc, a, data);
11496d161891SSam Leffler 	}
11506d161891SSam Leffler 
11516d161891SSam Leffler 	for (i = 0; i < HIFN_SRAM_GRANULARITY; i++) {
11526d161891SSam Leffler 		a = i * HIFN_SRAM_STEP_SIZE;
11536d161891SSam Leffler 		bcopy(&i, dataexpect, sizeof(i));
11546d161891SSam Leffler 		if (hifn_readramaddr(sc, a, data) < 0)
11556d161891SSam Leffler 			return (0);
11566d161891SSam Leffler 		if (bcmp(data, dataexpect, sizeof(data)) != 0)
11576d161891SSam Leffler 			return (0);
11586d161891SSam Leffler 		sc->sc_ramsize = a + HIFN_SRAM_STEP_SIZE;
11596d161891SSam Leffler 	}
11606d161891SSam Leffler 
11616d161891SSam Leffler 	return (0);
11626d161891SSam Leffler }
11636d161891SSam Leffler 
11646d161891SSam Leffler /*
11656d161891SSam Leffler  * XXX For dram boards, one should really try all of the
11666d161891SSam Leffler  * HIFN_PUCNFG_DSZ_*'s.  This just assumes that PUCNFG
11676d161891SSam Leffler  * is already set up correctly.
11686d161891SSam Leffler  */
11696d161891SSam Leffler static int
11706d161891SSam Leffler hifn_dramsize(struct hifn_softc *sc)
11716d161891SSam Leffler {
11726d161891SSam Leffler 	u_int32_t cnfg;
11736d161891SSam Leffler 
11746d161891SSam Leffler 	cnfg = READ_REG_0(sc, HIFN_0_PUCNFG) &
11756d161891SSam Leffler 	    HIFN_PUCNFG_DRAMMASK;
11766d161891SSam Leffler 	sc->sc_ramsize = 1 << ((cnfg >> 13) + 18);
11776d161891SSam Leffler 	return (0);
11786d161891SSam Leffler }
11796d161891SSam Leffler 
11806d161891SSam Leffler static void
11816d161891SSam Leffler hifn_alloc_slot(struct hifn_softc *sc, int *cmdp, int *srcp, int *dstp, int *resp)
11826d161891SSam Leffler {
11836d161891SSam Leffler 	struct hifn_dma *dma = sc->sc_dma;
11846d161891SSam Leffler 
11856d161891SSam Leffler 	if (dma->cmdi == HIFN_D_CMD_RSIZE) {
11866d161891SSam Leffler 		dma->cmdi = 0;
11876d161891SSam Leffler 		dma->cmdr[HIFN_D_CMD_RSIZE].l = htole32(HIFN_D_VALID |
11886d161891SSam Leffler 		    HIFN_D_JUMP | HIFN_D_MASKDONEIRQ);
11896d161891SSam Leffler 		HIFN_CMDR_SYNC(sc, HIFN_D_CMD_RSIZE,
11906d161891SSam Leffler 		    BUS_DMASYNC_PREWRITE | BUS_DMASYNC_PREREAD);
11916d161891SSam Leffler 	}
11926d161891SSam Leffler 	*cmdp = dma->cmdi++;
11936d161891SSam Leffler 	dma->cmdk = dma->cmdi;
11946d161891SSam Leffler 
11956d161891SSam Leffler 	if (dma->srci == HIFN_D_SRC_RSIZE) {
11966d161891SSam Leffler 		dma->srci = 0;
11976d161891SSam Leffler 		dma->srcr[HIFN_D_SRC_RSIZE].l = htole32(HIFN_D_VALID |
11986d161891SSam Leffler 		    HIFN_D_JUMP | HIFN_D_MASKDONEIRQ);
11996d161891SSam Leffler 		HIFN_SRCR_SYNC(sc, HIFN_D_SRC_RSIZE,
12006d161891SSam Leffler 		    BUS_DMASYNC_PREWRITE | BUS_DMASYNC_PREREAD);
12016d161891SSam Leffler 	}
12026d161891SSam Leffler 	*srcp = dma->srci++;
12036d161891SSam Leffler 	dma->srck = dma->srci;
12046d161891SSam Leffler 
12056d161891SSam Leffler 	if (dma->dsti == HIFN_D_DST_RSIZE) {
12066d161891SSam Leffler 		dma->dsti = 0;
12076d161891SSam Leffler 		dma->dstr[HIFN_D_DST_RSIZE].l = htole32(HIFN_D_VALID |
12086d161891SSam Leffler 		    HIFN_D_JUMP | HIFN_D_MASKDONEIRQ);
12096d161891SSam Leffler 		HIFN_DSTR_SYNC(sc, HIFN_D_DST_RSIZE,
12106d161891SSam Leffler 		    BUS_DMASYNC_PREWRITE | BUS_DMASYNC_PREREAD);
12116d161891SSam Leffler 	}
12126d161891SSam Leffler 	*dstp = dma->dsti++;
12136d161891SSam Leffler 	dma->dstk = dma->dsti;
12146d161891SSam Leffler 
12156d161891SSam Leffler 	if (dma->resi == HIFN_D_RES_RSIZE) {
12166d161891SSam Leffler 		dma->resi = 0;
12176d161891SSam Leffler 		dma->resr[HIFN_D_RES_RSIZE].l = htole32(HIFN_D_VALID |
12186d161891SSam Leffler 		    HIFN_D_JUMP | HIFN_D_MASKDONEIRQ);
12196d161891SSam Leffler 		HIFN_RESR_SYNC(sc, HIFN_D_RES_RSIZE,
12206d161891SSam Leffler 		    BUS_DMASYNC_PREWRITE | BUS_DMASYNC_PREREAD);
12216d161891SSam Leffler 	}
12226d161891SSam Leffler 	*resp = dma->resi++;
12236d161891SSam Leffler 	dma->resk = dma->resi;
12246d161891SSam Leffler }
12256d161891SSam Leffler 
12266d161891SSam Leffler static int
12276d161891SSam Leffler hifn_writeramaddr(struct hifn_softc *sc, int addr, u_int8_t *data)
12286d161891SSam Leffler {
12296d161891SSam Leffler 	struct hifn_dma *dma = sc->sc_dma;
12306d161891SSam Leffler 	hifn_base_command_t wc;
12316d161891SSam Leffler 	const u_int32_t masks = HIFN_D_VALID | HIFN_D_LAST | HIFN_D_MASKDONEIRQ;
12326d161891SSam Leffler 	int r, cmdi, resi, srci, dsti;
12336d161891SSam Leffler 
12346d161891SSam Leffler 	wc.masks = htole16(3 << 13);
12356d161891SSam Leffler 	wc.session_num = htole16(addr >> 14);
12366d161891SSam Leffler 	wc.total_source_count = htole16(8);
12376d161891SSam Leffler 	wc.total_dest_count = htole16(addr & 0x3fff);
12386d161891SSam Leffler 
12396d161891SSam Leffler 	hifn_alloc_slot(sc, &cmdi, &srci, &dsti, &resi);
12406d161891SSam Leffler 
12416d161891SSam Leffler 	WRITE_REG_1(sc, HIFN_1_DMA_CSR,
12426d161891SSam Leffler 	    HIFN_DMACSR_C_CTRL_ENA | HIFN_DMACSR_S_CTRL_ENA |
12436d161891SSam Leffler 	    HIFN_DMACSR_D_CTRL_ENA | HIFN_DMACSR_R_CTRL_ENA);
12446d161891SSam Leffler 
12456d161891SSam Leffler 	/* build write command */
12466d161891SSam Leffler 	bzero(dma->command_bufs[cmdi], HIFN_MAX_COMMAND);
12476d161891SSam Leffler 	*(hifn_base_command_t *)dma->command_bufs[cmdi] = wc;
12486d161891SSam Leffler 	bcopy(data, &dma->test_src, sizeof(dma->test_src));
12496d161891SSam Leffler 
12506d161891SSam Leffler 	dma->srcr[srci].p = htole32(sc->sc_dma_physaddr
12516d161891SSam Leffler 	    + offsetof(struct hifn_dma, test_src));
12526d161891SSam Leffler 	dma->dstr[dsti].p = htole32(sc->sc_dma_physaddr
12536d161891SSam Leffler 	    + offsetof(struct hifn_dma, test_dst));
12546d161891SSam Leffler 
12556d161891SSam Leffler 	dma->cmdr[cmdi].l = htole32(16 | masks);
12566d161891SSam Leffler 	dma->srcr[srci].l = htole32(8 | masks);
12576d161891SSam Leffler 	dma->dstr[dsti].l = htole32(4 | masks);
12586d161891SSam Leffler 	dma->resr[resi].l = htole32(4 | masks);
12596d161891SSam Leffler 
12606d161891SSam Leffler 	bus_dmamap_sync(sc->sc_dmat, sc->sc_dmamap,
12616d161891SSam Leffler 	    BUS_DMASYNC_PREREAD | BUS_DMASYNC_PREWRITE);
12626d161891SSam Leffler 
12636d161891SSam Leffler 	for (r = 10000; r >= 0; r--) {
12646d161891SSam Leffler 		DELAY(10);
12656d161891SSam Leffler 		bus_dmamap_sync(sc->sc_dmat, sc->sc_dmamap,
12666d161891SSam Leffler 		    BUS_DMASYNC_POSTREAD | BUS_DMASYNC_POSTWRITE);
12676d161891SSam Leffler 		if ((dma->resr[resi].l & htole32(HIFN_D_VALID)) == 0)
12686d161891SSam Leffler 			break;
12696d161891SSam Leffler 		bus_dmamap_sync(sc->sc_dmat, sc->sc_dmamap,
12706d161891SSam Leffler 		    BUS_DMASYNC_PREREAD | BUS_DMASYNC_PREWRITE);
12716d161891SSam Leffler 	}
12726d161891SSam Leffler 	if (r == 0) {
12736d161891SSam Leffler 		device_printf(sc->sc_dev, "writeramaddr -- "
12746d161891SSam Leffler 		    "result[%d](addr %d) still valid\n", resi, addr);
12756d161891SSam Leffler 		r = -1;
12766d161891SSam Leffler 		return (-1);
12776d161891SSam Leffler 	} else
12786d161891SSam Leffler 		r = 0;
12796d161891SSam Leffler 
12806d161891SSam Leffler 	WRITE_REG_1(sc, HIFN_1_DMA_CSR,
12816d161891SSam Leffler 	    HIFN_DMACSR_C_CTRL_DIS | HIFN_DMACSR_S_CTRL_DIS |
12826d161891SSam Leffler 	    HIFN_DMACSR_D_CTRL_DIS | HIFN_DMACSR_R_CTRL_DIS);
12836d161891SSam Leffler 
12846d161891SSam Leffler 	return (r);
12856d161891SSam Leffler }
12866d161891SSam Leffler 
12876d161891SSam Leffler static int
12886d161891SSam Leffler hifn_readramaddr(struct hifn_softc *sc, int addr, u_int8_t *data)
12896d161891SSam Leffler {
12906d161891SSam Leffler 	struct hifn_dma *dma = sc->sc_dma;
12916d161891SSam Leffler 	hifn_base_command_t rc;
12926d161891SSam Leffler 	const u_int32_t masks = HIFN_D_VALID | HIFN_D_LAST | HIFN_D_MASKDONEIRQ;
12936d161891SSam Leffler 	int r, cmdi, srci, dsti, resi;
12946d161891SSam Leffler 
12956d161891SSam Leffler 	rc.masks = htole16(2 << 13);
12966d161891SSam Leffler 	rc.session_num = htole16(addr >> 14);
12976d161891SSam Leffler 	rc.total_source_count = htole16(addr & 0x3fff);
12986d161891SSam Leffler 	rc.total_dest_count = htole16(8);
12996d161891SSam Leffler 
13006d161891SSam Leffler 	hifn_alloc_slot(sc, &cmdi, &srci, &dsti, &resi);
13016d161891SSam Leffler 
13026d161891SSam Leffler 	WRITE_REG_1(sc, HIFN_1_DMA_CSR,
13036d161891SSam Leffler 	    HIFN_DMACSR_C_CTRL_ENA | HIFN_DMACSR_S_CTRL_ENA |
13046d161891SSam Leffler 	    HIFN_DMACSR_D_CTRL_ENA | HIFN_DMACSR_R_CTRL_ENA);
13056d161891SSam Leffler 
13066d161891SSam Leffler 	bzero(dma->command_bufs[cmdi], HIFN_MAX_COMMAND);
13076d161891SSam Leffler 	*(hifn_base_command_t *)dma->command_bufs[cmdi] = rc;
13086d161891SSam Leffler 
13096d161891SSam Leffler 	dma->srcr[srci].p = htole32(sc->sc_dma_physaddr +
13106d161891SSam Leffler 	    offsetof(struct hifn_dma, test_src));
13116d161891SSam Leffler 	dma->test_src = 0;
13126d161891SSam Leffler 	dma->dstr[dsti].p =  htole32(sc->sc_dma_physaddr +
13136d161891SSam Leffler 	    offsetof(struct hifn_dma, test_dst));
13146d161891SSam Leffler 	dma->test_dst = 0;
13156d161891SSam Leffler 	dma->cmdr[cmdi].l = htole32(8 | masks);
13166d161891SSam Leffler 	dma->srcr[srci].l = htole32(8 | masks);
13176d161891SSam Leffler 	dma->dstr[dsti].l = htole32(8 | masks);
13186d161891SSam Leffler 	dma->resr[resi].l = htole32(HIFN_MAX_RESULT | masks);
13196d161891SSam Leffler 
13206d161891SSam Leffler 	bus_dmamap_sync(sc->sc_dmat, sc->sc_dmamap,
13216d161891SSam Leffler 	    BUS_DMASYNC_PREREAD | BUS_DMASYNC_PREWRITE);
13226d161891SSam Leffler 
13236d161891SSam Leffler 	for (r = 10000; r >= 0; r--) {
13246d161891SSam Leffler 		DELAY(10);
13256d161891SSam Leffler 		bus_dmamap_sync(sc->sc_dmat, sc->sc_dmamap,
13266d161891SSam Leffler 		    BUS_DMASYNC_POSTREAD | BUS_DMASYNC_POSTWRITE);
13276d161891SSam Leffler 		if ((dma->resr[resi].l & htole32(HIFN_D_VALID)) == 0)
13286d161891SSam Leffler 			break;
13296d161891SSam Leffler 		bus_dmamap_sync(sc->sc_dmat, sc->sc_dmamap,
13306d161891SSam Leffler 		    BUS_DMASYNC_PREREAD | BUS_DMASYNC_PREWRITE);
13316d161891SSam Leffler 	}
13326d161891SSam Leffler 	if (r == 0) {
13336d161891SSam Leffler 		device_printf(sc->sc_dev, "readramaddr -- "
13346d161891SSam Leffler 		    "result[%d](addr %d) still valid\n", resi, addr);
13356d161891SSam Leffler 		r = -1;
13366d161891SSam Leffler 	} else {
13376d161891SSam Leffler 		r = 0;
13386d161891SSam Leffler 		bcopy(&dma->test_dst, data, sizeof(dma->test_dst));
13396d161891SSam Leffler 	}
13406d161891SSam Leffler 
13416d161891SSam Leffler 	WRITE_REG_1(sc, HIFN_1_DMA_CSR,
13426d161891SSam Leffler 	    HIFN_DMACSR_C_CTRL_DIS | HIFN_DMACSR_S_CTRL_DIS |
13436d161891SSam Leffler 	    HIFN_DMACSR_D_CTRL_DIS | HIFN_DMACSR_R_CTRL_DIS);
13446d161891SSam Leffler 
13456d161891SSam Leffler 	return (r);
13466d161891SSam Leffler }
13476d161891SSam Leffler 
13486d161891SSam Leffler /*
13496d161891SSam Leffler  * Initialize the descriptor rings.
13506d161891SSam Leffler  */
13516d161891SSam Leffler static void
13526d161891SSam Leffler hifn_init_dma(struct hifn_softc *sc)
13536d161891SSam Leffler {
13546d161891SSam Leffler 	struct hifn_dma *dma = sc->sc_dma;
13556d161891SSam Leffler 	int i;
13566d161891SSam Leffler 
13576d161891SSam Leffler 	hifn_set_retry(sc);
13586d161891SSam Leffler 
13596d161891SSam Leffler 	/* initialize static pointer values */
13606d161891SSam Leffler 	for (i = 0; i < HIFN_D_CMD_RSIZE; i++)
13616d161891SSam Leffler 		dma->cmdr[i].p = htole32(sc->sc_dma_physaddr +
13626d161891SSam Leffler 		    offsetof(struct hifn_dma, command_bufs[i][0]));
13636d161891SSam Leffler 	for (i = 0; i < HIFN_D_RES_RSIZE; i++)
13646d161891SSam Leffler 		dma->resr[i].p = htole32(sc->sc_dma_physaddr +
13656d161891SSam Leffler 		    offsetof(struct hifn_dma, result_bufs[i][0]));
13666d161891SSam Leffler 
13676d161891SSam Leffler 	dma->cmdr[HIFN_D_CMD_RSIZE].p =
13686d161891SSam Leffler 	    htole32(sc->sc_dma_physaddr + offsetof(struct hifn_dma, cmdr[0]));
13696d161891SSam Leffler 	dma->srcr[HIFN_D_SRC_RSIZE].p =
13706d161891SSam Leffler 	    htole32(sc->sc_dma_physaddr + offsetof(struct hifn_dma, srcr[0]));
13716d161891SSam Leffler 	dma->dstr[HIFN_D_DST_RSIZE].p =
13726d161891SSam Leffler 	    htole32(sc->sc_dma_physaddr + offsetof(struct hifn_dma, dstr[0]));
13736d161891SSam Leffler 	dma->resr[HIFN_D_RES_RSIZE].p =
13746d161891SSam Leffler 	    htole32(sc->sc_dma_physaddr + offsetof(struct hifn_dma, resr[0]));
13756d161891SSam Leffler 
13766d161891SSam Leffler 	dma->cmdu = dma->srcu = dma->dstu = dma->resu = 0;
13776d161891SSam Leffler 	dma->cmdi = dma->srci = dma->dsti = dma->resi = 0;
13786d161891SSam Leffler 	dma->cmdk = dma->srck = dma->dstk = dma->resk = 0;
13796d161891SSam Leffler }
13806d161891SSam Leffler 
13816d161891SSam Leffler /*
13826d161891SSam Leffler  * Writes out the raw command buffer space.  Returns the
13836d161891SSam Leffler  * command buffer size.
13846d161891SSam Leffler  */
13856d161891SSam Leffler static u_int
13866d161891SSam Leffler hifn_write_command(struct hifn_command *cmd, u_int8_t *buf)
13876d161891SSam Leffler {
13886d161891SSam Leffler 	u_int8_t *buf_pos;
13896d161891SSam Leffler 	hifn_base_command_t *base_cmd;
13906d161891SSam Leffler 	hifn_mac_command_t *mac_cmd;
13916d161891SSam Leffler 	hifn_crypt_command_t *cry_cmd;
13926d161891SSam Leffler 	int using_mac, using_crypt, len;
13936d161891SSam Leffler 	u_int32_t dlen, slen;
13946d161891SSam Leffler 
13956d161891SSam Leffler 	buf_pos = buf;
13966d161891SSam Leffler 	using_mac = cmd->base_masks & HIFN_BASE_CMD_MAC;
13976d161891SSam Leffler 	using_crypt = cmd->base_masks & HIFN_BASE_CMD_CRYPT;
13986d161891SSam Leffler 
13996d161891SSam Leffler 	base_cmd = (hifn_base_command_t *)buf_pos;
14006d161891SSam Leffler 	base_cmd->masks = htole16(cmd->base_masks);
14016d161891SSam Leffler 	slen = cmd->src_mapsize;
14026d161891SSam Leffler 	if (cmd->sloplen)
14036d161891SSam Leffler 		dlen = cmd->dst_mapsize - cmd->sloplen + sizeof(u_int32_t);
14046d161891SSam Leffler 	else
14056d161891SSam Leffler 		dlen = cmd->dst_mapsize;
14066d161891SSam Leffler 	base_cmd->total_source_count = htole16(slen & HIFN_BASE_CMD_LENMASK_LO);
14076d161891SSam Leffler 	base_cmd->total_dest_count = htole16(dlen & HIFN_BASE_CMD_LENMASK_LO);
14086d161891SSam Leffler 	dlen >>= 16;
14096d161891SSam Leffler 	slen >>= 16;
14106d161891SSam Leffler 	base_cmd->session_num = htole16(cmd->session_num |
14116d161891SSam Leffler 	    ((slen << HIFN_BASE_CMD_SRCLEN_S) & HIFN_BASE_CMD_SRCLEN_M) |
14126d161891SSam Leffler 	    ((dlen << HIFN_BASE_CMD_DSTLEN_S) & HIFN_BASE_CMD_DSTLEN_M));
14136d161891SSam Leffler 	buf_pos += sizeof(hifn_base_command_t);
14146d161891SSam Leffler 
14156d161891SSam Leffler 	if (using_mac) {
14166d161891SSam Leffler 		mac_cmd = (hifn_mac_command_t *)buf_pos;
14176d161891SSam Leffler 		dlen = cmd->maccrd->crd_len;
14186d161891SSam Leffler 		mac_cmd->source_count = htole16(dlen & 0xffff);
14196d161891SSam Leffler 		dlen >>= 16;
14206d161891SSam Leffler 		mac_cmd->masks = htole16(cmd->mac_masks |
14216d161891SSam Leffler 		    ((dlen << HIFN_MAC_CMD_SRCLEN_S) & HIFN_MAC_CMD_SRCLEN_M));
14226d161891SSam Leffler 		mac_cmd->header_skip = htole16(cmd->maccrd->crd_skip);
14236d161891SSam Leffler 		mac_cmd->reserved = 0;
14246d161891SSam Leffler 		buf_pos += sizeof(hifn_mac_command_t);
14256d161891SSam Leffler 	}
14266d161891SSam Leffler 
14276d161891SSam Leffler 	if (using_crypt) {
14286d161891SSam Leffler 		cry_cmd = (hifn_crypt_command_t *)buf_pos;
14296d161891SSam Leffler 		dlen = cmd->enccrd->crd_len;
14306d161891SSam Leffler 		cry_cmd->source_count = htole16(dlen & 0xffff);
14316d161891SSam Leffler 		dlen >>= 16;
14326d161891SSam Leffler 		cry_cmd->masks = htole16(cmd->cry_masks |
14336d161891SSam Leffler 		    ((dlen << HIFN_CRYPT_CMD_SRCLEN_S) & HIFN_CRYPT_CMD_SRCLEN_M));
14346d161891SSam Leffler 		cry_cmd->header_skip = htole16(cmd->enccrd->crd_skip);
14356d161891SSam Leffler 		cry_cmd->reserved = 0;
14366d161891SSam Leffler 		buf_pos += sizeof(hifn_crypt_command_t);
14376d161891SSam Leffler 	}
14386d161891SSam Leffler 
14396d161891SSam Leffler 	if (using_mac && cmd->mac_masks & HIFN_MAC_CMD_NEW_KEY) {
14406d161891SSam Leffler 		bcopy(cmd->mac, buf_pos, HIFN_MAC_KEY_LENGTH);
14416d161891SSam Leffler 		buf_pos += HIFN_MAC_KEY_LENGTH;
14426d161891SSam Leffler 	}
14436d161891SSam Leffler 
14446d161891SSam Leffler 	if (using_crypt && cmd->cry_masks & HIFN_CRYPT_CMD_NEW_KEY) {
14456d161891SSam Leffler 		switch (cmd->cry_masks & HIFN_CRYPT_CMD_ALG_MASK) {
14466d161891SSam Leffler 		case HIFN_CRYPT_CMD_ALG_3DES:
14476d161891SSam Leffler 			bcopy(cmd->ck, buf_pos, HIFN_3DES_KEY_LENGTH);
14486d161891SSam Leffler 			buf_pos += HIFN_3DES_KEY_LENGTH;
14496d161891SSam Leffler 			break;
14506d161891SSam Leffler 		case HIFN_CRYPT_CMD_ALG_DES:
14516d161891SSam Leffler 			bcopy(cmd->ck, buf_pos, HIFN_DES_KEY_LENGTH);
14526d161891SSam Leffler 			buf_pos += cmd->cklen;
14536d161891SSam Leffler 			break;
14546d161891SSam Leffler 		case HIFN_CRYPT_CMD_ALG_RC4:
14556d161891SSam Leffler 			len = 256;
14566d161891SSam Leffler 			do {
14576d161891SSam Leffler 				int clen;
14586d161891SSam Leffler 
14596d161891SSam Leffler 				clen = MIN(cmd->cklen, len);
14606d161891SSam Leffler 				bcopy(cmd->ck, buf_pos, clen);
14616d161891SSam Leffler 				len -= clen;
14626d161891SSam Leffler 				buf_pos += clen;
14636d161891SSam Leffler 			} while (len > 0);
14646d161891SSam Leffler 			bzero(buf_pos, 4);
14656d161891SSam Leffler 			buf_pos += 4;
14666d161891SSam Leffler 			break;
14676d161891SSam Leffler 		}
14686d161891SSam Leffler 	}
14696d161891SSam Leffler 
14706d161891SSam Leffler 	if (using_crypt && cmd->cry_masks & HIFN_CRYPT_CMD_NEW_IV) {
14716d161891SSam Leffler 		bcopy(cmd->iv, buf_pos, HIFN_IV_LENGTH);
14726d161891SSam Leffler 		buf_pos += HIFN_IV_LENGTH;
14736d161891SSam Leffler 	}
14746d161891SSam Leffler 
14756d161891SSam Leffler 	if ((cmd->base_masks & (HIFN_BASE_CMD_MAC|HIFN_BASE_CMD_CRYPT)) == 0) {
14766d161891SSam Leffler 		bzero(buf_pos, 8);
14776d161891SSam Leffler 		buf_pos += 8;
14786d161891SSam Leffler 	}
14796d161891SSam Leffler 
14806d161891SSam Leffler 	return (buf_pos - buf);
14816d161891SSam Leffler }
14826d161891SSam Leffler 
14836d161891SSam Leffler static int
14846d161891SSam Leffler hifn_dmamap_aligned(struct hifn_operand *op)
14856d161891SSam Leffler {
14866d161891SSam Leffler 	int i;
14876d161891SSam Leffler 
14886d161891SSam Leffler 	for (i = 0; i < op->nsegs; i++) {
14896d161891SSam Leffler 		if (op->segs[i].ds_addr & 3)
14906d161891SSam Leffler 			return (0);
14916d161891SSam Leffler 		if ((i != (op->nsegs - 1)) && (op->segs[i].ds_len & 3))
14926d161891SSam Leffler 			return (0);
14936d161891SSam Leffler 	}
14946d161891SSam Leffler 	return (1);
14956d161891SSam Leffler }
14966d161891SSam Leffler 
14976d161891SSam Leffler static int
14986d161891SSam Leffler hifn_dmamap_load_dst(struct hifn_softc *sc, struct hifn_command *cmd)
14996d161891SSam Leffler {
15006d161891SSam Leffler 	struct hifn_dma *dma = sc->sc_dma;
15016d161891SSam Leffler 	struct hifn_operand *dst = &cmd->dst;
15026d161891SSam Leffler 	u_int32_t p, l;
15036d161891SSam Leffler 	int idx, used = 0, i;
15046d161891SSam Leffler 
15056d161891SSam Leffler 	idx = dma->dsti;
15066d161891SSam Leffler 	for (i = 0; i < dst->nsegs - 1; i++) {
15076d161891SSam Leffler 		dma->dstr[idx].p = htole32(dst->segs[i].ds_addr);
15086d161891SSam Leffler 		dma->dstr[idx].l = htole32(HIFN_D_VALID |
15096d161891SSam Leffler 		    HIFN_D_MASKDONEIRQ | dst->segs[i].ds_len);
15106d161891SSam Leffler 		HIFN_DSTR_SYNC(sc, idx,
15116d161891SSam Leffler 		    BUS_DMASYNC_PREREAD | BUS_DMASYNC_PREWRITE);
15126d161891SSam Leffler 		used++;
15136d161891SSam Leffler 
15146d161891SSam Leffler 		if (++idx == HIFN_D_DST_RSIZE) {
15156d161891SSam Leffler 			dma->dstr[idx].l = htole32(HIFN_D_VALID |
15166d161891SSam Leffler 			    HIFN_D_JUMP | HIFN_D_MASKDONEIRQ);
15176d161891SSam Leffler 			HIFN_DSTR_SYNC(sc, idx,
15186d161891SSam Leffler 			    BUS_DMASYNC_PREREAD | BUS_DMASYNC_PREWRITE);
15196d161891SSam Leffler 			idx = 0;
15206d161891SSam Leffler 		}
15216d161891SSam Leffler 	}
15226d161891SSam Leffler 
15236d161891SSam Leffler 	if (cmd->sloplen == 0) {
15246d161891SSam Leffler 		p = dst->segs[i].ds_addr;
15256d161891SSam Leffler 		l = HIFN_D_VALID | HIFN_D_MASKDONEIRQ | HIFN_D_LAST |
15266d161891SSam Leffler 		    dst->segs[i].ds_len;
15276d161891SSam Leffler 	} else {
15286d161891SSam Leffler 		p = sc->sc_dma_physaddr +
15296d161891SSam Leffler 		    offsetof(struct hifn_dma, slop[cmd->slopidx]);
15306d161891SSam Leffler 		l = HIFN_D_VALID | HIFN_D_MASKDONEIRQ | HIFN_D_LAST |
15316d161891SSam Leffler 		    sizeof(u_int32_t);
15326d161891SSam Leffler 
15336d161891SSam Leffler 		if ((dst->segs[i].ds_len - cmd->sloplen) != 0) {
15346d161891SSam Leffler 			dma->dstr[idx].p = htole32(dst->segs[i].ds_addr);
15356d161891SSam Leffler 			dma->dstr[idx].l = htole32(HIFN_D_VALID |
15366d161891SSam Leffler 			    HIFN_D_MASKDONEIRQ |
15376d161891SSam Leffler 			    (dst->segs[i].ds_len - cmd->sloplen));
15386d161891SSam Leffler 			HIFN_DSTR_SYNC(sc, idx,
15396d161891SSam Leffler 			    BUS_DMASYNC_PREREAD | BUS_DMASYNC_PREWRITE);
15406d161891SSam Leffler 			used++;
15416d161891SSam Leffler 
15426d161891SSam Leffler 			if (++idx == HIFN_D_DST_RSIZE) {
15436d161891SSam Leffler 				dma->dstr[idx].l = htole32(HIFN_D_VALID |
15446d161891SSam Leffler 				    HIFN_D_JUMP | HIFN_D_MASKDONEIRQ);
15456d161891SSam Leffler 				HIFN_DSTR_SYNC(sc, idx,
15466d161891SSam Leffler 				    BUS_DMASYNC_PREREAD | BUS_DMASYNC_PREWRITE);
15476d161891SSam Leffler 				idx = 0;
15486d161891SSam Leffler 			}
15496d161891SSam Leffler 		}
15506d161891SSam Leffler 	}
15516d161891SSam Leffler 	dma->dstr[idx].p = htole32(p);
15526d161891SSam Leffler 	dma->dstr[idx].l = htole32(l);
15536d161891SSam Leffler 	HIFN_DSTR_SYNC(sc, idx, BUS_DMASYNC_PREREAD | BUS_DMASYNC_PREWRITE);
15546d161891SSam Leffler 	used++;
15556d161891SSam Leffler 
15566d161891SSam Leffler 	if (++idx == HIFN_D_DST_RSIZE) {
15576d161891SSam Leffler 		dma->dstr[idx].l = htole32(HIFN_D_VALID | HIFN_D_JUMP |
15586d161891SSam Leffler 		    HIFN_D_MASKDONEIRQ);
15596d161891SSam Leffler 		HIFN_DSTR_SYNC(sc, idx,
15606d161891SSam Leffler 		    BUS_DMASYNC_PREREAD | BUS_DMASYNC_PREWRITE);
15616d161891SSam Leffler 		idx = 0;
15626d161891SSam Leffler 	}
15636d161891SSam Leffler 
15646d161891SSam Leffler 	dma->dsti = idx;
15656d161891SSam Leffler 	dma->dstu += used;
15666d161891SSam Leffler 	return (idx);
15676d161891SSam Leffler }
15686d161891SSam Leffler 
15696d161891SSam Leffler static int
15706d161891SSam Leffler hifn_dmamap_load_src(struct hifn_softc *sc, struct hifn_command *cmd)
15716d161891SSam Leffler {
15726d161891SSam Leffler 	struct hifn_dma *dma = sc->sc_dma;
15736d161891SSam Leffler 	struct hifn_operand *src = &cmd->src;
15746d161891SSam Leffler 	int idx, i;
15756d161891SSam Leffler 	u_int32_t last = 0;
15766d161891SSam Leffler 
15776d161891SSam Leffler 	idx = dma->srci;
15786d161891SSam Leffler 	for (i = 0; i < src->nsegs; i++) {
15796d161891SSam Leffler 		if (i == src->nsegs - 1)
15806d161891SSam Leffler 			last = HIFN_D_LAST;
15816d161891SSam Leffler 
15826d161891SSam Leffler 		dma->srcr[idx].p = htole32(src->segs[i].ds_addr);
15836d161891SSam Leffler 		dma->srcr[idx].l = htole32(src->segs[i].ds_len |
15846d161891SSam Leffler 		    HIFN_D_VALID | HIFN_D_MASKDONEIRQ | last);
15856d161891SSam Leffler 		HIFN_SRCR_SYNC(sc, idx,
15866d161891SSam Leffler 		    BUS_DMASYNC_PREWRITE | BUS_DMASYNC_PREREAD);
15876d161891SSam Leffler 
15886d161891SSam Leffler 		if (++idx == HIFN_D_SRC_RSIZE) {
15896d161891SSam Leffler 			dma->srcr[idx].l = htole32(HIFN_D_VALID |
15906d161891SSam Leffler 			    HIFN_D_JUMP | HIFN_D_MASKDONEIRQ);
15916d161891SSam Leffler 			HIFN_SRCR_SYNC(sc, HIFN_D_SRC_RSIZE,
15926d161891SSam Leffler 			    BUS_DMASYNC_PREWRITE | BUS_DMASYNC_PREREAD);
15936d161891SSam Leffler 			idx = 0;
15946d161891SSam Leffler 		}
15956d161891SSam Leffler 	}
15966d161891SSam Leffler 	dma->srci = idx;
15976d161891SSam Leffler 	dma->srcu += src->nsegs;
15986d161891SSam Leffler 	return (idx);
15996d161891SSam Leffler }
16006d161891SSam Leffler 
16016d161891SSam Leffler static void
16026d161891SSam Leffler hifn_op_cb(void* arg, bus_dma_segment_t *seg, int nsegs, bus_size_t mapsize, int error)
16036d161891SSam Leffler {
16046d161891SSam Leffler 	struct hifn_operand *op = arg;
16056d161891SSam Leffler 
16066d161891SSam Leffler 	KASSERT(nsegs <= MAX_SCATTER,
16076d161891SSam Leffler 		("hifn_op_cb: too many DMA segments (%u > %u) "
16086d161891SSam Leffler 		 "returned when mapping operand", nsegs, MAX_SCATTER));
16096d161891SSam Leffler 	op->mapsize = mapsize;
16106d161891SSam Leffler 	op->nsegs = nsegs;
16116d161891SSam Leffler 	bcopy(seg, op->segs, nsegs * sizeof (seg[0]));
16126d161891SSam Leffler }
16136d161891SSam Leffler 
16146d161891SSam Leffler static int
16156d161891SSam Leffler hifn_crypto(
16166d161891SSam Leffler 	struct hifn_softc *sc,
16176d161891SSam Leffler 	struct hifn_command *cmd,
16186d161891SSam Leffler 	struct cryptop *crp,
16196d161891SSam Leffler 	int hint)
16206d161891SSam Leffler {
16216d161891SSam Leffler 	struct	hifn_dma *dma = sc->sc_dma;
16226d161891SSam Leffler 	u_int32_t cmdlen;
16236d161891SSam Leffler 	int cmdi, resi, err = 0;
16246d161891SSam Leffler 
16256d161891SSam Leffler 	/*
16266d161891SSam Leffler 	 * need 1 cmd, and 1 res
16276d161891SSam Leffler 	 *
16286d161891SSam Leffler 	 * NB: check this first since it's easy.
16296d161891SSam Leffler 	 */
16306d161891SSam Leffler 	if ((dma->cmdu + 1) > HIFN_D_CMD_RSIZE ||
16316d161891SSam Leffler 	    (dma->resu + 1) > HIFN_D_RES_RSIZE) {
16326d161891SSam Leffler #ifdef HIFN_DEBUG
16336d161891SSam Leffler 		if (hifn_debug) {
16346d161891SSam Leffler 			device_printf(sc->sc_dev,
16356d161891SSam Leffler 				"cmd/result exhaustion, cmdu %u resu %u\n",
16366d161891SSam Leffler 				dma->cmdu, dma->resu);
16376d161891SSam Leffler 		}
16386d161891SSam Leffler #endif
16396d161891SSam Leffler 		hifnstats.hst_nomem_cr++;
16406d161891SSam Leffler 		return (ERESTART);
16416d161891SSam Leffler 	}
16426d161891SSam Leffler 
16436d161891SSam Leffler 	if (bus_dmamap_create(sc->sc_dmat, BUS_DMA_NOWAIT, &cmd->src_map)) {
16446d161891SSam Leffler 		hifnstats.hst_nomem_map++;
16456d161891SSam Leffler 		return (ENOMEM);
16466d161891SSam Leffler 	}
16476d161891SSam Leffler 
16486d161891SSam Leffler 	if (crp->crp_flags & CRYPTO_F_IMBUF) {
16496d161891SSam Leffler 		if (bus_dmamap_load_mbuf(sc->sc_dmat, cmd->src_map,
16506d161891SSam Leffler 		    cmd->src_m, hifn_op_cb, &cmd->src, BUS_DMA_NOWAIT)) {
16516d161891SSam Leffler 			hifnstats.hst_nomem_load++;
16526d161891SSam Leffler 			err = ENOMEM;
16536d161891SSam Leffler 			goto err_srcmap1;
16546d161891SSam Leffler 		}
16556d161891SSam Leffler 	} else if (crp->crp_flags & CRYPTO_F_IOV) {
16566d161891SSam Leffler 		if (bus_dmamap_load_uio(sc->sc_dmat, cmd->src_map,
16576d161891SSam Leffler 		    cmd->src_io, hifn_op_cb, &cmd->src, BUS_DMA_NOWAIT)) {
16586d161891SSam Leffler 			hifnstats.hst_nomem_load++;
16596d161891SSam Leffler 			err = ENOMEM;
16606d161891SSam Leffler 			goto err_srcmap1;
16616d161891SSam Leffler 		}
16626d161891SSam Leffler 	} else {
16636d161891SSam Leffler 		err = EINVAL;
16646d161891SSam Leffler 		goto err_srcmap1;
16656d161891SSam Leffler 	}
16666d161891SSam Leffler 
16676d161891SSam Leffler 	if (hifn_dmamap_aligned(&cmd->src)) {
16686d161891SSam Leffler 		cmd->sloplen = cmd->src_mapsize & 3;
16696d161891SSam Leffler 		cmd->dst = cmd->src;
16706d161891SSam Leffler 	} else {
16716d161891SSam Leffler 		if (crp->crp_flags & CRYPTO_F_IOV) {
16726d161891SSam Leffler 			err = EINVAL;
16736d161891SSam Leffler 			goto err_srcmap;
16746d161891SSam Leffler 		} else if (crp->crp_flags & CRYPTO_F_IMBUF) {
16756d161891SSam Leffler 			int totlen, len;
16766d161891SSam Leffler 			struct mbuf *m, *m0, *mlast;
16776d161891SSam Leffler 
16786d161891SSam Leffler 			KASSERT(cmd->dst_m == cmd->src_m,
16796d161891SSam Leffler 				("hifn_crypto: dst_m initialized improperly"));
16806d161891SSam Leffler 			hifnstats.hst_unaligned++;
16816d161891SSam Leffler 			/*
16826d161891SSam Leffler 			 * Source is not aligned on a longword boundary.
16836d161891SSam Leffler 			 * Copy the data to insure alignment.  If we fail
16846d161891SSam Leffler 			 * to allocate mbufs or clusters while doing this
16856d161891SSam Leffler 			 * we return ERESTART so the operation is requeued
16866d161891SSam Leffler 			 * at the crypto later, but only if there are
16876d161891SSam Leffler 			 * ops already posted to the hardware; otherwise we
16886d161891SSam Leffler 			 * have no guarantee that we'll be re-entered.
16896d161891SSam Leffler 			 */
16906d161891SSam Leffler 			totlen = cmd->src_mapsize;
16916d161891SSam Leffler 			if (cmd->src_m->m_flags & M_PKTHDR) {
16926d161891SSam Leffler 				len = MHLEN;
1693a163d034SWarner Losh 				MGETHDR(m0, M_DONTWAIT, MT_DATA);
1694a163d034SWarner Losh 				if (m0 && !m_dup_pkthdr(m0, cmd->src_m, M_DONTWAIT)) {
16959967cafcSSam Leffler 					m_free(m0);
16969967cafcSSam Leffler 					m0 = NULL;
16979967cafcSSam Leffler 				}
16986d161891SSam Leffler 			} else {
16996d161891SSam Leffler 				len = MLEN;
1700a163d034SWarner Losh 				MGET(m0, M_DONTWAIT, MT_DATA);
17016d161891SSam Leffler 			}
17026d161891SSam Leffler 			if (m0 == NULL) {
17036d161891SSam Leffler 				hifnstats.hst_nomem_mbuf++;
17046d161891SSam Leffler 				err = dma->cmdu ? ERESTART : ENOMEM;
17056d161891SSam Leffler 				goto err_srcmap;
17066d161891SSam Leffler 			}
17076d161891SSam Leffler 			if (totlen >= MINCLSIZE) {
1708a163d034SWarner Losh 				MCLGET(m0, M_DONTWAIT);
17096d161891SSam Leffler 				if ((m0->m_flags & M_EXT) == 0) {
17106d161891SSam Leffler 					hifnstats.hst_nomem_mcl++;
17116d161891SSam Leffler 					err = dma->cmdu ? ERESTART : ENOMEM;
17126d161891SSam Leffler 					m_freem(m0);
17136d161891SSam Leffler 					goto err_srcmap;
17146d161891SSam Leffler 				}
17156d161891SSam Leffler 				len = MCLBYTES;
17166d161891SSam Leffler 			}
17176d161891SSam Leffler 			totlen -= len;
17186d161891SSam Leffler 			m0->m_pkthdr.len = m0->m_len = len;
17196d161891SSam Leffler 			mlast = m0;
17206d161891SSam Leffler 
17216d161891SSam Leffler 			while (totlen > 0) {
1722a163d034SWarner Losh 				MGET(m, M_DONTWAIT, MT_DATA);
17236d161891SSam Leffler 				if (m == NULL) {
17246d161891SSam Leffler 					hifnstats.hst_nomem_mbuf++;
17256d161891SSam Leffler 					err = dma->cmdu ? ERESTART : ENOMEM;
17266d161891SSam Leffler 					m_freem(m0);
17276d161891SSam Leffler 					goto err_srcmap;
17286d161891SSam Leffler 				}
17296d161891SSam Leffler 				len = MLEN;
17306d161891SSam Leffler 				if (totlen >= MINCLSIZE) {
1731a163d034SWarner Losh 					MCLGET(m, M_DONTWAIT);
17326d161891SSam Leffler 					if ((m->m_flags & M_EXT) == 0) {
17336d161891SSam Leffler 						hifnstats.hst_nomem_mcl++;
17346d161891SSam Leffler 						err = dma->cmdu ? ERESTART : ENOMEM;
17356d161891SSam Leffler 						mlast->m_next = m;
17366d161891SSam Leffler 						m_freem(m0);
17376d161891SSam Leffler 						goto err_srcmap;
17386d161891SSam Leffler 					}
17396d161891SSam Leffler 					len = MCLBYTES;
17406d161891SSam Leffler 				}
17416d161891SSam Leffler 
17426d161891SSam Leffler 				m->m_len = len;
17436d161891SSam Leffler 				m0->m_pkthdr.len += len;
17446d161891SSam Leffler 				totlen -= len;
17456d161891SSam Leffler 
17466d161891SSam Leffler 				mlast->m_next = m;
17476d161891SSam Leffler 				mlast = m;
17486d161891SSam Leffler 			}
17496d161891SSam Leffler 			cmd->dst_m = m0;
17506d161891SSam Leffler 		}
17516d161891SSam Leffler 	}
17526d161891SSam Leffler 
17536d161891SSam Leffler 	if (cmd->dst_map == NULL) {
17546d161891SSam Leffler 		if (bus_dmamap_create(sc->sc_dmat, BUS_DMA_NOWAIT, &cmd->dst_map)) {
17556d161891SSam Leffler 			hifnstats.hst_nomem_map++;
17566d161891SSam Leffler 			err = ENOMEM;
17576d161891SSam Leffler 			goto err_srcmap;
17586d161891SSam Leffler 		}
17596d161891SSam Leffler 		if (crp->crp_flags & CRYPTO_F_IMBUF) {
17606d161891SSam Leffler 			if (bus_dmamap_load_mbuf(sc->sc_dmat, cmd->dst_map,
17616d161891SSam Leffler 			    cmd->dst_m, hifn_op_cb, &cmd->dst, BUS_DMA_NOWAIT)) {
17626d161891SSam Leffler 				hifnstats.hst_nomem_map++;
17636d161891SSam Leffler 				err = ENOMEM;
17646d161891SSam Leffler 				goto err_dstmap1;
17656d161891SSam Leffler 			}
17666d161891SSam Leffler 		} else if (crp->crp_flags & CRYPTO_F_IOV) {
17676d161891SSam Leffler 			if (bus_dmamap_load_uio(sc->sc_dmat, cmd->dst_map,
17686d161891SSam Leffler 			    cmd->dst_io, hifn_op_cb, &cmd->dst, BUS_DMA_NOWAIT)) {
17696d161891SSam Leffler 				hifnstats.hst_nomem_load++;
17706d161891SSam Leffler 				err = ENOMEM;
17716d161891SSam Leffler 				goto err_dstmap1;
17726d161891SSam Leffler 			}
17736d161891SSam Leffler 		}
17746d161891SSam Leffler 	}
17756d161891SSam Leffler 
17766d161891SSam Leffler #ifdef HIFN_DEBUG
17776d161891SSam Leffler 	if (hifn_debug) {
17786d161891SSam Leffler 		device_printf(sc->sc_dev,
17796d161891SSam Leffler 		    "Entering cmd: stat %8x ien %8x u %d/%d/%d/%d n %d/%d\n",
17806d161891SSam Leffler 		    READ_REG_1(sc, HIFN_1_DMA_CSR),
17816d161891SSam Leffler 		    READ_REG_1(sc, HIFN_1_DMA_IER),
17826d161891SSam Leffler 		    dma->cmdu, dma->srcu, dma->dstu, dma->resu,
17836d161891SSam Leffler 		    cmd->src_nsegs, cmd->dst_nsegs);
17846d161891SSam Leffler 	}
17856d161891SSam Leffler #endif
17866d161891SSam Leffler 
17876d161891SSam Leffler 	if (cmd->src_map == cmd->dst_map) {
17886d161891SSam Leffler 		bus_dmamap_sync(sc->sc_dmat, cmd->src_map,
17896d161891SSam Leffler 		    BUS_DMASYNC_PREWRITE|BUS_DMASYNC_PREREAD);
17906d161891SSam Leffler 	} else {
17916d161891SSam Leffler 		bus_dmamap_sync(sc->sc_dmat, cmd->src_map,
17926d161891SSam Leffler 		    BUS_DMASYNC_PREWRITE);
17936d161891SSam Leffler 		bus_dmamap_sync(sc->sc_dmat, cmd->dst_map,
17946d161891SSam Leffler 		    BUS_DMASYNC_PREREAD);
17956d161891SSam Leffler 	}
17966d161891SSam Leffler 
17976d161891SSam Leffler 	/*
17986d161891SSam Leffler 	 * need N src, and N dst
17996d161891SSam Leffler 	 */
18006d161891SSam Leffler 	if ((dma->srcu + cmd->src_nsegs) > HIFN_D_SRC_RSIZE ||
18016d161891SSam Leffler 	    (dma->dstu + cmd->dst_nsegs + 1) > HIFN_D_DST_RSIZE) {
18026d161891SSam Leffler #ifdef HIFN_DEBUG
18036d161891SSam Leffler 		if (hifn_debug) {
18046d161891SSam Leffler 			device_printf(sc->sc_dev,
18056d161891SSam Leffler 				"src/dst exhaustion, srcu %u+%u dstu %u+%u\n",
18066d161891SSam Leffler 				dma->srcu, cmd->src_nsegs,
18076d161891SSam Leffler 				dma->dstu, cmd->dst_nsegs);
18086d161891SSam Leffler 		}
18096d161891SSam Leffler #endif
18106d161891SSam Leffler 		hifnstats.hst_nomem_sd++;
18116d161891SSam Leffler 		err = ERESTART;
18126d161891SSam Leffler 		goto err_dstmap;
18136d161891SSam Leffler 	}
18146d161891SSam Leffler 
18156d161891SSam Leffler 	if (dma->cmdi == HIFN_D_CMD_RSIZE) {
18166d161891SSam Leffler 		dma->cmdi = 0;
18176d161891SSam Leffler 		dma->cmdr[HIFN_D_CMD_RSIZE].l = htole32(HIFN_D_VALID |
18186d161891SSam Leffler 		    HIFN_D_JUMP | HIFN_D_MASKDONEIRQ);
18196d161891SSam Leffler 		HIFN_CMDR_SYNC(sc, HIFN_D_CMD_RSIZE,
18206d161891SSam Leffler 		    BUS_DMASYNC_PREWRITE | BUS_DMASYNC_PREREAD);
18216d161891SSam Leffler 	}
18226d161891SSam Leffler 	cmdi = dma->cmdi++;
18236d161891SSam Leffler 	cmdlen = hifn_write_command(cmd, dma->command_bufs[cmdi]);
18246d161891SSam Leffler 	HIFN_CMD_SYNC(sc, cmdi, BUS_DMASYNC_PREWRITE);
18256d161891SSam Leffler 
18266d161891SSam Leffler 	/* .p for command/result already set */
18276d161891SSam Leffler 	dma->cmdr[cmdi].l = htole32(cmdlen | HIFN_D_VALID | HIFN_D_LAST |
18286d161891SSam Leffler 	    HIFN_D_MASKDONEIRQ);
18296d161891SSam Leffler 	HIFN_CMDR_SYNC(sc, cmdi,
18306d161891SSam Leffler 	    BUS_DMASYNC_PREWRITE | BUS_DMASYNC_PREREAD);
18316d161891SSam Leffler 	dma->cmdu++;
18326d161891SSam Leffler 	if (sc->sc_c_busy == 0) {
18336d161891SSam Leffler 		WRITE_REG_1(sc, HIFN_1_DMA_CSR, HIFN_DMACSR_C_CTRL_ENA);
18346d161891SSam Leffler 		sc->sc_c_busy = 1;
18356d161891SSam Leffler 	}
18366d161891SSam Leffler 
18376d161891SSam Leffler 	/*
18386d161891SSam Leffler 	 * We don't worry about missing an interrupt (which a "command wait"
18396d161891SSam Leffler 	 * interrupt salvages us from), unless there is more than one command
18406d161891SSam Leffler 	 * in the queue.
18416d161891SSam Leffler 	 */
18426d161891SSam Leffler 	if (dma->cmdu > 1) {
18436d161891SSam Leffler 		sc->sc_dmaier |= HIFN_DMAIER_C_WAIT;
18446d161891SSam Leffler 		WRITE_REG_1(sc, HIFN_1_DMA_IER, sc->sc_dmaier);
18456d161891SSam Leffler 	}
18466d161891SSam Leffler 
18476d161891SSam Leffler 	hifnstats.hst_ipackets++;
18486d161891SSam Leffler 	hifnstats.hst_ibytes += cmd->src_mapsize;
18496d161891SSam Leffler 
18506d161891SSam Leffler 	hifn_dmamap_load_src(sc, cmd);
18516d161891SSam Leffler 	if (sc->sc_s_busy == 0) {
18526d161891SSam Leffler 		WRITE_REG_1(sc, HIFN_1_DMA_CSR, HIFN_DMACSR_S_CTRL_ENA);
18536d161891SSam Leffler 		sc->sc_s_busy = 1;
18546d161891SSam Leffler 	}
18556d161891SSam Leffler 
18566d161891SSam Leffler 	/*
18576d161891SSam Leffler 	 * Unlike other descriptors, we don't mask done interrupt from
18586d161891SSam Leffler 	 * result descriptor.
18596d161891SSam Leffler 	 */
18606d161891SSam Leffler #ifdef HIFN_DEBUG
18616d161891SSam Leffler 	if (hifn_debug)
18626d161891SSam Leffler 		printf("load res\n");
18636d161891SSam Leffler #endif
18646d161891SSam Leffler 	if (dma->resi == HIFN_D_RES_RSIZE) {
18656d161891SSam Leffler 		dma->resi = 0;
18666d161891SSam Leffler 		dma->resr[HIFN_D_RES_RSIZE].l = htole32(HIFN_D_VALID |
18676d161891SSam Leffler 		    HIFN_D_JUMP | HIFN_D_MASKDONEIRQ);
18686d161891SSam Leffler 		HIFN_RESR_SYNC(sc, HIFN_D_RES_RSIZE,
18696d161891SSam Leffler 		    BUS_DMASYNC_PREREAD | BUS_DMASYNC_PREWRITE);
18706d161891SSam Leffler 	}
18716d161891SSam Leffler 	resi = dma->resi++;
18726d161891SSam Leffler 	KASSERT(dma->hifn_commands[resi] == NULL,
18736d161891SSam Leffler 		("hifn_crypto: command slot %u busy", resi));
18746d161891SSam Leffler 	dma->hifn_commands[resi] = cmd;
18756d161891SSam Leffler 	HIFN_RES_SYNC(sc, resi, BUS_DMASYNC_PREREAD);
18766d161891SSam Leffler 	if ((hint & CRYPTO_HINT_MORE) && sc->sc_curbatch < hifn_maxbatch) {
18776d161891SSam Leffler 		dma->resr[resi].l = htole32(HIFN_MAX_RESULT |
18786d161891SSam Leffler 		    HIFN_D_VALID | HIFN_D_LAST | HIFN_D_MASKDONEIRQ);
18796d161891SSam Leffler 		sc->sc_curbatch++;
18806d161891SSam Leffler 		if (sc->sc_curbatch > hifnstats.hst_maxbatch)
18816d161891SSam Leffler 			hifnstats.hst_maxbatch = sc->sc_curbatch;
18826d161891SSam Leffler 		hifnstats.hst_totbatch++;
18836d161891SSam Leffler 	} else {
18846d161891SSam Leffler 		dma->resr[resi].l = htole32(HIFN_MAX_RESULT |
18856d161891SSam Leffler 		    HIFN_D_VALID | HIFN_D_LAST);
18866d161891SSam Leffler 		sc->sc_curbatch = 0;
18876d161891SSam Leffler 	}
18886d161891SSam Leffler 	HIFN_RESR_SYNC(sc, resi,
18896d161891SSam Leffler 	    BUS_DMASYNC_PREREAD | BUS_DMASYNC_PREWRITE);
18906d161891SSam Leffler 	dma->resu++;
18916d161891SSam Leffler 	if (sc->sc_r_busy == 0) {
18926d161891SSam Leffler 		WRITE_REG_1(sc, HIFN_1_DMA_CSR, HIFN_DMACSR_R_CTRL_ENA);
18936d161891SSam Leffler 		sc->sc_r_busy = 1;
18946d161891SSam Leffler 	}
18956d161891SSam Leffler 
18966d161891SSam Leffler 	if (cmd->sloplen)
18976d161891SSam Leffler 		cmd->slopidx = resi;
18986d161891SSam Leffler 
18996d161891SSam Leffler 	hifn_dmamap_load_dst(sc, cmd);
19006d161891SSam Leffler 
19016d161891SSam Leffler 	if (sc->sc_d_busy == 0) {
19026d161891SSam Leffler 		WRITE_REG_1(sc, HIFN_1_DMA_CSR, HIFN_DMACSR_D_CTRL_ENA);
19036d161891SSam Leffler 		sc->sc_d_busy = 1;
19046d161891SSam Leffler 	}
19056d161891SSam Leffler 
19066d161891SSam Leffler #ifdef HIFN_DEBUG
19076d161891SSam Leffler 	if (hifn_debug) {
19086d161891SSam Leffler 		device_printf(sc->sc_dev, "command: stat %8x ier %8x\n",
19096d161891SSam Leffler 		    READ_REG_1(sc, HIFN_1_DMA_CSR),
19106d161891SSam Leffler 		    READ_REG_1(sc, HIFN_1_DMA_IER));
19116d161891SSam Leffler 	}
19126d161891SSam Leffler #endif
19136d161891SSam Leffler 
19146d161891SSam Leffler 	sc->sc_active = 5;
19156d161891SSam Leffler 	KASSERT(err == 0, ("hifn_crypto: success with error %u", err));
19166d161891SSam Leffler 	return (err);		/* success */
19176d161891SSam Leffler 
19186d161891SSam Leffler err_dstmap:
19196d161891SSam Leffler 	if (cmd->src_map != cmd->dst_map)
19206d161891SSam Leffler 		bus_dmamap_unload(sc->sc_dmat, cmd->dst_map);
19216d161891SSam Leffler err_dstmap1:
19226d161891SSam Leffler 	if (cmd->src_map != cmd->dst_map)
19236d161891SSam Leffler 		bus_dmamap_destroy(sc->sc_dmat, cmd->dst_map);
19246d161891SSam Leffler err_srcmap:
19256d161891SSam Leffler 	if (crp->crp_flags & CRYPTO_F_IMBUF) {
19266d161891SSam Leffler 		if (cmd->src_m != cmd->dst_m)
19276d161891SSam Leffler 			m_freem(cmd->dst_m);
19286d161891SSam Leffler 	}
19296d161891SSam Leffler 	bus_dmamap_unload(sc->sc_dmat, cmd->src_map);
19306d161891SSam Leffler err_srcmap1:
19316d161891SSam Leffler 	bus_dmamap_destroy(sc->sc_dmat, cmd->src_map);
19326d161891SSam Leffler 	return (err);
19336d161891SSam Leffler }
19346d161891SSam Leffler 
19356d161891SSam Leffler static void
19366d161891SSam Leffler hifn_tick(void* vsc)
19376d161891SSam Leffler {
19386d161891SSam Leffler 	struct hifn_softc *sc = vsc;
19396d161891SSam Leffler 
19406d161891SSam Leffler 	HIFN_LOCK(sc);
19416d161891SSam Leffler 	if (sc->sc_active == 0) {
19426d161891SSam Leffler 		struct hifn_dma *dma = sc->sc_dma;
19436d161891SSam Leffler 		u_int32_t r = 0;
19446d161891SSam Leffler 
19456d161891SSam Leffler 		if (dma->cmdu == 0 && sc->sc_c_busy) {
19466d161891SSam Leffler 			sc->sc_c_busy = 0;
19476d161891SSam Leffler 			r |= HIFN_DMACSR_C_CTRL_DIS;
19486d161891SSam Leffler 		}
19496d161891SSam Leffler 		if (dma->srcu == 0 && sc->sc_s_busy) {
19506d161891SSam Leffler 			sc->sc_s_busy = 0;
19516d161891SSam Leffler 			r |= HIFN_DMACSR_S_CTRL_DIS;
19526d161891SSam Leffler 		}
19536d161891SSam Leffler 		if (dma->dstu == 0 && sc->sc_d_busy) {
19546d161891SSam Leffler 			sc->sc_d_busy = 0;
19556d161891SSam Leffler 			r |= HIFN_DMACSR_D_CTRL_DIS;
19566d161891SSam Leffler 		}
19576d161891SSam Leffler 		if (dma->resu == 0 && sc->sc_r_busy) {
19586d161891SSam Leffler 			sc->sc_r_busy = 0;
19596d161891SSam Leffler 			r |= HIFN_DMACSR_R_CTRL_DIS;
19606d161891SSam Leffler 		}
19616d161891SSam Leffler 		if (r)
19626d161891SSam Leffler 			WRITE_REG_1(sc, HIFN_1_DMA_CSR, r);
19636d161891SSam Leffler 	} else
19646d161891SSam Leffler 		sc->sc_active--;
19656d161891SSam Leffler 	HIFN_UNLOCK(sc);
19666d161891SSam Leffler 	callout_reset(&sc->sc_tickto, hz, hifn_tick, sc);
19676d161891SSam Leffler }
19686d161891SSam Leffler 
19696d161891SSam Leffler static void
19706d161891SSam Leffler hifn_intr(void *arg)
19716d161891SSam Leffler {
19726d161891SSam Leffler 	struct hifn_softc *sc = arg;
19736d161891SSam Leffler 	struct hifn_dma *dma;
19746d161891SSam Leffler 	u_int32_t dmacsr, restart;
19756d161891SSam Leffler 	int i, u;
19766d161891SSam Leffler 
19776d161891SSam Leffler 	HIFN_LOCK(sc);
19786d161891SSam Leffler 	dma = sc->sc_dma;
19796d161891SSam Leffler 
19806d161891SSam Leffler 	dmacsr = READ_REG_1(sc, HIFN_1_DMA_CSR);
19816d161891SSam Leffler 
19826d161891SSam Leffler #ifdef HIFN_DEBUG
19836d161891SSam Leffler 	if (hifn_debug) {
19846d161891SSam Leffler 		device_printf(sc->sc_dev,
19856d161891SSam Leffler 		    "irq: stat %08x ien %08x damier %08x i %d/%d/%d/%d k %d/%d/%d/%d u %d/%d/%d/%d\n",
19866d161891SSam Leffler 		    dmacsr, READ_REG_1(sc, HIFN_1_DMA_IER), sc->sc_dmaier,
19876d161891SSam Leffler 		    dma->cmdi, dma->srci, dma->dsti, dma->resi,
19886d161891SSam Leffler 		    dma->cmdk, dma->srck, dma->dstk, dma->resk,
19896d161891SSam Leffler 		    dma->cmdu, dma->srcu, dma->dstu, dma->resu);
19906d161891SSam Leffler 	}
19916d161891SSam Leffler #endif
19926d161891SSam Leffler 
19936d161891SSam Leffler 	/* Nothing in the DMA unit interrupted */
19946d161891SSam Leffler 	if ((dmacsr & sc->sc_dmaier) == 0) {
19956d161891SSam Leffler 		hifnstats.hst_noirq++;
19966d161891SSam Leffler 		HIFN_UNLOCK(sc);
19976d161891SSam Leffler 		return;
19986d161891SSam Leffler 	}
19996d161891SSam Leffler 
20006d161891SSam Leffler 	WRITE_REG_1(sc, HIFN_1_DMA_CSR, dmacsr & sc->sc_dmaier);
20016d161891SSam Leffler 
20026d161891SSam Leffler 	if ((sc->sc_flags & HIFN_HAS_PUBLIC) &&
20036d161891SSam Leffler 	    (dmacsr & HIFN_DMACSR_PUBDONE))
20046d161891SSam Leffler 		WRITE_REG_1(sc, HIFN_1_PUB_STATUS,
20056d161891SSam Leffler 		    READ_REG_1(sc, HIFN_1_PUB_STATUS) | HIFN_PUBSTS_DONE);
20066d161891SSam Leffler 
20076d161891SSam Leffler 	restart = dmacsr & (HIFN_DMACSR_D_OVER | HIFN_DMACSR_R_OVER);
20086d161891SSam Leffler 	if (restart)
20096d161891SSam Leffler 		device_printf(sc->sc_dev, "overrun %x\n", dmacsr);
20106d161891SSam Leffler 
20116d161891SSam Leffler 	if (sc->sc_flags & HIFN_IS_7811) {
20126d161891SSam Leffler 		if (dmacsr & HIFN_DMACSR_ILLR)
20136d161891SSam Leffler 			device_printf(sc->sc_dev, "illegal read\n");
20146d161891SSam Leffler 		if (dmacsr & HIFN_DMACSR_ILLW)
20156d161891SSam Leffler 			device_printf(sc->sc_dev, "illegal write\n");
20166d161891SSam Leffler 	}
20176d161891SSam Leffler 
20186d161891SSam Leffler 	restart = dmacsr & (HIFN_DMACSR_C_ABORT | HIFN_DMACSR_S_ABORT |
20196d161891SSam Leffler 	    HIFN_DMACSR_D_ABORT | HIFN_DMACSR_R_ABORT);
20206d161891SSam Leffler 	if (restart) {
20216d161891SSam Leffler 		device_printf(sc->sc_dev, "abort, resetting.\n");
20226d161891SSam Leffler 		hifnstats.hst_abort++;
20236d161891SSam Leffler 		hifn_abort(sc);
20246d161891SSam Leffler 		HIFN_UNLOCK(sc);
20256d161891SSam Leffler 		return;
20266d161891SSam Leffler 	}
20276d161891SSam Leffler 
20286d161891SSam Leffler 	if ((dmacsr & HIFN_DMACSR_C_WAIT) && (dma->cmdu == 0)) {
20296d161891SSam Leffler 		/*
20306d161891SSam Leffler 		 * If no slots to process and we receive a "waiting on
20316d161891SSam Leffler 		 * command" interrupt, we disable the "waiting on command"
20326d161891SSam Leffler 		 * (by clearing it).
20336d161891SSam Leffler 		 */
20346d161891SSam Leffler 		sc->sc_dmaier &= ~HIFN_DMAIER_C_WAIT;
20356d161891SSam Leffler 		WRITE_REG_1(sc, HIFN_1_DMA_IER, sc->sc_dmaier);
20366d161891SSam Leffler 	}
20376d161891SSam Leffler 
20386d161891SSam Leffler 	/* clear the rings */
20396d161891SSam Leffler 	i = dma->resk; u = dma->resu;
20406d161891SSam Leffler 	while (u != 0) {
20416d161891SSam Leffler 		HIFN_RESR_SYNC(sc, i,
20426d161891SSam Leffler 		    BUS_DMASYNC_POSTREAD | BUS_DMASYNC_POSTWRITE);
20436d161891SSam Leffler 		if (dma->resr[i].l & htole32(HIFN_D_VALID)) {
20446d161891SSam Leffler 			HIFN_RESR_SYNC(sc, i,
20456d161891SSam Leffler 			    BUS_DMASYNC_PREREAD | BUS_DMASYNC_PREWRITE);
20466d161891SSam Leffler 			break;
20476d161891SSam Leffler 		}
20486d161891SSam Leffler 
20496d161891SSam Leffler 		if (i != HIFN_D_RES_RSIZE) {
20506d161891SSam Leffler 			struct hifn_command *cmd;
20516d161891SSam Leffler 			u_int8_t *macbuf = NULL;
20526d161891SSam Leffler 
20536d161891SSam Leffler 			HIFN_RES_SYNC(sc, i, BUS_DMASYNC_POSTREAD);
20546d161891SSam Leffler 			cmd = dma->hifn_commands[i];
20556d161891SSam Leffler 			KASSERT(cmd != NULL,
20566d161891SSam Leffler 				("hifn_intr: null command slot %u", i));
20576d161891SSam Leffler 			dma->hifn_commands[i] = NULL;
20586d161891SSam Leffler 
20596d161891SSam Leffler 			if (cmd->base_masks & HIFN_BASE_CMD_MAC) {
20606d161891SSam Leffler 				macbuf = dma->result_bufs[i];
20616d161891SSam Leffler 				macbuf += 12;
20626d161891SSam Leffler 			}
20636d161891SSam Leffler 
20646d161891SSam Leffler 			hifn_callback(sc, cmd, macbuf);
20656d161891SSam Leffler 			hifnstats.hst_opackets++;
20666d161891SSam Leffler 			u--;
20676d161891SSam Leffler 		}
20686d161891SSam Leffler 
20696d161891SSam Leffler 		if (++i == (HIFN_D_RES_RSIZE + 1))
20706d161891SSam Leffler 			i = 0;
20716d161891SSam Leffler 	}
20726d161891SSam Leffler 	dma->resk = i; dma->resu = u;
20736d161891SSam Leffler 
20746d161891SSam Leffler 	i = dma->srck; u = dma->srcu;
20756d161891SSam Leffler 	while (u != 0) {
20766d161891SSam Leffler 		if (i == HIFN_D_SRC_RSIZE)
20776d161891SSam Leffler 			i = 0;
20786d161891SSam Leffler 		HIFN_SRCR_SYNC(sc, i,
20796d161891SSam Leffler 		    BUS_DMASYNC_POSTREAD | BUS_DMASYNC_POSTWRITE);
20806d161891SSam Leffler 		if (dma->srcr[i].l & htole32(HIFN_D_VALID)) {
20816d161891SSam Leffler 			HIFN_SRCR_SYNC(sc, i,
20826d161891SSam Leffler 			    BUS_DMASYNC_PREREAD | BUS_DMASYNC_PREWRITE);
20836d161891SSam Leffler 			break;
20846d161891SSam Leffler 		}
20856d161891SSam Leffler 		i++, u--;
20866d161891SSam Leffler 	}
20876d161891SSam Leffler 	dma->srck = i; dma->srcu = u;
20886d161891SSam Leffler 
20896d161891SSam Leffler 	i = dma->cmdk; u = dma->cmdu;
20906d161891SSam Leffler 	while (u != 0) {
20916d161891SSam Leffler 		HIFN_CMDR_SYNC(sc, i,
20926d161891SSam Leffler 		    BUS_DMASYNC_POSTREAD | BUS_DMASYNC_POSTWRITE);
20936d161891SSam Leffler 		if (dma->cmdr[i].l & htole32(HIFN_D_VALID)) {
20946d161891SSam Leffler 			HIFN_CMDR_SYNC(sc, i,
20956d161891SSam Leffler 			    BUS_DMASYNC_PREREAD | BUS_DMASYNC_PREWRITE);
20966d161891SSam Leffler 			break;
20976d161891SSam Leffler 		}
20986d161891SSam Leffler 		if (i != HIFN_D_CMD_RSIZE) {
20996d161891SSam Leffler 			u--;
21006d161891SSam Leffler 			HIFN_CMD_SYNC(sc, i, BUS_DMASYNC_POSTWRITE);
21016d161891SSam Leffler 		}
21026d161891SSam Leffler 		if (++i == (HIFN_D_CMD_RSIZE + 1))
21036d161891SSam Leffler 			i = 0;
21046d161891SSam Leffler 	}
21056d161891SSam Leffler 	dma->cmdk = i; dma->cmdu = u;
21066d161891SSam Leffler 
21076d161891SSam Leffler 	if (sc->sc_needwakeup) {		/* XXX check high watermark */
21086d161891SSam Leffler 		int wakeup = sc->sc_needwakeup & (CRYPTO_SYMQ|CRYPTO_ASYMQ);
21096d161891SSam Leffler #ifdef HIFN_DEBUG
21106d161891SSam Leffler 		if (hifn_debug)
21116d161891SSam Leffler 			device_printf(sc->sc_dev,
21126d161891SSam Leffler 				"wakeup crypto (%x) u %d/%d/%d/%d\n",
21136d161891SSam Leffler 				sc->sc_needwakeup,
21146d161891SSam Leffler 				dma->cmdu, dma->srcu, dma->dstu, dma->resu);
21156d161891SSam Leffler #endif
21166d161891SSam Leffler 		sc->sc_needwakeup &= ~wakeup;
21176d161891SSam Leffler 		crypto_unblock(sc->sc_cid, wakeup);
21186d161891SSam Leffler 	}
21196d161891SSam Leffler 	HIFN_UNLOCK(sc);
21206d161891SSam Leffler }
21216d161891SSam Leffler 
21226d161891SSam Leffler /*
21236d161891SSam Leffler  * Allocate a new 'session' and return an encoded session id.  'sidp'
21246d161891SSam Leffler  * contains our registration id, and should contain an encoded session
21256d161891SSam Leffler  * id on successful allocation.
21266d161891SSam Leffler  */
21276d161891SSam Leffler static int
21286d161891SSam Leffler hifn_newsession(void *arg, u_int32_t *sidp, struct cryptoini *cri)
21296d161891SSam Leffler {
21306d161891SSam Leffler 	struct cryptoini *c;
21316d161891SSam Leffler 	struct hifn_softc *sc = arg;
21326d161891SSam Leffler 	int i, mac = 0, cry = 0;
21336d161891SSam Leffler 
21346d161891SSam Leffler 	KASSERT(sc != NULL, ("hifn_newsession: null softc"));
21356d161891SSam Leffler 	if (sidp == NULL || cri == NULL || sc == NULL)
21366d161891SSam Leffler 		return (EINVAL);
21376d161891SSam Leffler 
21386d161891SSam Leffler 	for (i = 0; i < sc->sc_maxses; i++)
21396d161891SSam Leffler 		if (sc->sc_sessions[i].hs_state == HS_STATE_FREE)
21406d161891SSam Leffler 			break;
21416d161891SSam Leffler 	if (i == sc->sc_maxses)
21426d161891SSam Leffler 		return (ENOMEM);
21436d161891SSam Leffler 
21446d161891SSam Leffler 	for (c = cri; c != NULL; c = c->cri_next) {
21456d161891SSam Leffler 		switch (c->cri_alg) {
21466d161891SSam Leffler 		case CRYPTO_MD5:
21476d161891SSam Leffler 		case CRYPTO_SHA1:
21486d161891SSam Leffler 		case CRYPTO_MD5_HMAC:
21496d161891SSam Leffler 		case CRYPTO_SHA1_HMAC:
21506d161891SSam Leffler 			if (mac)
21516d161891SSam Leffler 				return (EINVAL);
21526d161891SSam Leffler 			mac = 1;
21536d161891SSam Leffler 			break;
21546d161891SSam Leffler 		case CRYPTO_DES_CBC:
21556d161891SSam Leffler 		case CRYPTO_3DES_CBC:
21566d161891SSam Leffler 			/* XXX this may read fewer, does it matter? */
21576d161891SSam Leffler 			read_random(sc->sc_sessions[i].hs_iv, HIFN_IV_LENGTH);
21586d161891SSam Leffler 			/*FALLTHROUGH*/
21596d161891SSam Leffler 		case CRYPTO_ARC4:
21606d161891SSam Leffler 			if (cry)
21616d161891SSam Leffler 				return (EINVAL);
21626d161891SSam Leffler 			cry = 1;
21636d161891SSam Leffler 			break;
21646d161891SSam Leffler 		default:
21656d161891SSam Leffler 			return (EINVAL);
21666d161891SSam Leffler 		}
21676d161891SSam Leffler 	}
21686d161891SSam Leffler 	if (mac == 0 && cry == 0)
21696d161891SSam Leffler 		return (EINVAL);
21706d161891SSam Leffler 
21716d161891SSam Leffler 	*sidp = HIFN_SID(device_get_unit(sc->sc_dev), i);
21726d161891SSam Leffler 	sc->sc_sessions[i].hs_state = HS_STATE_USED;
21736d161891SSam Leffler 
21746d161891SSam Leffler 	return (0);
21756d161891SSam Leffler }
21766d161891SSam Leffler 
21776d161891SSam Leffler /*
21786d161891SSam Leffler  * Deallocate a session.
21796d161891SSam Leffler  * XXX this routine should run a zero'd mac/encrypt key into context ram.
21806d161891SSam Leffler  * XXX to blow away any keys already stored there.
21816d161891SSam Leffler  */
21826d161891SSam Leffler static int
21836d161891SSam Leffler hifn_freesession(void *arg, u_int64_t tid)
21846d161891SSam Leffler {
21856d161891SSam Leffler 	struct hifn_softc *sc = arg;
21866d161891SSam Leffler 	int session;
21876d161891SSam Leffler 	u_int32_t sid = ((u_int32_t) tid) & 0xffffffff;
21886d161891SSam Leffler 
21896d161891SSam Leffler 	KASSERT(sc != NULL, ("hifn_freesession: null softc"));
21906d161891SSam Leffler 	if (sc == NULL)
21916d161891SSam Leffler 		return (EINVAL);
21926d161891SSam Leffler 
21936d161891SSam Leffler 	session = HIFN_SESSION(sid);
21946d161891SSam Leffler 	if (session >= sc->sc_maxses)
21956d161891SSam Leffler 		return (EINVAL);
21966d161891SSam Leffler 
21976d161891SSam Leffler 	bzero(&sc->sc_sessions[session], sizeof(sc->sc_sessions[session]));
21986d161891SSam Leffler 	return (0);
21996d161891SSam Leffler }
22006d161891SSam Leffler 
22016d161891SSam Leffler static int
22026d161891SSam Leffler hifn_process(void *arg, struct cryptop *crp, int hint)
22036d161891SSam Leffler {
22046d161891SSam Leffler 	struct hifn_softc *sc = arg;
22056d161891SSam Leffler 	struct hifn_command *cmd = NULL;
22066d161891SSam Leffler 	int session, err;
22076d161891SSam Leffler 	struct cryptodesc *crd1, *crd2, *maccrd, *enccrd;
22086d161891SSam Leffler 
22096d161891SSam Leffler 	if (crp == NULL || crp->crp_callback == NULL) {
22106d161891SSam Leffler 		hifnstats.hst_invalid++;
22116d161891SSam Leffler 		return (EINVAL);
22126d161891SSam Leffler 	}
22136d161891SSam Leffler 	session = HIFN_SESSION(crp->crp_sid);
22146d161891SSam Leffler 
22156d161891SSam Leffler 	if (sc == NULL || session >= sc->sc_maxses) {
22166d161891SSam Leffler 		err = EINVAL;
22176d161891SSam Leffler 		goto errout;
22186d161891SSam Leffler 	}
22196d161891SSam Leffler 
22206d161891SSam Leffler 	cmd = malloc(sizeof(struct hifn_command), M_DEVBUF, M_NOWAIT | M_ZERO);
22216d161891SSam Leffler 	if (cmd == NULL) {
22226d161891SSam Leffler 		hifnstats.hst_nomem++;
22236d161891SSam Leffler 		err = ENOMEM;
22246d161891SSam Leffler 		goto errout;
22256d161891SSam Leffler 	}
22266d161891SSam Leffler 
22276d161891SSam Leffler 	if (crp->crp_flags & CRYPTO_F_IMBUF) {
22286d161891SSam Leffler 		cmd->src_m = (struct mbuf *)crp->crp_buf;
22296d161891SSam Leffler 		cmd->dst_m = (struct mbuf *)crp->crp_buf;
22306d161891SSam Leffler 	} else if (crp->crp_flags & CRYPTO_F_IOV) {
22316d161891SSam Leffler 		cmd->src_io = (struct uio *)crp->crp_buf;
22326d161891SSam Leffler 		cmd->dst_io = (struct uio *)crp->crp_buf;
22336d161891SSam Leffler 	} else {
22346d161891SSam Leffler 		err = EINVAL;
22356d161891SSam Leffler 		goto errout;	/* XXX we don't handle contiguous buffers! */
22366d161891SSam Leffler 	}
22376d161891SSam Leffler 
22386d161891SSam Leffler 	crd1 = crp->crp_desc;
22396d161891SSam Leffler 	if (crd1 == NULL) {
22406d161891SSam Leffler 		err = EINVAL;
22416d161891SSam Leffler 		goto errout;
22426d161891SSam Leffler 	}
22436d161891SSam Leffler 	crd2 = crd1->crd_next;
22446d161891SSam Leffler 
22456d161891SSam Leffler 	if (crd2 == NULL) {
22466d161891SSam Leffler 		if (crd1->crd_alg == CRYPTO_MD5_HMAC ||
22476d161891SSam Leffler 		    crd1->crd_alg == CRYPTO_SHA1_HMAC ||
22486d161891SSam Leffler 		    crd1->crd_alg == CRYPTO_SHA1 ||
22496d161891SSam Leffler 		    crd1->crd_alg == CRYPTO_MD5) {
22506d161891SSam Leffler 			maccrd = crd1;
22516d161891SSam Leffler 			enccrd = NULL;
22526d161891SSam Leffler 		} else if (crd1->crd_alg == CRYPTO_DES_CBC ||
22536d161891SSam Leffler 		    crd1->crd_alg == CRYPTO_3DES_CBC ||
22546d161891SSam Leffler 		    crd1->crd_alg == CRYPTO_ARC4) {
22556d161891SSam Leffler 			if ((crd1->crd_flags & CRD_F_ENCRYPT) == 0)
22566d161891SSam Leffler 				cmd->base_masks |= HIFN_BASE_CMD_DECODE;
22576d161891SSam Leffler 			maccrd = NULL;
22586d161891SSam Leffler 			enccrd = crd1;
22596d161891SSam Leffler 		} else {
22606d161891SSam Leffler 			err = EINVAL;
22616d161891SSam Leffler 			goto errout;
22626d161891SSam Leffler 		}
22636d161891SSam Leffler 	} else {
22646d161891SSam Leffler 		if ((crd1->crd_alg == CRYPTO_MD5_HMAC ||
22656d161891SSam Leffler                      crd1->crd_alg == CRYPTO_SHA1_HMAC ||
22666d161891SSam Leffler                      crd1->crd_alg == CRYPTO_MD5 ||
22676d161891SSam Leffler                      crd1->crd_alg == CRYPTO_SHA1) &&
22686d161891SSam Leffler 		    (crd2->crd_alg == CRYPTO_DES_CBC ||
22696d161891SSam Leffler 		     crd2->crd_alg == CRYPTO_3DES_CBC ||
22706d161891SSam Leffler 		     crd2->crd_alg == CRYPTO_ARC4) &&
22716d161891SSam Leffler 		    ((crd2->crd_flags & CRD_F_ENCRYPT) == 0)) {
22726d161891SSam Leffler 			cmd->base_masks = HIFN_BASE_CMD_DECODE;
22736d161891SSam Leffler 			maccrd = crd1;
22746d161891SSam Leffler 			enccrd = crd2;
22756d161891SSam Leffler 		} else if ((crd1->crd_alg == CRYPTO_DES_CBC ||
22766d161891SSam Leffler 		     crd1->crd_alg == CRYPTO_ARC4 ||
22776d161891SSam Leffler 		     crd1->crd_alg == CRYPTO_3DES_CBC) &&
22786d161891SSam Leffler 		    (crd2->crd_alg == CRYPTO_MD5_HMAC ||
22796d161891SSam Leffler                      crd2->crd_alg == CRYPTO_SHA1_HMAC ||
22806d161891SSam Leffler                      crd2->crd_alg == CRYPTO_MD5 ||
22816d161891SSam Leffler                      crd2->crd_alg == CRYPTO_SHA1) &&
22826d161891SSam Leffler 		    (crd1->crd_flags & CRD_F_ENCRYPT)) {
22836d161891SSam Leffler 			enccrd = crd1;
22846d161891SSam Leffler 			maccrd = crd2;
22856d161891SSam Leffler 		} else {
22866d161891SSam Leffler 			/*
22876d161891SSam Leffler 			 * We cannot order the 7751 as requested
22886d161891SSam Leffler 			 */
22896d161891SSam Leffler 			err = EINVAL;
22906d161891SSam Leffler 			goto errout;
22916d161891SSam Leffler 		}
22926d161891SSam Leffler 	}
22936d161891SSam Leffler 
22946d161891SSam Leffler 	if (enccrd) {
22956d161891SSam Leffler 		cmd->enccrd = enccrd;
22966d161891SSam Leffler 		cmd->base_masks |= HIFN_BASE_CMD_CRYPT;
22976d161891SSam Leffler 		switch (enccrd->crd_alg) {
22986d161891SSam Leffler 		case CRYPTO_ARC4:
22996d161891SSam Leffler 			cmd->cry_masks |= HIFN_CRYPT_CMD_ALG_RC4;
23006d161891SSam Leffler 			if ((enccrd->crd_flags & CRD_F_ENCRYPT)
23016d161891SSam Leffler 			    != sc->sc_sessions[session].hs_prev_op)
23026d161891SSam Leffler 				sc->sc_sessions[session].hs_state =
23036d161891SSam Leffler 				    HS_STATE_USED;
23046d161891SSam Leffler 			break;
23056d161891SSam Leffler 		case CRYPTO_DES_CBC:
23066d161891SSam Leffler 			cmd->cry_masks |= HIFN_CRYPT_CMD_ALG_DES |
23076d161891SSam Leffler 			    HIFN_CRYPT_CMD_MODE_CBC |
23086d161891SSam Leffler 			    HIFN_CRYPT_CMD_NEW_IV;
23096d161891SSam Leffler 			break;
23106d161891SSam Leffler 		case CRYPTO_3DES_CBC:
23116d161891SSam Leffler 			cmd->cry_masks |= HIFN_CRYPT_CMD_ALG_3DES |
23126d161891SSam Leffler 			    HIFN_CRYPT_CMD_MODE_CBC |
23136d161891SSam Leffler 			    HIFN_CRYPT_CMD_NEW_IV;
23146d161891SSam Leffler 			break;
23156d161891SSam Leffler 		default:
23166d161891SSam Leffler 			err = EINVAL;
23176d161891SSam Leffler 			goto errout;
23186d161891SSam Leffler 		}
23196d161891SSam Leffler 		if (enccrd->crd_alg != CRYPTO_ARC4) {
23206d161891SSam Leffler 			if (enccrd->crd_flags & CRD_F_ENCRYPT) {
23216d161891SSam Leffler 				if (enccrd->crd_flags & CRD_F_IV_EXPLICIT)
23226d161891SSam Leffler 					bcopy(enccrd->crd_iv, cmd->iv,
23236d161891SSam Leffler 					    HIFN_IV_LENGTH);
23246d161891SSam Leffler 				else
23256d161891SSam Leffler 					bcopy(sc->sc_sessions[session].hs_iv,
23266d161891SSam Leffler 					    cmd->iv, HIFN_IV_LENGTH);
23276d161891SSam Leffler 
23286d161891SSam Leffler 				if ((enccrd->crd_flags & CRD_F_IV_PRESENT)
23296d161891SSam Leffler 				    == 0) {
23306d161891SSam Leffler 					if (crp->crp_flags & CRYPTO_F_IMBUF)
23316d161891SSam Leffler 						m_copyback(cmd->src_m,
23326d161891SSam Leffler 						    enccrd->crd_inject,
23336d161891SSam Leffler 						    HIFN_IV_LENGTH, cmd->iv);
23346d161891SSam Leffler 					else if (crp->crp_flags & CRYPTO_F_IOV)
23356d161891SSam Leffler 						cuio_copyback(cmd->src_io,
23366d161891SSam Leffler 						    enccrd->crd_inject,
23376d161891SSam Leffler 						    HIFN_IV_LENGTH, cmd->iv);
23386d161891SSam Leffler 				}
23396d161891SSam Leffler 			} else {
23406d161891SSam Leffler 				if (enccrd->crd_flags & CRD_F_IV_EXPLICIT)
23416d161891SSam Leffler 					bcopy(enccrd->crd_iv, cmd->iv,
23426d161891SSam Leffler 					    HIFN_IV_LENGTH);
23436d161891SSam Leffler 				else if (crp->crp_flags & CRYPTO_F_IMBUF)
23446d161891SSam Leffler 					m_copydata(cmd->src_m,
23456d161891SSam Leffler 					    enccrd->crd_inject,
23466d161891SSam Leffler 					    HIFN_IV_LENGTH, cmd->iv);
23476d161891SSam Leffler 				else if (crp->crp_flags & CRYPTO_F_IOV)
23486d161891SSam Leffler 					cuio_copydata(cmd->src_io,
23496d161891SSam Leffler 					    enccrd->crd_inject,
23506d161891SSam Leffler 					    HIFN_IV_LENGTH, cmd->iv);
23516d161891SSam Leffler 			}
23526d161891SSam Leffler 		}
23536d161891SSam Leffler 
23546d161891SSam Leffler 		cmd->ck = enccrd->crd_key;
23556d161891SSam Leffler 		cmd->cklen = enccrd->crd_klen >> 3;
23566d161891SSam Leffler 
23576d161891SSam Leffler 		if (sc->sc_sessions[session].hs_state == HS_STATE_USED)
23586d161891SSam Leffler 			cmd->cry_masks |= HIFN_CRYPT_CMD_NEW_KEY;
23596d161891SSam Leffler 	}
23606d161891SSam Leffler 
23616d161891SSam Leffler 	if (maccrd) {
23626d161891SSam Leffler 		cmd->maccrd = maccrd;
23636d161891SSam Leffler 		cmd->base_masks |= HIFN_BASE_CMD_MAC;
23646d161891SSam Leffler 
23656d161891SSam Leffler 		switch (maccrd->crd_alg) {
23666d161891SSam Leffler 		case CRYPTO_MD5:
23676d161891SSam Leffler 			cmd->mac_masks |= HIFN_MAC_CMD_ALG_MD5 |
23686d161891SSam Leffler 			    HIFN_MAC_CMD_RESULT | HIFN_MAC_CMD_MODE_HASH |
23696d161891SSam Leffler 			    HIFN_MAC_CMD_POS_IPSEC;
23706d161891SSam Leffler                        break;
23716d161891SSam Leffler 		case CRYPTO_MD5_HMAC:
23726d161891SSam Leffler 			cmd->mac_masks |= HIFN_MAC_CMD_ALG_MD5 |
23736d161891SSam Leffler 			    HIFN_MAC_CMD_RESULT | HIFN_MAC_CMD_MODE_HMAC |
23746d161891SSam Leffler 			    HIFN_MAC_CMD_POS_IPSEC | HIFN_MAC_CMD_TRUNC;
23756d161891SSam Leffler 			break;
23766d161891SSam Leffler 		case CRYPTO_SHA1:
23776d161891SSam Leffler 			cmd->mac_masks |= HIFN_MAC_CMD_ALG_SHA1 |
23786d161891SSam Leffler 			    HIFN_MAC_CMD_RESULT | HIFN_MAC_CMD_MODE_HASH |
23796d161891SSam Leffler 			    HIFN_MAC_CMD_POS_IPSEC;
23806d161891SSam Leffler 			break;
23816d161891SSam Leffler 		case CRYPTO_SHA1_HMAC:
23826d161891SSam Leffler 			cmd->mac_masks |= HIFN_MAC_CMD_ALG_SHA1 |
23836d161891SSam Leffler 			    HIFN_MAC_CMD_RESULT | HIFN_MAC_CMD_MODE_HMAC |
23846d161891SSam Leffler 			    HIFN_MAC_CMD_POS_IPSEC | HIFN_MAC_CMD_TRUNC;
23856d161891SSam Leffler 			break;
23866d161891SSam Leffler 		}
23876d161891SSam Leffler 
23886d161891SSam Leffler 		if ((maccrd->crd_alg == CRYPTO_SHA1_HMAC ||
23896d161891SSam Leffler 		     maccrd->crd_alg == CRYPTO_MD5_HMAC) &&
23906d161891SSam Leffler 		    sc->sc_sessions[session].hs_state == HS_STATE_USED) {
23916d161891SSam Leffler 			cmd->mac_masks |= HIFN_MAC_CMD_NEW_KEY;
23926d161891SSam Leffler 			bcopy(maccrd->crd_key, cmd->mac, maccrd->crd_klen >> 3);
23936d161891SSam Leffler 			bzero(cmd->mac + (maccrd->crd_klen >> 3),
23946d161891SSam Leffler 			    HIFN_MAC_KEY_LENGTH - (maccrd->crd_klen >> 3));
23956d161891SSam Leffler 		}
23966d161891SSam Leffler 	}
23976d161891SSam Leffler 
23986d161891SSam Leffler 	cmd->crp = crp;
23996d161891SSam Leffler 	cmd->session_num = session;
24006d161891SSam Leffler 	cmd->softc = sc;
24016d161891SSam Leffler 
24026d161891SSam Leffler 	err = hifn_crypto(sc, cmd, crp, hint);
24036d161891SSam Leffler 	if (!err) {
24046d161891SSam Leffler 		if (enccrd)
24056d161891SSam Leffler 			sc->sc_sessions[session].hs_prev_op =
24066d161891SSam Leffler 				enccrd->crd_flags & CRD_F_ENCRYPT;
24076d161891SSam Leffler 		if (sc->sc_sessions[session].hs_state == HS_STATE_USED)
24086d161891SSam Leffler 			sc->sc_sessions[session].hs_state = HS_STATE_KEY;
24096d161891SSam Leffler 		return 0;
24106d161891SSam Leffler 	} else if (err == ERESTART) {
24116d161891SSam Leffler 		/*
24126d161891SSam Leffler 		 * There weren't enough resources to dispatch the request
24136d161891SSam Leffler 		 * to the part.  Notify the caller so they'll requeue this
24146d161891SSam Leffler 		 * request and resubmit it again soon.
24156d161891SSam Leffler 		 */
24166d161891SSam Leffler #ifdef HIFN_DEBUG
24176d161891SSam Leffler 		if (hifn_debug)
24186d161891SSam Leffler 			device_printf(sc->sc_dev, "requeue request\n");
24196d161891SSam Leffler #endif
24206d161891SSam Leffler 		free(cmd, M_DEVBUF);
24216d161891SSam Leffler 		sc->sc_needwakeup |= CRYPTO_SYMQ;
24226d161891SSam Leffler 		return (err);
24236d161891SSam Leffler 	}
24246d161891SSam Leffler 
24256d161891SSam Leffler errout:
24266d161891SSam Leffler 	if (cmd != NULL)
24276d161891SSam Leffler 		free(cmd, M_DEVBUF);
24286d161891SSam Leffler 	if (err == EINVAL)
24296d161891SSam Leffler 		hifnstats.hst_invalid++;
24306d161891SSam Leffler 	else
24316d161891SSam Leffler 		hifnstats.hst_nomem++;
24326d161891SSam Leffler 	crp->crp_etype = err;
24336d161891SSam Leffler 	crypto_done(crp);
24346d161891SSam Leffler 	return (err);
24356d161891SSam Leffler }
24366d161891SSam Leffler 
24376d161891SSam Leffler static void
24386d161891SSam Leffler hifn_abort(struct hifn_softc *sc)
24396d161891SSam Leffler {
24406d161891SSam Leffler 	struct hifn_dma *dma = sc->sc_dma;
24416d161891SSam Leffler 	struct hifn_command *cmd;
24426d161891SSam Leffler 	struct cryptop *crp;
24436d161891SSam Leffler 	int i, u;
24446d161891SSam Leffler 
24456d161891SSam Leffler 	i = dma->resk; u = dma->resu;
24466d161891SSam Leffler 	while (u != 0) {
24476d161891SSam Leffler 		cmd = dma->hifn_commands[i];
24486d161891SSam Leffler 		KASSERT(cmd != NULL, ("hifn_abort: null command slot %u", i));
24496d161891SSam Leffler 		dma->hifn_commands[i] = NULL;
24506d161891SSam Leffler 		crp = cmd->crp;
24516d161891SSam Leffler 
24526d161891SSam Leffler 		if ((dma->resr[i].l & htole32(HIFN_D_VALID)) == 0) {
24536d161891SSam Leffler 			/* Salvage what we can. */
24546d161891SSam Leffler 			u_int8_t *macbuf;
24556d161891SSam Leffler 
24566d161891SSam Leffler 			if (cmd->base_masks & HIFN_BASE_CMD_MAC) {
24576d161891SSam Leffler 				macbuf = dma->result_bufs[i];
24586d161891SSam Leffler 				macbuf += 12;
24596d161891SSam Leffler 			} else
24606d161891SSam Leffler 				macbuf = NULL;
24616d161891SSam Leffler 			hifnstats.hst_opackets++;
24626d161891SSam Leffler 			hifn_callback(sc, cmd, macbuf);
24636d161891SSam Leffler 		} else {
24646d161891SSam Leffler 			if (cmd->src_map == cmd->dst_map) {
24656d161891SSam Leffler 				bus_dmamap_sync(sc->sc_dmat, cmd->src_map,
24666d161891SSam Leffler 				    BUS_DMASYNC_POSTREAD|BUS_DMASYNC_POSTWRITE);
24676d161891SSam Leffler 			} else {
24686d161891SSam Leffler 				bus_dmamap_sync(sc->sc_dmat, cmd->src_map,
24696d161891SSam Leffler 				    BUS_DMASYNC_POSTWRITE);
24706d161891SSam Leffler 				bus_dmamap_sync(sc->sc_dmat, cmd->dst_map,
24716d161891SSam Leffler 				    BUS_DMASYNC_POSTREAD);
24726d161891SSam Leffler 			}
24736d161891SSam Leffler 
24746d161891SSam Leffler 			if (cmd->src_m != cmd->dst_m) {
24756d161891SSam Leffler 				m_freem(cmd->src_m);
24766d161891SSam Leffler 				crp->crp_buf = (caddr_t)cmd->dst_m;
24776d161891SSam Leffler 			}
24786d161891SSam Leffler 
24796d161891SSam Leffler 			/* non-shared buffers cannot be restarted */
24806d161891SSam Leffler 			if (cmd->src_map != cmd->dst_map) {
24816d161891SSam Leffler 				/*
24826d161891SSam Leffler 				 * XXX should be EAGAIN, delayed until
24836d161891SSam Leffler 				 * after the reset.
24846d161891SSam Leffler 				 */
24856d161891SSam Leffler 				crp->crp_etype = ENOMEM;
24866d161891SSam Leffler 				bus_dmamap_unload(sc->sc_dmat, cmd->dst_map);
24876d161891SSam Leffler 				bus_dmamap_destroy(sc->sc_dmat, cmd->dst_map);
24886d161891SSam Leffler 			} else
24896d161891SSam Leffler 				crp->crp_etype = ENOMEM;
24906d161891SSam Leffler 
24916d161891SSam Leffler 			bus_dmamap_unload(sc->sc_dmat, cmd->src_map);
24926d161891SSam Leffler 			bus_dmamap_destroy(sc->sc_dmat, cmd->src_map);
24936d161891SSam Leffler 
24946d161891SSam Leffler 			free(cmd, M_DEVBUF);
24956d161891SSam Leffler 			if (crp->crp_etype != EAGAIN)
24966d161891SSam Leffler 				crypto_done(crp);
24976d161891SSam Leffler 		}
24986d161891SSam Leffler 
24996d161891SSam Leffler 		if (++i == HIFN_D_RES_RSIZE)
25006d161891SSam Leffler 			i = 0;
25016d161891SSam Leffler 		u--;
25026d161891SSam Leffler 	}
25036d161891SSam Leffler 	dma->resk = i; dma->resu = u;
25046d161891SSam Leffler 
25056d161891SSam Leffler 	/* Force upload of key next time */
25066d161891SSam Leffler 	for (i = 0; i < sc->sc_maxses; i++)
25076d161891SSam Leffler 		if (sc->sc_sessions[i].hs_state == HS_STATE_KEY)
25086d161891SSam Leffler 			sc->sc_sessions[i].hs_state = HS_STATE_USED;
25096d161891SSam Leffler 
25106d161891SSam Leffler 	hifn_reset_board(sc, 1);
25116d161891SSam Leffler 	hifn_init_dma(sc);
25126d161891SSam Leffler 	hifn_init_pci_registers(sc);
25136d161891SSam Leffler }
25146d161891SSam Leffler 
25156d161891SSam Leffler static void
25166d161891SSam Leffler hifn_callback(struct hifn_softc *sc, struct hifn_command *cmd, u_int8_t *macbuf)
25176d161891SSam Leffler {
25186d161891SSam Leffler 	struct hifn_dma *dma = sc->sc_dma;
25196d161891SSam Leffler 	struct cryptop *crp = cmd->crp;
25206d161891SSam Leffler 	struct cryptodesc *crd;
25216d161891SSam Leffler 	struct mbuf *m;
25226d161891SSam Leffler 	int totlen, i, u;
25236d161891SSam Leffler 
25246d161891SSam Leffler 	if (cmd->src_map == cmd->dst_map) {
25256d161891SSam Leffler 		bus_dmamap_sync(sc->sc_dmat, cmd->src_map,
25266d161891SSam Leffler 		    BUS_DMASYNC_POSTWRITE | BUS_DMASYNC_POSTREAD);
25276d161891SSam Leffler 	} else {
25286d161891SSam Leffler 		bus_dmamap_sync(sc->sc_dmat, cmd->src_map,
25296d161891SSam Leffler 		    BUS_DMASYNC_POSTWRITE);
25306d161891SSam Leffler 		bus_dmamap_sync(sc->sc_dmat, cmd->dst_map,
25316d161891SSam Leffler 		    BUS_DMASYNC_POSTREAD);
25326d161891SSam Leffler 	}
25336d161891SSam Leffler 
25346d161891SSam Leffler 	if (crp->crp_flags & CRYPTO_F_IMBUF) {
25356d161891SSam Leffler 		if (cmd->src_m != cmd->dst_m) {
25366d161891SSam Leffler 			crp->crp_buf = (caddr_t)cmd->dst_m;
25376d161891SSam Leffler 			totlen = cmd->src_mapsize;
25386d161891SSam Leffler 			for (m = cmd->dst_m; m != NULL; m = m->m_next) {
25396d161891SSam Leffler 				if (totlen < m->m_len) {
25406d161891SSam Leffler 					m->m_len = totlen;
25416d161891SSam Leffler 					totlen = 0;
25426d161891SSam Leffler 				} else
25436d161891SSam Leffler 					totlen -= m->m_len;
25446d161891SSam Leffler 			}
25456d161891SSam Leffler 			cmd->dst_m->m_pkthdr.len = cmd->src_m->m_pkthdr.len;
25466d161891SSam Leffler 			m_freem(cmd->src_m);
25476d161891SSam Leffler 		}
25486d161891SSam Leffler 	}
25496d161891SSam Leffler 
25506d161891SSam Leffler 	if (cmd->sloplen != 0) {
25516d161891SSam Leffler 		if (crp->crp_flags & CRYPTO_F_IMBUF)
25526d161891SSam Leffler 			m_copyback((struct mbuf *)crp->crp_buf,
25536d161891SSam Leffler 			    cmd->src_mapsize - cmd->sloplen,
25546d161891SSam Leffler 			    cmd->sloplen, (caddr_t)&dma->slop[cmd->slopidx]);
25556d161891SSam Leffler 		else if (crp->crp_flags & CRYPTO_F_IOV)
25566d161891SSam Leffler 			cuio_copyback((struct uio *)crp->crp_buf,
25576d161891SSam Leffler 			    cmd->src_mapsize - cmd->sloplen,
25586d161891SSam Leffler 			    cmd->sloplen, (caddr_t)&dma->slop[cmd->slopidx]);
25596d161891SSam Leffler 	}
25606d161891SSam Leffler 
25616d161891SSam Leffler 	i = dma->dstk; u = dma->dstu;
25626d161891SSam Leffler 	while (u != 0) {
25636d161891SSam Leffler 		if (i == HIFN_D_DST_RSIZE)
25646d161891SSam Leffler 			i = 0;
25656d161891SSam Leffler 		bus_dmamap_sync(sc->sc_dmat, sc->sc_dmamap,
25666d161891SSam Leffler 		    BUS_DMASYNC_POSTREAD | BUS_DMASYNC_POSTWRITE);
25676d161891SSam Leffler 		if (dma->dstr[i].l & htole32(HIFN_D_VALID)) {
25686d161891SSam Leffler 			bus_dmamap_sync(sc->sc_dmat, sc->sc_dmamap,
25696d161891SSam Leffler 			    BUS_DMASYNC_PREREAD | BUS_DMASYNC_PREWRITE);
25706d161891SSam Leffler 			break;
25716d161891SSam Leffler 		}
25726d161891SSam Leffler 		i++, u--;
25736d161891SSam Leffler 	}
25746d161891SSam Leffler 	dma->dstk = i; dma->dstu = u;
25756d161891SSam Leffler 
25766d161891SSam Leffler 	hifnstats.hst_obytes += cmd->dst_mapsize;
25776d161891SSam Leffler 
25786d161891SSam Leffler 	if ((cmd->base_masks & (HIFN_BASE_CMD_CRYPT | HIFN_BASE_CMD_DECODE)) ==
25796d161891SSam Leffler 	    HIFN_BASE_CMD_CRYPT) {
25806d161891SSam Leffler 		for (crd = crp->crp_desc; crd; crd = crd->crd_next) {
25816d161891SSam Leffler 			if (crd->crd_alg != CRYPTO_DES_CBC &&
25826d161891SSam Leffler 			    crd->crd_alg != CRYPTO_3DES_CBC)
25836d161891SSam Leffler 				continue;
25846d161891SSam Leffler 			if (crp->crp_flags & CRYPTO_F_IMBUF)
25856d161891SSam Leffler 				m_copydata((struct mbuf *)crp->crp_buf,
25866d161891SSam Leffler 				    crd->crd_skip + crd->crd_len - HIFN_IV_LENGTH,
25876d161891SSam Leffler 				    HIFN_IV_LENGTH,
25886d161891SSam Leffler 				    cmd->softc->sc_sessions[cmd->session_num].hs_iv);
25896d161891SSam Leffler 			else if (crp->crp_flags & CRYPTO_F_IOV) {
25906d161891SSam Leffler 				cuio_copydata((struct uio *)crp->crp_buf,
25916d161891SSam Leffler 				    crd->crd_skip + crd->crd_len - HIFN_IV_LENGTH,
25926d161891SSam Leffler 				    HIFN_IV_LENGTH,
25936d161891SSam Leffler 				    cmd->softc->sc_sessions[cmd->session_num].hs_iv);
25946d161891SSam Leffler 			}
25956d161891SSam Leffler 			break;
25966d161891SSam Leffler 		}
25976d161891SSam Leffler 	}
25986d161891SSam Leffler 
25996d161891SSam Leffler 	if (macbuf != NULL) {
26006d161891SSam Leffler 		for (crd = crp->crp_desc; crd; crd = crd->crd_next) {
26016d161891SSam Leffler                         int len;
26026d161891SSam Leffler 
26036d161891SSam Leffler                         if (crd->crd_alg == CRYPTO_MD5)
26046d161891SSam Leffler 				len = 16;
26056d161891SSam Leffler                         else if (crd->crd_alg == CRYPTO_SHA1)
26066d161891SSam Leffler 				len = 20;
26076d161891SSam Leffler                         else if (crd->crd_alg == CRYPTO_MD5_HMAC ||
26086d161891SSam Leffler                             crd->crd_alg == CRYPTO_SHA1_HMAC)
26096d161891SSam Leffler 				len = 12;
26106d161891SSam Leffler                         else
26116d161891SSam Leffler 				continue;
26126d161891SSam Leffler 
26136d161891SSam Leffler 			if (crp->crp_flags & CRYPTO_F_IMBUF)
26146d161891SSam Leffler 				m_copyback((struct mbuf *)crp->crp_buf,
26156d161891SSam Leffler                                    crd->crd_inject, len, macbuf);
26166d161891SSam Leffler 			else if ((crp->crp_flags & CRYPTO_F_IOV) && crp->crp_mac)
26176d161891SSam Leffler 				bcopy((caddr_t)macbuf, crp->crp_mac, len);
26186d161891SSam Leffler 			break;
26196d161891SSam Leffler 		}
26206d161891SSam Leffler 	}
26216d161891SSam Leffler 
26226d161891SSam Leffler 	if (cmd->src_map != cmd->dst_map) {
26236d161891SSam Leffler 		bus_dmamap_unload(sc->sc_dmat, cmd->dst_map);
26246d161891SSam Leffler 		bus_dmamap_destroy(sc->sc_dmat, cmd->dst_map);
26256d161891SSam Leffler 	}
26266d161891SSam Leffler 	bus_dmamap_unload(sc->sc_dmat, cmd->src_map);
26276d161891SSam Leffler 	bus_dmamap_destroy(sc->sc_dmat, cmd->src_map);
26286d161891SSam Leffler 	free(cmd, M_DEVBUF);
26296d161891SSam Leffler 	crypto_done(crp);
26306d161891SSam Leffler }
26316d161891SSam Leffler 
26326d161891SSam Leffler /*
26336d161891SSam Leffler  * 7811 PB3 rev/2 parts lock-up on burst writes to Group 0
26346d161891SSam Leffler  * and Group 1 registers; avoid conditions that could create
26356d161891SSam Leffler  * burst writes by doing a read in between the writes.
26366d161891SSam Leffler  *
26376d161891SSam Leffler  * NB: The read we interpose is always to the same register;
26386d161891SSam Leffler  *     we do this because reading from an arbitrary (e.g. last)
26396d161891SSam Leffler  *     register may not always work.
26406d161891SSam Leffler  */
26416d161891SSam Leffler static void
26426d161891SSam Leffler hifn_write_reg_0(struct hifn_softc *sc, bus_size_t reg, u_int32_t val)
26436d161891SSam Leffler {
26446d161891SSam Leffler 	if (sc->sc_flags & HIFN_IS_7811) {
26456d161891SSam Leffler 		if (sc->sc_bar0_lastreg == reg - 4)
26466d161891SSam Leffler 			bus_space_read_4(sc->sc_st0, sc->sc_sh0, HIFN_0_PUCNFG);
26476d161891SSam Leffler 		sc->sc_bar0_lastreg = reg;
26486d161891SSam Leffler 	}
26496d161891SSam Leffler 	bus_space_write_4(sc->sc_st0, sc->sc_sh0, reg, val);
26506d161891SSam Leffler }
26516d161891SSam Leffler 
26526d161891SSam Leffler static void
26536d161891SSam Leffler hifn_write_reg_1(struct hifn_softc *sc, bus_size_t reg, u_int32_t val)
26546d161891SSam Leffler {
26556d161891SSam Leffler 	if (sc->sc_flags & HIFN_IS_7811) {
26566d161891SSam Leffler 		if (sc->sc_bar1_lastreg == reg - 4)
26576d161891SSam Leffler 			bus_space_read_4(sc->sc_st1, sc->sc_sh1, HIFN_1_REVID);
26586d161891SSam Leffler 		sc->sc_bar1_lastreg = reg;
26596d161891SSam Leffler 	}
26606d161891SSam Leffler 	bus_space_write_4(sc->sc_st1, sc->sc_sh1, reg, val);
26616d161891SSam Leffler }
2662