1f126890aSEmmanuel Vadot// SPDX-License-Identifier: GPL-2.0-or-later 2f126890aSEmmanuel Vadot/* 3f126890aSEmmanuel Vadot * Copyright (C) 2014 Alexander Shiyan <shc_work@mail.ru> 4f126890aSEmmanuel Vadot */ 5f126890aSEmmanuel Vadot 6f126890aSEmmanuel Vadot/dts-v1/; 7f126890aSEmmanuel Vadot#include "imx1.dtsi" 8f126890aSEmmanuel Vadot 9f126890aSEmmanuel Vadot/ { 10f126890aSEmmanuel Vadot model = "Freescale MX1 ADS"; 11f126890aSEmmanuel Vadot compatible = "fsl,imx1ads", "fsl,imx1"; 12f126890aSEmmanuel Vadot 13f126890aSEmmanuel Vadot chosen { 14f126890aSEmmanuel Vadot stdout-path = &uart1; 15f126890aSEmmanuel Vadot }; 16f126890aSEmmanuel Vadot 17f126890aSEmmanuel Vadot memory@8000000 { 18f126890aSEmmanuel Vadot device_type = "memory"; 19f126890aSEmmanuel Vadot reg = <0x08000000 0x04000000>; 20f126890aSEmmanuel Vadot }; 21f126890aSEmmanuel Vadot}; 22f126890aSEmmanuel Vadot 23f126890aSEmmanuel Vadot&cspi1 { 24f126890aSEmmanuel Vadot pinctrl-0 = <&pinctrl_cspi1>; 25f126890aSEmmanuel Vadot cs-gpios = <&gpio3 15 GPIO_ACTIVE_LOW>; 26f126890aSEmmanuel Vadot status = "okay"; 27f126890aSEmmanuel Vadot}; 28f126890aSEmmanuel Vadot 29f126890aSEmmanuel Vadot&i2c { 30f126890aSEmmanuel Vadot pinctrl-names = "default"; 31f126890aSEmmanuel Vadot pinctrl-0 = <&pinctrl_i2c>; 32f126890aSEmmanuel Vadot status = "okay"; 33f126890aSEmmanuel Vadot 34f126890aSEmmanuel Vadot extgpio0: pcf8575@22 { 35f126890aSEmmanuel Vadot compatible = "nxp,pcf8575"; 36f126890aSEmmanuel Vadot reg = <0x22>; 37f126890aSEmmanuel Vadot gpio-controller; 38f126890aSEmmanuel Vadot #gpio-cells = <2>; 39f126890aSEmmanuel Vadot }; 40f126890aSEmmanuel Vadot 41f126890aSEmmanuel Vadot extgpio1: pcf8575@24 { 42f126890aSEmmanuel Vadot compatible = "nxp,pcf8575"; 43f126890aSEmmanuel Vadot reg = <0x24>; 44f126890aSEmmanuel Vadot gpio-controller; 45f126890aSEmmanuel Vadot #gpio-cells = <2>; 46f126890aSEmmanuel Vadot }; 47f126890aSEmmanuel Vadot}; 48f126890aSEmmanuel Vadot 49f126890aSEmmanuel Vadot&uart1 { 50f126890aSEmmanuel Vadot pinctrl-names = "default"; 51f126890aSEmmanuel Vadot pinctrl-0 = <&pinctrl_uart1>; 52f126890aSEmmanuel Vadot uart-has-rtscts; 53f126890aSEmmanuel Vadot status = "okay"; 54f126890aSEmmanuel Vadot}; 55f126890aSEmmanuel Vadot 56f126890aSEmmanuel Vadot&uart2 { 57f126890aSEmmanuel Vadot pinctrl-names = "default"; 58f126890aSEmmanuel Vadot pinctrl-0 = <&pinctrl_uart2>; 59f126890aSEmmanuel Vadot uart-has-rtscts; 60f126890aSEmmanuel Vadot status = "okay"; 61f126890aSEmmanuel Vadot}; 62f126890aSEmmanuel Vadot 63f126890aSEmmanuel Vadot&weim { 64f126890aSEmmanuel Vadot pinctrl-names = "default"; 65f126890aSEmmanuel Vadot pinctrl-0 = <&pinctrl_weim>; 66f126890aSEmmanuel Vadot status = "okay"; 67f126890aSEmmanuel Vadot 68*8d13bc63SEmmanuel Vadot nor: flash@0,0 { 69f126890aSEmmanuel Vadot compatible = "cfi-flash"; 70f126890aSEmmanuel Vadot reg = <0 0x00000000 0x02000000>; 71f126890aSEmmanuel Vadot bank-width = <4>; 72f126890aSEmmanuel Vadot fsl,weim-cs-timing = <0x00003e00 0x00000801>; 73f126890aSEmmanuel Vadot #address-cells = <1>; 74f126890aSEmmanuel Vadot #size-cells = <1>; 75f126890aSEmmanuel Vadot }; 76f126890aSEmmanuel Vadot}; 77f126890aSEmmanuel Vadot 78f126890aSEmmanuel Vadot&iomuxc { 79f126890aSEmmanuel Vadot imx1-ads { 80f126890aSEmmanuel Vadot pinctrl_cspi1: cspi1grp { 81f126890aSEmmanuel Vadot fsl,pins = < 82f126890aSEmmanuel Vadot MX1_PAD_SPI1_MISO__SPI1_MISO 0x0 83f126890aSEmmanuel Vadot MX1_PAD_SPI1_MOSI__SPI1_MOSI 0x0 84f126890aSEmmanuel Vadot MX1_PAD_SPI1_RDY__SPI1_RDY 0x0 85f126890aSEmmanuel Vadot MX1_PAD_SPI1_SCLK__SPI1_SCLK 0x0 86f126890aSEmmanuel Vadot MX1_PAD_SPI1_SS__GPIO3_15 0x0 87f126890aSEmmanuel Vadot >; 88f126890aSEmmanuel Vadot }; 89f126890aSEmmanuel Vadot 90f126890aSEmmanuel Vadot pinctrl_i2c: i2cgrp { 91f126890aSEmmanuel Vadot fsl,pins = < 92f126890aSEmmanuel Vadot MX1_PAD_I2C_SCL__I2C_SCL 0x0 93f126890aSEmmanuel Vadot MX1_PAD_I2C_SDA__I2C_SDA 0x0 94f126890aSEmmanuel Vadot >; 95f126890aSEmmanuel Vadot }; 96f126890aSEmmanuel Vadot 97f126890aSEmmanuel Vadot pinctrl_uart1: uart1grp { 98f126890aSEmmanuel Vadot fsl,pins = < 99f126890aSEmmanuel Vadot MX1_PAD_UART1_TXD__UART1_TXD 0x0 100f126890aSEmmanuel Vadot MX1_PAD_UART1_RXD__UART1_RXD 0x0 101f126890aSEmmanuel Vadot MX1_PAD_UART1_CTS__UART1_CTS 0x0 102f126890aSEmmanuel Vadot MX1_PAD_UART1_RTS__UART1_RTS 0x0 103f126890aSEmmanuel Vadot >; 104f126890aSEmmanuel Vadot }; 105f126890aSEmmanuel Vadot 106f126890aSEmmanuel Vadot pinctrl_uart2: uart2grp { 107f126890aSEmmanuel Vadot fsl,pins = < 108f126890aSEmmanuel Vadot MX1_PAD_UART2_TXD__UART2_TXD 0x0 109f126890aSEmmanuel Vadot MX1_PAD_UART2_RXD__UART2_RXD 0x0 110f126890aSEmmanuel Vadot MX1_PAD_UART2_CTS__UART2_CTS 0x0 111f126890aSEmmanuel Vadot MX1_PAD_UART2_RTS__UART2_RTS 0x0 112f126890aSEmmanuel Vadot >; 113f126890aSEmmanuel Vadot }; 114f126890aSEmmanuel Vadot 115f126890aSEmmanuel Vadot pinctrl_weim: weimgrp { 116f126890aSEmmanuel Vadot fsl,pins = < 117f126890aSEmmanuel Vadot MX1_PAD_A0__A0 0x0 118f126890aSEmmanuel Vadot MX1_PAD_A16__A16 0x0 119f126890aSEmmanuel Vadot MX1_PAD_A17__A17 0x0 120f126890aSEmmanuel Vadot MX1_PAD_A18__A18 0x0 121f126890aSEmmanuel Vadot MX1_PAD_A19__A19 0x0 122f126890aSEmmanuel Vadot MX1_PAD_A20__A20 0x0 123f126890aSEmmanuel Vadot MX1_PAD_A21__A21 0x0 124f126890aSEmmanuel Vadot MX1_PAD_A22__A22 0x0 125f126890aSEmmanuel Vadot MX1_PAD_A23__A23 0x0 126f126890aSEmmanuel Vadot MX1_PAD_A24__A24 0x0 127f126890aSEmmanuel Vadot MX1_PAD_BCLK__BCLK 0x0 128f126890aSEmmanuel Vadot MX1_PAD_CS4__CS4 0x0 129f126890aSEmmanuel Vadot MX1_PAD_DTACK__DTACK 0x0 130f126890aSEmmanuel Vadot MX1_PAD_ECB__ECB 0x0 131f126890aSEmmanuel Vadot MX1_PAD_LBA__LBA 0x0 132f126890aSEmmanuel Vadot >; 133f126890aSEmmanuel Vadot }; 134f126890aSEmmanuel Vadot }; 135f126890aSEmmanuel Vadot}; 136