xref: /freebsd/sys/contrib/device-tree/include/dt-bindings/reset/rockchip,rk3588-cru.h (revision aa1a8ff2d6dbc51ef058f46f3db5a8bb77967145)
1*aa1a8ff2SEmmanuel Vadot /* SPDX-License-Identifier: (GPL-2.0 OR MIT) */
28bab661aSEmmanuel Vadot /*
38bab661aSEmmanuel Vadot  * Copyright (c) 2021 Rockchip Electronics Co. Ltd.
48bab661aSEmmanuel Vadot  * Copyright (c) 2022 Collabora Ltd.
58bab661aSEmmanuel Vadot  *
68bab661aSEmmanuel Vadot  * Author: Elaine Zhang <zhangqing@rock-chips.com>
78bab661aSEmmanuel Vadot  * Author: Sebastian Reichel <sebastian.reichel@collabora.com>
88bab661aSEmmanuel Vadot  */
98bab661aSEmmanuel Vadot 
108bab661aSEmmanuel Vadot #ifndef _DT_BINDINGS_RESET_ROCKCHIP_RK3588_H
118bab661aSEmmanuel Vadot #define _DT_BINDINGS_RESET_ROCKCHIP_RK3588_H
128bab661aSEmmanuel Vadot 
138bab661aSEmmanuel Vadot #define SRST_A_TOP_BIU			0
148bab661aSEmmanuel Vadot #define SRST_P_TOP_BIU			1
158bab661aSEmmanuel Vadot #define SRST_P_CSIPHY0			2
168bab661aSEmmanuel Vadot #define SRST_CSIPHY0			3
178bab661aSEmmanuel Vadot #define SRST_P_CSIPHY1			4
188bab661aSEmmanuel Vadot #define SRST_CSIPHY1			5
198bab661aSEmmanuel Vadot #define SRST_A_TOP_M500_BIU		6
208bab661aSEmmanuel Vadot 
218bab661aSEmmanuel Vadot #define SRST_A_TOP_M400_BIU		7
228bab661aSEmmanuel Vadot #define SRST_A_TOP_S200_BIU		8
238bab661aSEmmanuel Vadot #define SRST_A_TOP_S400_BIU		9
248bab661aSEmmanuel Vadot #define SRST_A_TOP_M300_BIU		10
258bab661aSEmmanuel Vadot #define SRST_USBDP_COMBO_PHY0_INIT	11
268bab661aSEmmanuel Vadot #define SRST_USBDP_COMBO_PHY0_CMN	12
278bab661aSEmmanuel Vadot #define SRST_USBDP_COMBO_PHY0_LANE	13
288bab661aSEmmanuel Vadot #define SRST_USBDP_COMBO_PHY0_PCS	14
298bab661aSEmmanuel Vadot #define SRST_USBDP_COMBO_PHY1_INIT	15
308bab661aSEmmanuel Vadot 
318bab661aSEmmanuel Vadot #define SRST_USBDP_COMBO_PHY1_CMN	16
328bab661aSEmmanuel Vadot #define SRST_USBDP_COMBO_PHY1_LANE	17
338bab661aSEmmanuel Vadot #define SRST_USBDP_COMBO_PHY1_PCS	18
348bab661aSEmmanuel Vadot #define SRST_DCPHY0			19
358bab661aSEmmanuel Vadot #define SRST_P_MIPI_DCPHY0		20
368bab661aSEmmanuel Vadot #define SRST_P_MIPI_DCPHY0_GRF		21
378bab661aSEmmanuel Vadot 
388bab661aSEmmanuel Vadot #define SRST_DCPHY1			22
398bab661aSEmmanuel Vadot #define SRST_P_MIPI_DCPHY1		23
408bab661aSEmmanuel Vadot #define SRST_P_MIPI_DCPHY1_GRF		24
418bab661aSEmmanuel Vadot #define SRST_P_APB2ASB_SLV_CDPHY	25
428bab661aSEmmanuel Vadot #define SRST_P_APB2ASB_SLV_CSIPHY	26
438bab661aSEmmanuel Vadot #define SRST_P_APB2ASB_SLV_VCCIO3_5	27
448bab661aSEmmanuel Vadot #define SRST_P_APB2ASB_SLV_VCCIO6	28
458bab661aSEmmanuel Vadot #define SRST_P_APB2ASB_SLV_EMMCIO	29
468bab661aSEmmanuel Vadot #define SRST_P_APB2ASB_SLV_IOC_TOP	30
478bab661aSEmmanuel Vadot #define SRST_P_APB2ASB_SLV_IOC_RIGHT	31
488bab661aSEmmanuel Vadot 
498bab661aSEmmanuel Vadot #define SRST_P_CRU			32
508bab661aSEmmanuel Vadot #define SRST_A_CHANNEL_SECURE2VO1USB	33
518bab661aSEmmanuel Vadot #define SRST_A_CHANNEL_SECURE2CENTER	34
528bab661aSEmmanuel Vadot #define SRST_H_CHANNEL_SECURE2VO1USB	35
538bab661aSEmmanuel Vadot #define SRST_H_CHANNEL_SECURE2CENTER	36
548bab661aSEmmanuel Vadot 
558bab661aSEmmanuel Vadot #define SRST_P_CHANNEL_SECURE2VO1USB	37
568bab661aSEmmanuel Vadot #define SRST_P_CHANNEL_SECURE2CENTER	38
578bab661aSEmmanuel Vadot 
588bab661aSEmmanuel Vadot #define SRST_H_AUDIO_BIU		39
598bab661aSEmmanuel Vadot #define SRST_P_AUDIO_BIU		40
608bab661aSEmmanuel Vadot #define SRST_H_I2S0_8CH			41
618bab661aSEmmanuel Vadot #define SRST_M_I2S0_8CH_TX		42
628bab661aSEmmanuel Vadot #define SRST_M_I2S0_8CH_RX		43
638bab661aSEmmanuel Vadot #define SRST_P_ACDCDIG			44
648bab661aSEmmanuel Vadot #define SRST_H_I2S2_2CH			45
658bab661aSEmmanuel Vadot #define SRST_H_I2S3_2CH			46
668bab661aSEmmanuel Vadot 
678bab661aSEmmanuel Vadot #define SRST_M_I2S2_2CH			47
688bab661aSEmmanuel Vadot #define SRST_M_I2S3_2CH			48
698bab661aSEmmanuel Vadot #define SRST_DAC_ACDCDIG		49
708bab661aSEmmanuel Vadot #define SRST_H_SPDIF0			50
718bab661aSEmmanuel Vadot 
728bab661aSEmmanuel Vadot #define SRST_M_SPDIF0			51
738bab661aSEmmanuel Vadot #define SRST_H_SPDIF1			52
748bab661aSEmmanuel Vadot #define SRST_M_SPDIF1			53
758bab661aSEmmanuel Vadot #define SRST_H_PDM1			54
768bab661aSEmmanuel Vadot #define SRST_PDM1			55
778bab661aSEmmanuel Vadot 
788bab661aSEmmanuel Vadot #define SRST_A_BUS_BIU			56
798bab661aSEmmanuel Vadot #define SRST_P_BUS_BIU			57
808bab661aSEmmanuel Vadot #define SRST_A_GIC			58
818bab661aSEmmanuel Vadot #define SRST_A_GIC_DBG			59
828bab661aSEmmanuel Vadot #define SRST_A_DMAC0			60
838bab661aSEmmanuel Vadot #define SRST_A_DMAC1			61
848bab661aSEmmanuel Vadot #define SRST_A_DMAC2			62
858bab661aSEmmanuel Vadot #define SRST_P_I2C1			63
868bab661aSEmmanuel Vadot #define SRST_P_I2C2			64
878bab661aSEmmanuel Vadot #define SRST_P_I2C3			65
888bab661aSEmmanuel Vadot #define SRST_P_I2C4			66
898bab661aSEmmanuel Vadot #define SRST_P_I2C5			67
908bab661aSEmmanuel Vadot #define SRST_P_I2C6			68
918bab661aSEmmanuel Vadot #define SRST_P_I2C7			69
928bab661aSEmmanuel Vadot #define SRST_P_I2C8			70
938bab661aSEmmanuel Vadot 
948bab661aSEmmanuel Vadot #define SRST_I2C1			71
958bab661aSEmmanuel Vadot #define SRST_I2C2			72
968bab661aSEmmanuel Vadot #define SRST_I2C3			73
978bab661aSEmmanuel Vadot #define SRST_I2C4			74
988bab661aSEmmanuel Vadot #define SRST_I2C5			75
998bab661aSEmmanuel Vadot #define SRST_I2C6			76
1008bab661aSEmmanuel Vadot #define SRST_I2C7			77
1018bab661aSEmmanuel Vadot #define SRST_I2C8			78
1028bab661aSEmmanuel Vadot #define SRST_P_CAN0			79
1038bab661aSEmmanuel Vadot #define SRST_CAN0			80
1048bab661aSEmmanuel Vadot #define SRST_P_CAN1			81
1058bab661aSEmmanuel Vadot #define SRST_CAN1			82
1068bab661aSEmmanuel Vadot #define SRST_P_CAN2			83
1078bab661aSEmmanuel Vadot #define SRST_CAN2			84
1088bab661aSEmmanuel Vadot #define SRST_P_SARADC			85
1098bab661aSEmmanuel Vadot 
1108bab661aSEmmanuel Vadot #define SRST_P_TSADC			86
1118bab661aSEmmanuel Vadot #define SRST_TSADC			87
1128bab661aSEmmanuel Vadot #define SRST_P_UART1			88
1138bab661aSEmmanuel Vadot #define SRST_P_UART2			89
1148bab661aSEmmanuel Vadot #define SRST_P_UART3			90
1158bab661aSEmmanuel Vadot #define SRST_P_UART4			91
1168bab661aSEmmanuel Vadot #define SRST_P_UART5			92
1178bab661aSEmmanuel Vadot #define SRST_P_UART6			93
1188bab661aSEmmanuel Vadot #define SRST_P_UART7			94
1198bab661aSEmmanuel Vadot #define SRST_P_UART8			95
1208bab661aSEmmanuel Vadot #define SRST_P_UART9			96
1218bab661aSEmmanuel Vadot #define SRST_S_UART1			97
1228bab661aSEmmanuel Vadot 
1238bab661aSEmmanuel Vadot #define SRST_S_UART2			98
1248bab661aSEmmanuel Vadot #define SRST_S_UART3			99
1258bab661aSEmmanuel Vadot #define SRST_S_UART4			100
1268bab661aSEmmanuel Vadot #define SRST_S_UART5			101
1278bab661aSEmmanuel Vadot #define SRST_S_UART6			102
1288bab661aSEmmanuel Vadot #define SRST_S_UART7			103
1298bab661aSEmmanuel Vadot 
1308bab661aSEmmanuel Vadot #define SRST_S_UART8			104
1318bab661aSEmmanuel Vadot #define SRST_S_UART9			105
1328bab661aSEmmanuel Vadot #define SRST_P_SPI0			106
1338bab661aSEmmanuel Vadot #define SRST_P_SPI1			107
1348bab661aSEmmanuel Vadot #define SRST_P_SPI2			108
1358bab661aSEmmanuel Vadot #define SRST_P_SPI3			109
1368bab661aSEmmanuel Vadot #define SRST_P_SPI4			110
1378bab661aSEmmanuel Vadot #define SRST_SPI0			111
1388bab661aSEmmanuel Vadot #define SRST_SPI1			112
1398bab661aSEmmanuel Vadot #define SRST_SPI2			113
1408bab661aSEmmanuel Vadot #define SRST_SPI3			114
1418bab661aSEmmanuel Vadot #define SRST_SPI4			115
1428bab661aSEmmanuel Vadot 
1438bab661aSEmmanuel Vadot #define SRST_P_WDT0			116
1448bab661aSEmmanuel Vadot #define SRST_T_WDT0			117
1458bab661aSEmmanuel Vadot #define SRST_P_SYS_GRF			118
1468bab661aSEmmanuel Vadot #define SRST_P_PWM1			119
1478bab661aSEmmanuel Vadot #define SRST_PWM1			120
1488bab661aSEmmanuel Vadot #define SRST_P_PWM2			121
1498bab661aSEmmanuel Vadot #define SRST_PWM2			122
1508bab661aSEmmanuel Vadot #define SRST_P_PWM3			123
1518bab661aSEmmanuel Vadot #define SRST_PWM3			124
1528bab661aSEmmanuel Vadot #define SRST_P_BUSTIMER0		125
1538bab661aSEmmanuel Vadot #define SRST_P_BUSTIMER1		126
1548bab661aSEmmanuel Vadot #define SRST_BUSTIMER0			127
1558bab661aSEmmanuel Vadot 
1568bab661aSEmmanuel Vadot #define SRST_BUSTIMER1			128
1578bab661aSEmmanuel Vadot #define SRST_BUSTIMER2			129
1588bab661aSEmmanuel Vadot #define SRST_BUSTIMER3			130
1598bab661aSEmmanuel Vadot #define SRST_BUSTIMER4			131
1608bab661aSEmmanuel Vadot #define SRST_BUSTIMER5			132
1618bab661aSEmmanuel Vadot #define SRST_BUSTIMER6			133
1628bab661aSEmmanuel Vadot #define SRST_BUSTIMER7			134
1638bab661aSEmmanuel Vadot #define SRST_BUSTIMER8			135
1648bab661aSEmmanuel Vadot #define SRST_BUSTIMER9			136
1658bab661aSEmmanuel Vadot #define SRST_BUSTIMER10			137
1668bab661aSEmmanuel Vadot #define SRST_BUSTIMER11			138
1678bab661aSEmmanuel Vadot #define SRST_P_MAILBOX0			139
1688bab661aSEmmanuel Vadot #define SRST_P_MAILBOX1			140
1698bab661aSEmmanuel Vadot #define SRST_P_MAILBOX2			141
1708bab661aSEmmanuel Vadot #define SRST_P_GPIO1			142
1718bab661aSEmmanuel Vadot #define SRST_GPIO1			143
1728bab661aSEmmanuel Vadot 
1738bab661aSEmmanuel Vadot #define SRST_P_GPIO2			144
1748bab661aSEmmanuel Vadot #define SRST_GPIO2			145
1758bab661aSEmmanuel Vadot #define SRST_P_GPIO3			146
1768bab661aSEmmanuel Vadot #define SRST_GPIO3			147
1778bab661aSEmmanuel Vadot #define SRST_P_GPIO4			148
1788bab661aSEmmanuel Vadot #define SRST_GPIO4			149
1798bab661aSEmmanuel Vadot #define SRST_A_DECOM			150
1808bab661aSEmmanuel Vadot #define SRST_P_DECOM			151
1818bab661aSEmmanuel Vadot #define SRST_D_DECOM			152
1828bab661aSEmmanuel Vadot #define SRST_P_TOP			153
1838bab661aSEmmanuel Vadot #define SRST_A_GICADB_GIC2CORE_BUS	154
1848bab661aSEmmanuel Vadot #define SRST_P_DFT2APB			155
1858bab661aSEmmanuel Vadot #define SRST_P_APB2ASB_MST_TOP		156
1868bab661aSEmmanuel Vadot #define SRST_P_APB2ASB_MST_CDPHY	157
1878bab661aSEmmanuel Vadot #define SRST_P_APB2ASB_MST_BOT_RIGHT	158
1888bab661aSEmmanuel Vadot 
1898bab661aSEmmanuel Vadot #define SRST_P_APB2ASB_MST_IOC_TOP	159
1908bab661aSEmmanuel Vadot #define SRST_P_APB2ASB_MST_IOC_RIGHT	160
1918bab661aSEmmanuel Vadot #define SRST_P_APB2ASB_MST_CSIPHY	161
1928bab661aSEmmanuel Vadot #define SRST_P_APB2ASB_MST_VCCIO3_5	162
1938bab661aSEmmanuel Vadot #define SRST_P_APB2ASB_MST_VCCIO6	163
1948bab661aSEmmanuel Vadot #define SRST_P_APB2ASB_MST_EMMCIO	164
1958bab661aSEmmanuel Vadot #define SRST_A_SPINLOCK			165
1968bab661aSEmmanuel Vadot #define SRST_P_OTPC_NS			166
1978bab661aSEmmanuel Vadot #define SRST_OTPC_NS			167
1988bab661aSEmmanuel Vadot #define SRST_OTPC_ARB			168
1998bab661aSEmmanuel Vadot 
2008bab661aSEmmanuel Vadot #define SRST_P_BUSIOC			169
2018bab661aSEmmanuel Vadot #define SRST_P_PMUCM0_INTMUX		170
2028bab661aSEmmanuel Vadot #define SRST_P_DDRCM0_INTMUX		171
2038bab661aSEmmanuel Vadot 
2048bab661aSEmmanuel Vadot #define SRST_P_DDR_DFICTL_CH0		172
2058bab661aSEmmanuel Vadot #define SRST_P_DDR_MON_CH0		173
2068bab661aSEmmanuel Vadot #define SRST_P_DDR_STANDBY_CH0		174
2078bab661aSEmmanuel Vadot #define SRST_P_DDR_UPCTL_CH0		175
2088bab661aSEmmanuel Vadot #define SRST_TM_DDR_MON_CH0		176
2098bab661aSEmmanuel Vadot #define SRST_P_DDR_GRF_CH01		177
2108bab661aSEmmanuel Vadot #define SRST_DFI_CH0			178
2118bab661aSEmmanuel Vadot #define SRST_SBR_CH0			179
2128bab661aSEmmanuel Vadot #define SRST_DDR_UPCTL_CH0		180
2138bab661aSEmmanuel Vadot #define SRST_DDR_DFICTL_CH0		181
2148bab661aSEmmanuel Vadot #define SRST_DDR_MON_CH0		182
2158bab661aSEmmanuel Vadot #define SRST_DDR_STANDBY_CH0		183
2168bab661aSEmmanuel Vadot #define SRST_A_DDR_UPCTL_CH0		184
2178bab661aSEmmanuel Vadot #define SRST_P_DDR_DFICTL_CH1		185
2188bab661aSEmmanuel Vadot #define SRST_P_DDR_MON_CH1		186
2198bab661aSEmmanuel Vadot #define SRST_P_DDR_STANDBY_CH1		187
2208bab661aSEmmanuel Vadot 
2218bab661aSEmmanuel Vadot #define SRST_P_DDR_UPCTL_CH1		188
2228bab661aSEmmanuel Vadot #define SRST_TM_DDR_MON_CH1		189
2238bab661aSEmmanuel Vadot #define SRST_DFI_CH1			190
2248bab661aSEmmanuel Vadot #define SRST_SBR_CH1			191
2258bab661aSEmmanuel Vadot #define SRST_DDR_UPCTL_CH1		192
2268bab661aSEmmanuel Vadot #define SRST_DDR_DFICTL_CH1		193
2278bab661aSEmmanuel Vadot #define SRST_DDR_MON_CH1		194
2288bab661aSEmmanuel Vadot #define SRST_DDR_STANDBY_CH1		195
2298bab661aSEmmanuel Vadot #define SRST_A_DDR_UPCTL_CH1		196
2308bab661aSEmmanuel Vadot #define SRST_A_DDR01_MSCH0		197
2318bab661aSEmmanuel Vadot #define SRST_A_DDR01_RS_MSCH0		198
2328bab661aSEmmanuel Vadot #define SRST_A_DDR01_FRS_MSCH0		199
2338bab661aSEmmanuel Vadot 
2348bab661aSEmmanuel Vadot #define SRST_A_DDR01_SCRAMBLE0		200
2358bab661aSEmmanuel Vadot #define SRST_A_DDR01_FRS_SCRAMBLE0	201
2368bab661aSEmmanuel Vadot #define SRST_A_DDR01_MSCH1		202
2378bab661aSEmmanuel Vadot #define SRST_A_DDR01_RS_MSCH1		203
2388bab661aSEmmanuel Vadot #define SRST_A_DDR01_FRS_MSCH1		204
2398bab661aSEmmanuel Vadot #define SRST_A_DDR01_SCRAMBLE1		205
2408bab661aSEmmanuel Vadot #define SRST_A_DDR01_FRS_SCRAMBLE1	206
2418bab661aSEmmanuel Vadot #define SRST_P_DDR01_MSCH0		207
2428bab661aSEmmanuel Vadot #define SRST_P_DDR01_MSCH1		208
2438bab661aSEmmanuel Vadot 
2448bab661aSEmmanuel Vadot #define SRST_P_DDR_DFICTL_CH2		209
2458bab661aSEmmanuel Vadot #define SRST_P_DDR_MON_CH2		210
2468bab661aSEmmanuel Vadot #define SRST_P_DDR_STANDBY_CH2		211
2478bab661aSEmmanuel Vadot #define SRST_P_DDR_UPCTL_CH2		212
2488bab661aSEmmanuel Vadot #define SRST_TM_DDR_MON_CH2		213
2498bab661aSEmmanuel Vadot #define SRST_P_DDR_GRF_CH23		214
2508bab661aSEmmanuel Vadot #define SRST_DFI_CH2			215
2518bab661aSEmmanuel Vadot #define SRST_SBR_CH2			216
2528bab661aSEmmanuel Vadot #define SRST_DDR_UPCTL_CH2		217
2538bab661aSEmmanuel Vadot #define SRST_DDR_DFICTL_CH2		218
2548bab661aSEmmanuel Vadot #define SRST_DDR_MON_CH2		219
2558bab661aSEmmanuel Vadot #define SRST_DDR_STANDBY_CH2		220
2568bab661aSEmmanuel Vadot #define SRST_A_DDR_UPCTL_CH2		221
2578bab661aSEmmanuel Vadot #define SRST_P_DDR_DFICTL_CH3		222
2588bab661aSEmmanuel Vadot #define SRST_P_DDR_MON_CH3		223
2598bab661aSEmmanuel Vadot #define SRST_P_DDR_STANDBY_CH3		224
2608bab661aSEmmanuel Vadot 
2618bab661aSEmmanuel Vadot #define SRST_P_DDR_UPCTL_CH3		225
2628bab661aSEmmanuel Vadot #define SRST_TM_DDR_MON_CH3		226
2638bab661aSEmmanuel Vadot #define SRST_DFI_CH3			227
2648bab661aSEmmanuel Vadot #define SRST_SBR_CH3			228
2658bab661aSEmmanuel Vadot #define SRST_DDR_UPCTL_CH3		229
2668bab661aSEmmanuel Vadot #define SRST_DDR_DFICTL_CH3		230
2678bab661aSEmmanuel Vadot #define SRST_DDR_MON_CH3		231
2688bab661aSEmmanuel Vadot #define SRST_DDR_STANDBY_CH3		232
2698bab661aSEmmanuel Vadot #define SRST_A_DDR_UPCTL_CH3		233
2708bab661aSEmmanuel Vadot #define SRST_A_DDR23_MSCH2		234
2718bab661aSEmmanuel Vadot #define SRST_A_DDR23_RS_MSCH2		235
2728bab661aSEmmanuel Vadot #define SRST_A_DDR23_FRS_MSCH2		236
2738bab661aSEmmanuel Vadot 
2748bab661aSEmmanuel Vadot #define SRST_A_DDR23_SCRAMBLE2		237
2758bab661aSEmmanuel Vadot #define SRST_A_DDR23_FRS_SCRAMBLE2	238
2768bab661aSEmmanuel Vadot #define SRST_A_DDR23_MSCH3		239
2778bab661aSEmmanuel Vadot #define SRST_A_DDR23_RS_MSCH3		240
2788bab661aSEmmanuel Vadot #define SRST_A_DDR23_FRS_MSCH3		241
2798bab661aSEmmanuel Vadot #define SRST_A_DDR23_SCRAMBLE3		242
2808bab661aSEmmanuel Vadot #define SRST_A_DDR23_FRS_SCRAMBLE3	243
2818bab661aSEmmanuel Vadot #define SRST_P_DDR23_MSCH2		244
2828bab661aSEmmanuel Vadot #define SRST_P_DDR23_MSCH3		245
2838bab661aSEmmanuel Vadot 
2848bab661aSEmmanuel Vadot #define SRST_ISP1			246
2858bab661aSEmmanuel Vadot #define SRST_ISP1_VICAP			247
2868bab661aSEmmanuel Vadot #define SRST_A_ISP1_BIU			248
2878bab661aSEmmanuel Vadot #define SRST_H_ISP1_BIU			249
2888bab661aSEmmanuel Vadot 
2898bab661aSEmmanuel Vadot #define SRST_A_RKNN1			250
2908bab661aSEmmanuel Vadot #define SRST_A_RKNN1_BIU		251
2918bab661aSEmmanuel Vadot #define SRST_H_RKNN1			252
2928bab661aSEmmanuel Vadot #define SRST_H_RKNN1_BIU		253
2938bab661aSEmmanuel Vadot 
2948bab661aSEmmanuel Vadot #define SRST_A_RKNN2			254
2958bab661aSEmmanuel Vadot #define SRST_A_RKNN2_BIU		255
2968bab661aSEmmanuel Vadot #define SRST_H_RKNN2			256
2978bab661aSEmmanuel Vadot #define SRST_H_RKNN2_BIU		257
2988bab661aSEmmanuel Vadot 
2998bab661aSEmmanuel Vadot #define SRST_A_RKNN_DSU0		258
3008bab661aSEmmanuel Vadot #define SRST_P_NPUTOP_BIU		259
3018bab661aSEmmanuel Vadot #define SRST_P_NPU_TIMER		260
3028bab661aSEmmanuel Vadot #define SRST_NPUTIMER0			261
3038bab661aSEmmanuel Vadot #define SRST_NPUTIMER1			262
3048bab661aSEmmanuel Vadot #define SRST_P_NPU_WDT			263
3058bab661aSEmmanuel Vadot #define SRST_T_NPU_WDT			264
3068bab661aSEmmanuel Vadot #define SRST_P_NPU_PVTM			265
3078bab661aSEmmanuel Vadot #define SRST_P_NPU_GRF			266
3088bab661aSEmmanuel Vadot #define SRST_NPU_PVTM			267
3098bab661aSEmmanuel Vadot 
3108bab661aSEmmanuel Vadot #define SRST_NPU_PVTPLL			268
3118bab661aSEmmanuel Vadot #define SRST_H_NPU_CM0_BIU		269
3128bab661aSEmmanuel Vadot #define SRST_F_NPU_CM0_CORE		270
3138bab661aSEmmanuel Vadot #define SRST_T_NPU_CM0_JTAG		271
3148bab661aSEmmanuel Vadot #define SRST_A_RKNN0			272
3158bab661aSEmmanuel Vadot #define SRST_A_RKNN0_BIU		273
3168bab661aSEmmanuel Vadot #define SRST_H_RKNN0			274
3178bab661aSEmmanuel Vadot #define SRST_H_RKNN0_BIU		275
3188bab661aSEmmanuel Vadot 
3198bab661aSEmmanuel Vadot #define SRST_H_NVM_BIU			276
3208bab661aSEmmanuel Vadot #define SRST_A_NVM_BIU			277
3218bab661aSEmmanuel Vadot #define SRST_H_EMMC			278
3228bab661aSEmmanuel Vadot #define SRST_A_EMMC			279
3238bab661aSEmmanuel Vadot #define SRST_C_EMMC			280
3248bab661aSEmmanuel Vadot #define SRST_B_EMMC			281
3258bab661aSEmmanuel Vadot #define SRST_T_EMMC			282
3268bab661aSEmmanuel Vadot #define SRST_S_SFC			283
3278bab661aSEmmanuel Vadot #define SRST_H_SFC			284
3288bab661aSEmmanuel Vadot #define SRST_H_SFC_XIP			285
3298bab661aSEmmanuel Vadot 
3308bab661aSEmmanuel Vadot #define SRST_P_GRF			286
3318bab661aSEmmanuel Vadot #define SRST_P_DEC_BIU			287
3328bab661aSEmmanuel Vadot #define SRST_P_PHP_BIU			288
3338bab661aSEmmanuel Vadot #define SRST_A_PCIE_GRIDGE		289
3348bab661aSEmmanuel Vadot #define SRST_A_PHP_BIU			290
3358bab661aSEmmanuel Vadot #define SRST_A_GMAC0			291
3368bab661aSEmmanuel Vadot #define SRST_A_GMAC1			292
3378bab661aSEmmanuel Vadot #define SRST_A_PCIE_BIU			293
3388bab661aSEmmanuel Vadot #define SRST_PCIE0_POWER_UP		294
3398bab661aSEmmanuel Vadot #define SRST_PCIE1_POWER_UP		295
3408bab661aSEmmanuel Vadot #define SRST_PCIE2_POWER_UP		296
3418bab661aSEmmanuel Vadot 
3428bab661aSEmmanuel Vadot #define SRST_PCIE3_POWER_UP		297
3438bab661aSEmmanuel Vadot #define SRST_PCIE4_POWER_UP		298
3448bab661aSEmmanuel Vadot #define SRST_P_PCIE0			299
3458bab661aSEmmanuel Vadot #define SRST_P_PCIE1			300
3468bab661aSEmmanuel Vadot #define SRST_P_PCIE2			301
3478bab661aSEmmanuel Vadot #define SRST_P_PCIE3			302
3488bab661aSEmmanuel Vadot 
3498bab661aSEmmanuel Vadot #define SRST_P_PCIE4			303
3508bab661aSEmmanuel Vadot #define SRST_A_PHP_GIC_ITS		304
3518bab661aSEmmanuel Vadot #define SRST_A_MMU_PCIE			305
3528bab661aSEmmanuel Vadot #define SRST_A_MMU_PHP			306
3538bab661aSEmmanuel Vadot #define SRST_A_MMU_BIU			307
3548bab661aSEmmanuel Vadot 
3558bab661aSEmmanuel Vadot #define SRST_A_USB3OTG2			308
3568bab661aSEmmanuel Vadot 
3578bab661aSEmmanuel Vadot #define SRST_PMALIVE0			309
3588bab661aSEmmanuel Vadot #define SRST_PMALIVE1			310
3598bab661aSEmmanuel Vadot #define SRST_PMALIVE2			311
3608bab661aSEmmanuel Vadot #define SRST_A_SATA0			312
3618bab661aSEmmanuel Vadot #define SRST_A_SATA1			313
3628bab661aSEmmanuel Vadot #define SRST_A_SATA2			314
3638bab661aSEmmanuel Vadot #define SRST_RXOOB0			315
3648bab661aSEmmanuel Vadot #define SRST_RXOOB1			316
3658bab661aSEmmanuel Vadot #define SRST_RXOOB2			317
3668bab661aSEmmanuel Vadot #define SRST_ASIC0			318
3678bab661aSEmmanuel Vadot #define SRST_ASIC1			319
3688bab661aSEmmanuel Vadot #define SRST_ASIC2			320
3698bab661aSEmmanuel Vadot 
3708bab661aSEmmanuel Vadot #define SRST_A_RKVDEC_CCU		321
3718bab661aSEmmanuel Vadot #define SRST_H_RKVDEC0			322
3728bab661aSEmmanuel Vadot #define SRST_A_RKVDEC0			323
3738bab661aSEmmanuel Vadot #define SRST_H_RKVDEC0_BIU		324
3748bab661aSEmmanuel Vadot #define SRST_A_RKVDEC0_BIU		325
3758bab661aSEmmanuel Vadot #define SRST_RKVDEC0_CA			326
3768bab661aSEmmanuel Vadot #define SRST_RKVDEC0_HEVC_CA		327
3778bab661aSEmmanuel Vadot #define SRST_RKVDEC0_CORE		328
3788bab661aSEmmanuel Vadot 
3798bab661aSEmmanuel Vadot #define SRST_H_RKVDEC1			329
3808bab661aSEmmanuel Vadot #define SRST_A_RKVDEC1			330
3818bab661aSEmmanuel Vadot #define SRST_H_RKVDEC1_BIU		331
3828bab661aSEmmanuel Vadot #define SRST_A_RKVDEC1_BIU		332
3838bab661aSEmmanuel Vadot #define SRST_RKVDEC1_CA			333
3848bab661aSEmmanuel Vadot #define SRST_RKVDEC1_HEVC_CA		334
3858bab661aSEmmanuel Vadot #define SRST_RKVDEC1_CORE		335
3868bab661aSEmmanuel Vadot 
3878bab661aSEmmanuel Vadot #define SRST_A_USB_BIU			336
3888bab661aSEmmanuel Vadot #define SRST_H_USB_BIU			337
3898bab661aSEmmanuel Vadot #define SRST_A_USB3OTG0			338
3908bab661aSEmmanuel Vadot #define SRST_A_USB3OTG1			339
3918bab661aSEmmanuel Vadot #define SRST_H_HOST0			340
3928bab661aSEmmanuel Vadot #define SRST_H_HOST_ARB0		341
3938bab661aSEmmanuel Vadot #define SRST_H_HOST1			342
3948bab661aSEmmanuel Vadot #define SRST_H_HOST_ARB1		343
3958bab661aSEmmanuel Vadot #define SRST_A_USB_GRF			344
3968bab661aSEmmanuel Vadot #define SRST_C_USB2P0_HOST0		345
3978bab661aSEmmanuel Vadot 
3988bab661aSEmmanuel Vadot #define SRST_C_USB2P0_HOST1		346
3998bab661aSEmmanuel Vadot #define SRST_HOST_UTMI0			347
4008bab661aSEmmanuel Vadot #define SRST_HOST_UTMI1			348
4018bab661aSEmmanuel Vadot 
4028bab661aSEmmanuel Vadot #define SRST_A_VDPU_BIU			349
4038bab661aSEmmanuel Vadot #define SRST_A_VDPU_LOW_BIU		350
4048bab661aSEmmanuel Vadot #define SRST_H_VDPU_BIU			351
4058bab661aSEmmanuel Vadot #define SRST_A_JPEG_DECODER_BIU		352
4068bab661aSEmmanuel Vadot #define SRST_A_VPU			353
4078bab661aSEmmanuel Vadot #define SRST_H_VPU			354
4088bab661aSEmmanuel Vadot #define SRST_A_JPEG_ENCODER0		355
4098bab661aSEmmanuel Vadot #define SRST_H_JPEG_ENCODER0		356
4108bab661aSEmmanuel Vadot #define SRST_A_JPEG_ENCODER1		357
4118bab661aSEmmanuel Vadot #define SRST_H_JPEG_ENCODER1		358
4128bab661aSEmmanuel Vadot #define SRST_A_JPEG_ENCODER2		359
4138bab661aSEmmanuel Vadot #define SRST_H_JPEG_ENCODER2		360
4148bab661aSEmmanuel Vadot 
4158bab661aSEmmanuel Vadot #define SRST_A_JPEG_ENCODER3		361
4168bab661aSEmmanuel Vadot #define SRST_H_JPEG_ENCODER3		362
4178bab661aSEmmanuel Vadot #define SRST_A_JPEG_DECODER		363
4188bab661aSEmmanuel Vadot #define SRST_H_JPEG_DECODER		364
4198bab661aSEmmanuel Vadot #define SRST_H_IEP2P0			365
4208bab661aSEmmanuel Vadot #define SRST_A_IEP2P0			366
4218bab661aSEmmanuel Vadot #define SRST_IEP2P0_CORE		367
4228bab661aSEmmanuel Vadot #define SRST_H_RGA2			368
4238bab661aSEmmanuel Vadot #define SRST_A_RGA2			369
4248bab661aSEmmanuel Vadot #define SRST_RGA2_CORE			370
4258bab661aSEmmanuel Vadot #define SRST_H_RGA3_0			371
4268bab661aSEmmanuel Vadot #define SRST_A_RGA3_0			372
4278bab661aSEmmanuel Vadot #define SRST_RGA3_0_CORE		373
4288bab661aSEmmanuel Vadot 
4298bab661aSEmmanuel Vadot #define SRST_H_RKVENC0_BIU		374
4308bab661aSEmmanuel Vadot #define SRST_A_RKVENC0_BIU		375
4318bab661aSEmmanuel Vadot #define SRST_H_RKVENC0			376
4328bab661aSEmmanuel Vadot #define SRST_A_RKVENC0			377
4338bab661aSEmmanuel Vadot #define SRST_RKVENC0_CORE		378
4348bab661aSEmmanuel Vadot 
4358bab661aSEmmanuel Vadot #define SRST_H_RKVENC1_BIU		379
4368bab661aSEmmanuel Vadot #define SRST_A_RKVENC1_BIU		380
4378bab661aSEmmanuel Vadot #define SRST_H_RKVENC1			381
4388bab661aSEmmanuel Vadot #define SRST_A_RKVENC1			382
4398bab661aSEmmanuel Vadot #define SRST_RKVENC1_CORE		383
4408bab661aSEmmanuel Vadot 
4418bab661aSEmmanuel Vadot #define SRST_A_VI_BIU			384
4428bab661aSEmmanuel Vadot #define SRST_H_VI_BIU			385
4438bab661aSEmmanuel Vadot #define SRST_P_VI_BIU			386
4448bab661aSEmmanuel Vadot #define SRST_D_VICAP			387
4458bab661aSEmmanuel Vadot #define SRST_A_VICAP			388
4468bab661aSEmmanuel Vadot #define SRST_H_VICAP			389
4478bab661aSEmmanuel Vadot #define SRST_ISP0			390
4488bab661aSEmmanuel Vadot #define SRST_ISP0_VICAP			391
4498bab661aSEmmanuel Vadot 
4508bab661aSEmmanuel Vadot #define SRST_FISHEYE0			392
4518bab661aSEmmanuel Vadot #define SRST_FISHEYE1			393
4528bab661aSEmmanuel Vadot #define SRST_P_CSI_HOST_0		394
4538bab661aSEmmanuel Vadot #define SRST_P_CSI_HOST_1		395
4548bab661aSEmmanuel Vadot #define SRST_P_CSI_HOST_2		396
4558bab661aSEmmanuel Vadot #define SRST_P_CSI_HOST_3		397
4568bab661aSEmmanuel Vadot #define SRST_P_CSI_HOST_4		398
4578bab661aSEmmanuel Vadot #define SRST_P_CSI_HOST_5		399
4588bab661aSEmmanuel Vadot 
4598bab661aSEmmanuel Vadot #define SRST_CSIHOST0_VICAP		400
4608bab661aSEmmanuel Vadot #define SRST_CSIHOST1_VICAP		401
4618bab661aSEmmanuel Vadot #define SRST_CSIHOST2_VICAP		402
4628bab661aSEmmanuel Vadot #define SRST_CSIHOST3_VICAP		403
4638bab661aSEmmanuel Vadot #define SRST_CSIHOST4_VICAP		404
4648bab661aSEmmanuel Vadot #define SRST_CSIHOST5_VICAP		405
4658bab661aSEmmanuel Vadot #define SRST_CIFIN			406
4668bab661aSEmmanuel Vadot 
4678bab661aSEmmanuel Vadot #define SRST_A_VOP_BIU			407
4688bab661aSEmmanuel Vadot #define SRST_A_VOP_LOW_BIU		408
4698bab661aSEmmanuel Vadot #define SRST_H_VOP_BIU			409
4708bab661aSEmmanuel Vadot #define SRST_P_VOP_BIU			410
4718bab661aSEmmanuel Vadot #define SRST_H_VOP			411
4728bab661aSEmmanuel Vadot #define SRST_A_VOP			412
4738bab661aSEmmanuel Vadot #define SRST_D_VOP0			413
4748bab661aSEmmanuel Vadot #define SRST_D_VOP2HDMI_BRIDGE0		414
4758bab661aSEmmanuel Vadot #define SRST_D_VOP2HDMI_BRIDGE1		415
4768bab661aSEmmanuel Vadot 
4778bab661aSEmmanuel Vadot #define SRST_D_VOP1			416
4788bab661aSEmmanuel Vadot #define SRST_D_VOP2			417
4798bab661aSEmmanuel Vadot #define SRST_D_VOP3			418
4808bab661aSEmmanuel Vadot #define SRST_P_VOPGRF			419
4818bab661aSEmmanuel Vadot #define SRST_P_DSIHOST0			420
4828bab661aSEmmanuel Vadot #define SRST_P_DSIHOST1			421
4838bab661aSEmmanuel Vadot #define SRST_DSIHOST0			422
4848bab661aSEmmanuel Vadot #define SRST_DSIHOST1			423
4858bab661aSEmmanuel Vadot #define SRST_VOP_PMU			424
4868bab661aSEmmanuel Vadot #define SRST_P_VOP_CHANNEL_BIU		425
4878bab661aSEmmanuel Vadot 
4888bab661aSEmmanuel Vadot #define SRST_H_VO0_BIU			426
4898bab661aSEmmanuel Vadot #define SRST_H_VO0_S_BIU		427
4908bab661aSEmmanuel Vadot #define SRST_P_VO0_BIU			428
4918bab661aSEmmanuel Vadot #define SRST_P_VO0_S_BIU		429
4928bab661aSEmmanuel Vadot #define SRST_A_HDCP0_BIU		430
4938bab661aSEmmanuel Vadot #define SRST_P_VO0GRF			431
4948bab661aSEmmanuel Vadot #define SRST_H_HDCP_KEY0		432
4958bab661aSEmmanuel Vadot #define SRST_A_HDCP0			433
4968bab661aSEmmanuel Vadot #define SRST_H_HDCP0			434
4978bab661aSEmmanuel Vadot #define SRST_HDCP0			435
4988bab661aSEmmanuel Vadot 
4998bab661aSEmmanuel Vadot #define SRST_P_TRNG0			436
5008bab661aSEmmanuel Vadot #define SRST_DP0			437
5018bab661aSEmmanuel Vadot #define SRST_DP1			438
5028bab661aSEmmanuel Vadot #define SRST_H_I2S4_8CH			439
5038bab661aSEmmanuel Vadot #define SRST_M_I2S4_8CH_TX		440
5048bab661aSEmmanuel Vadot #define SRST_H_I2S8_8CH			441
5058bab661aSEmmanuel Vadot 
5068bab661aSEmmanuel Vadot #define SRST_M_I2S8_8CH_TX		442
5078bab661aSEmmanuel Vadot #define SRST_H_SPDIF2_DP0		443
5088bab661aSEmmanuel Vadot #define SRST_M_SPDIF2_DP0		444
5098bab661aSEmmanuel Vadot #define SRST_H_SPDIF5_DP1		445
5108bab661aSEmmanuel Vadot #define SRST_M_SPDIF5_DP1		446
5118bab661aSEmmanuel Vadot 
5128bab661aSEmmanuel Vadot #define SRST_A_HDCP1_BIU		447
5138bab661aSEmmanuel Vadot #define SRST_A_VO1_BIU			448
5148bab661aSEmmanuel Vadot #define SRST_H_VOP1_BIU			449
5158bab661aSEmmanuel Vadot #define SRST_H_VOP1_S_BIU		450
5168bab661aSEmmanuel Vadot #define SRST_P_VOP1_BIU			451
5178bab661aSEmmanuel Vadot #define SRST_P_VO1GRF			452
5188bab661aSEmmanuel Vadot #define SRST_P_VO1_S_BIU		453
5198bab661aSEmmanuel Vadot 
5208bab661aSEmmanuel Vadot #define SRST_H_I2S7_8CH			454
5218bab661aSEmmanuel Vadot #define SRST_M_I2S7_8CH_RX		455
5228bab661aSEmmanuel Vadot #define SRST_H_HDCP_KEY1		456
5238bab661aSEmmanuel Vadot #define SRST_A_HDCP1			457
5248bab661aSEmmanuel Vadot #define SRST_H_HDCP1			458
5258bab661aSEmmanuel Vadot #define SRST_HDCP1			459
5268bab661aSEmmanuel Vadot #define SRST_P_TRNG1			460
5278bab661aSEmmanuel Vadot #define SRST_P_HDMITX0			461
5288bab661aSEmmanuel Vadot 
5298bab661aSEmmanuel Vadot #define SRST_HDMITX0_REF		462
5308bab661aSEmmanuel Vadot #define SRST_P_HDMITX1			463
5318bab661aSEmmanuel Vadot #define SRST_HDMITX1_REF		464
5328bab661aSEmmanuel Vadot #define SRST_A_HDMIRX			465
5338bab661aSEmmanuel Vadot #define SRST_P_HDMIRX			466
5348bab661aSEmmanuel Vadot #define SRST_HDMIRX_REF			467
5358bab661aSEmmanuel Vadot 
5368bab661aSEmmanuel Vadot #define SRST_P_EDP0			468
5378bab661aSEmmanuel Vadot #define SRST_EDP0_24M			469
5388bab661aSEmmanuel Vadot #define SRST_P_EDP1			470
5398bab661aSEmmanuel Vadot #define SRST_EDP1_24M			471
5408bab661aSEmmanuel Vadot #define SRST_M_I2S5_8CH_TX		472
5418bab661aSEmmanuel Vadot #define SRST_H_I2S5_8CH			473
5428bab661aSEmmanuel Vadot #define SRST_M_I2S6_8CH_TX		474
5438bab661aSEmmanuel Vadot 
5448bab661aSEmmanuel Vadot #define SRST_M_I2S6_8CH_RX		475
5458bab661aSEmmanuel Vadot #define SRST_H_I2S6_8CH			476
5468bab661aSEmmanuel Vadot #define SRST_H_SPDIF3			477
5478bab661aSEmmanuel Vadot #define SRST_M_SPDIF3			478
5488bab661aSEmmanuel Vadot #define SRST_H_SPDIF4			479
5498bab661aSEmmanuel Vadot #define SRST_M_SPDIF4			480
5508bab661aSEmmanuel Vadot #define SRST_H_SPDIFRX0			481
5518bab661aSEmmanuel Vadot #define SRST_M_SPDIFRX0			482
5528bab661aSEmmanuel Vadot #define SRST_H_SPDIFRX1			483
5538bab661aSEmmanuel Vadot #define SRST_M_SPDIFRX1			484
5548bab661aSEmmanuel Vadot 
5558bab661aSEmmanuel Vadot #define SRST_H_SPDIFRX2			485
5568bab661aSEmmanuel Vadot #define SRST_M_SPDIFRX2			486
5578bab661aSEmmanuel Vadot #define SRST_LINKSYM_HDMITXPHY0		487
5588bab661aSEmmanuel Vadot #define SRST_LINKSYM_HDMITXPHY1		488
5598bab661aSEmmanuel Vadot #define SRST_VO1_BRIDGE0		489
5608bab661aSEmmanuel Vadot #define SRST_VO1_BRIDGE1		490
5618bab661aSEmmanuel Vadot 
5628bab661aSEmmanuel Vadot #define SRST_H_I2S9_8CH			491
5638bab661aSEmmanuel Vadot #define SRST_M_I2S9_8CH_RX		492
5648bab661aSEmmanuel Vadot #define SRST_H_I2S10_8CH		493
5658bab661aSEmmanuel Vadot #define SRST_M_I2S10_8CH_RX		494
5668bab661aSEmmanuel Vadot #define SRST_P_S_HDMIRX			495
5678bab661aSEmmanuel Vadot 
5688bab661aSEmmanuel Vadot #define SRST_GPU			496
5698bab661aSEmmanuel Vadot #define SRST_SYS_GPU			497
5708bab661aSEmmanuel Vadot #define SRST_A_S_GPU_BIU		498
5718bab661aSEmmanuel Vadot #define SRST_A_M0_GPU_BIU		499
5728bab661aSEmmanuel Vadot #define SRST_A_M1_GPU_BIU		500
5738bab661aSEmmanuel Vadot #define SRST_A_M2_GPU_BIU		501
5748bab661aSEmmanuel Vadot #define SRST_A_M3_GPU_BIU		502
5758bab661aSEmmanuel Vadot #define SRST_P_GPU_BIU			503
5768bab661aSEmmanuel Vadot #define SRST_P_GPU_PVTM			504
5778bab661aSEmmanuel Vadot 
5788bab661aSEmmanuel Vadot #define SRST_GPU_PVTM			505
5798bab661aSEmmanuel Vadot #define SRST_P_GPU_GRF			506
5808bab661aSEmmanuel Vadot #define SRST_GPU_PVTPLL			507
5818bab661aSEmmanuel Vadot #define SRST_GPU_JTAG			508
5828bab661aSEmmanuel Vadot 
5838bab661aSEmmanuel Vadot #define SRST_A_AV1_BIU			509
5848bab661aSEmmanuel Vadot #define SRST_A_AV1			510
5858bab661aSEmmanuel Vadot #define SRST_P_AV1_BIU			511
5868bab661aSEmmanuel Vadot #define SRST_P_AV1			512
5878bab661aSEmmanuel Vadot 
5888bab661aSEmmanuel Vadot #define SRST_A_DDR_BIU			513
5898bab661aSEmmanuel Vadot #define SRST_A_DMA2DDR			514
5908bab661aSEmmanuel Vadot #define SRST_A_DDR_SHAREMEM		515
5918bab661aSEmmanuel Vadot #define SRST_A_DDR_SHAREMEM_BIU		516
5928bab661aSEmmanuel Vadot #define SRST_A_CENTER_S200_BIU		517
5938bab661aSEmmanuel Vadot #define SRST_A_CENTER_S400_BIU		518
5948bab661aSEmmanuel Vadot #define SRST_H_AHB2APB			519
5958bab661aSEmmanuel Vadot #define SRST_H_CENTER_BIU		520
5968bab661aSEmmanuel Vadot #define SRST_F_DDR_CM0_CORE		521
5978bab661aSEmmanuel Vadot 
5988bab661aSEmmanuel Vadot #define SRST_DDR_TIMER0			522
5998bab661aSEmmanuel Vadot #define SRST_DDR_TIMER1			523
6008bab661aSEmmanuel Vadot #define SRST_T_WDT_DDR			524
6018bab661aSEmmanuel Vadot #define SRST_T_DDR_CM0_JTAG		525
6028bab661aSEmmanuel Vadot #define SRST_P_CENTER_GRF		526
6038bab661aSEmmanuel Vadot #define SRST_P_AHB2APB			527
6048bab661aSEmmanuel Vadot #define SRST_P_WDT			528
6058bab661aSEmmanuel Vadot #define SRST_P_TIMER			529
6068bab661aSEmmanuel Vadot #define SRST_P_DMA2DDR			530
6078bab661aSEmmanuel Vadot #define SRST_P_SHAREMEM			531
6088bab661aSEmmanuel Vadot #define SRST_P_CENTER_BIU		532
6098bab661aSEmmanuel Vadot #define SRST_P_CENTER_CHANNEL_BIU	533
6108bab661aSEmmanuel Vadot 
6118bab661aSEmmanuel Vadot #define SRST_P_USBDPGRF0		534
6128bab661aSEmmanuel Vadot #define SRST_P_USBDPPHY0		535
6138bab661aSEmmanuel Vadot #define SRST_P_USBDPGRF1		536
6148bab661aSEmmanuel Vadot #define SRST_P_USBDPPHY1		537
6158bab661aSEmmanuel Vadot #define SRST_P_HDPTX0			538
6168bab661aSEmmanuel Vadot #define SRST_P_HDPTX1			539
6178bab661aSEmmanuel Vadot #define SRST_P_APB2ASB_SLV_BOT_RIGHT	540
6188bab661aSEmmanuel Vadot #define SRST_P_USB2PHY_U3_0_GRF0	541
6198bab661aSEmmanuel Vadot #define SRST_P_USB2PHY_U3_1_GRF0	542
6208bab661aSEmmanuel Vadot #define SRST_P_USB2PHY_U2_0_GRF0	543
6218bab661aSEmmanuel Vadot #define SRST_P_USB2PHY_U2_1_GRF0	544
6228bab661aSEmmanuel Vadot #define SRST_HDPTX0_ROPLL		545
6238bab661aSEmmanuel Vadot #define SRST_HDPTX0_LCPLL		546
6248bab661aSEmmanuel Vadot #define SRST_HDPTX0			547
6258bab661aSEmmanuel Vadot #define SRST_HDPTX1_ROPLL		548
6268bab661aSEmmanuel Vadot 
6278bab661aSEmmanuel Vadot #define SRST_HDPTX1_LCPLL		549
6288bab661aSEmmanuel Vadot #define SRST_HDPTX1			550
6298bab661aSEmmanuel Vadot #define SRST_HDPTX0_HDMIRXPHY_SET	551
6308bab661aSEmmanuel Vadot #define SRST_USBDP_COMBO_PHY0		552
6318bab661aSEmmanuel Vadot #define SRST_USBDP_COMBO_PHY0_LCPLL	553
6328bab661aSEmmanuel Vadot #define SRST_USBDP_COMBO_PHY0_ROPLL	554
6338bab661aSEmmanuel Vadot #define SRST_USBDP_COMBO_PHY0_PCS_HS	555
6348bab661aSEmmanuel Vadot #define SRST_USBDP_COMBO_PHY1		556
6358bab661aSEmmanuel Vadot #define SRST_USBDP_COMBO_PHY1_LCPLL	557
6368bab661aSEmmanuel Vadot #define SRST_USBDP_COMBO_PHY1_ROPLL	558
6378bab661aSEmmanuel Vadot #define SRST_USBDP_COMBO_PHY1_PCS_HS	559
6388bab661aSEmmanuel Vadot #define SRST_HDMIHDP0			560
6398bab661aSEmmanuel Vadot #define SRST_HDMIHDP1			561
6408bab661aSEmmanuel Vadot 
6418bab661aSEmmanuel Vadot #define SRST_A_VO1USB_TOP_BIU		562
6428bab661aSEmmanuel Vadot #define SRST_H_VO1USB_TOP_BIU		563
6438bab661aSEmmanuel Vadot 
6448bab661aSEmmanuel Vadot #define SRST_H_SDIO_BIU			564
6458bab661aSEmmanuel Vadot #define SRST_H_SDIO			565
6468bab661aSEmmanuel Vadot #define SRST_SDIO			566
6478bab661aSEmmanuel Vadot 
6488bab661aSEmmanuel Vadot #define SRST_H_RGA3_BIU			567
6498bab661aSEmmanuel Vadot #define SRST_A_RGA3_BIU			568
6508bab661aSEmmanuel Vadot #define SRST_H_RGA3_1			569
6518bab661aSEmmanuel Vadot #define SRST_A_RGA3_1			570
6528bab661aSEmmanuel Vadot #define SRST_RGA3_1_CORE		571
6538bab661aSEmmanuel Vadot 
6548bab661aSEmmanuel Vadot #define SRST_REF_PIPE_PHY0		572
6558bab661aSEmmanuel Vadot #define SRST_REF_PIPE_PHY1		573
6568bab661aSEmmanuel Vadot #define SRST_REF_PIPE_PHY2		574
6578bab661aSEmmanuel Vadot 
6588bab661aSEmmanuel Vadot #define SRST_P_PHPTOP_CRU		575
6598bab661aSEmmanuel Vadot #define SRST_P_PCIE2_GRF0		576
6608bab661aSEmmanuel Vadot #define SRST_P_PCIE2_GRF1		577
6618bab661aSEmmanuel Vadot #define SRST_P_PCIE2_GRF2		578
6628bab661aSEmmanuel Vadot #define SRST_P_PCIE2_PHY0		579
6638bab661aSEmmanuel Vadot #define SRST_P_PCIE2_PHY1		580
6648bab661aSEmmanuel Vadot #define SRST_P_PCIE2_PHY2		581
6658bab661aSEmmanuel Vadot #define SRST_P_PCIE3_PHY		582
6668bab661aSEmmanuel Vadot #define SRST_P_APB2ASB_SLV_CHIP_TOP	583
6678bab661aSEmmanuel Vadot #define SRST_PCIE30_PHY			584
6688bab661aSEmmanuel Vadot 
6698bab661aSEmmanuel Vadot #define SRST_H_PMU1_BIU			585
6708bab661aSEmmanuel Vadot #define SRST_P_PMU1_BIU			586
6718bab661aSEmmanuel Vadot #define SRST_H_PMU_CM0_BIU		587
6728bab661aSEmmanuel Vadot #define SRST_F_PMU_CM0_CORE		588
6738bab661aSEmmanuel Vadot #define SRST_T_PMU1_CM0_JTAG		589
6748bab661aSEmmanuel Vadot 
6758bab661aSEmmanuel Vadot #define SRST_DDR_FAIL_SAFE		590
6768bab661aSEmmanuel Vadot #define SRST_P_CRU_PMU1			591
6778bab661aSEmmanuel Vadot #define SRST_P_PMU1_GRF			592
6788bab661aSEmmanuel Vadot #define SRST_P_PMU1_IOC			593
6798bab661aSEmmanuel Vadot #define SRST_P_PMU1WDT			594
6808bab661aSEmmanuel Vadot #define SRST_T_PMU1WDT			595
6818bab661aSEmmanuel Vadot #define SRST_P_PMU1TIMER		596
6828bab661aSEmmanuel Vadot #define SRST_PMU1TIMER0			597
6838bab661aSEmmanuel Vadot #define SRST_PMU1TIMER1			598
6848bab661aSEmmanuel Vadot #define SRST_P_PMU1PWM			599
6858bab661aSEmmanuel Vadot #define SRST_PMU1PWM			600
6868bab661aSEmmanuel Vadot 
6878bab661aSEmmanuel Vadot #define SRST_P_I2C0			601
6888bab661aSEmmanuel Vadot #define SRST_I2C0			602
6898bab661aSEmmanuel Vadot #define SRST_S_UART0			603
6908bab661aSEmmanuel Vadot #define SRST_P_UART0			604
6918bab661aSEmmanuel Vadot #define SRST_H_I2S1_8CH			605
6928bab661aSEmmanuel Vadot #define SRST_M_I2S1_8CH_TX		606
6938bab661aSEmmanuel Vadot #define SRST_M_I2S1_8CH_RX		607
6948bab661aSEmmanuel Vadot #define SRST_H_PDM0			608
6958bab661aSEmmanuel Vadot #define SRST_PDM0			609
6968bab661aSEmmanuel Vadot 
6978bab661aSEmmanuel Vadot #define SRST_H_VAD			610
6988bab661aSEmmanuel Vadot #define SRST_HDPTX0_INIT		611
6998bab661aSEmmanuel Vadot #define SRST_HDPTX0_CMN			612
7008bab661aSEmmanuel Vadot #define SRST_HDPTX0_LANE		613
7018bab661aSEmmanuel Vadot #define SRST_HDPTX1_INIT		614
7028bab661aSEmmanuel Vadot 
7038bab661aSEmmanuel Vadot #define SRST_HDPTX1_CMN			615
7048bab661aSEmmanuel Vadot #define SRST_HDPTX1_LANE		616
7058bab661aSEmmanuel Vadot #define SRST_M_MIPI_DCPHY0		617
7068bab661aSEmmanuel Vadot #define SRST_S_MIPI_DCPHY0		618
7078bab661aSEmmanuel Vadot #define SRST_M_MIPI_DCPHY1		619
7088bab661aSEmmanuel Vadot #define SRST_S_MIPI_DCPHY1		620
7098bab661aSEmmanuel Vadot #define SRST_OTGPHY_U3_0		621
7108bab661aSEmmanuel Vadot #define SRST_OTGPHY_U3_1		622
7118bab661aSEmmanuel Vadot #define SRST_OTGPHY_U2_0		623
7128bab661aSEmmanuel Vadot #define SRST_OTGPHY_U2_1		624
7138bab661aSEmmanuel Vadot 
7148bab661aSEmmanuel Vadot #define SRST_P_PMU0GRF			625
7158bab661aSEmmanuel Vadot #define SRST_P_PMU0IOC			626
7168bab661aSEmmanuel Vadot #define SRST_P_GPIO0			627
7178bab661aSEmmanuel Vadot #define SRST_GPIO0			628
7188bab661aSEmmanuel Vadot 
7198bab661aSEmmanuel Vadot #define SRST_A_SECURE_NS_BIU		629
7208bab661aSEmmanuel Vadot #define SRST_H_SECURE_NS_BIU		630
7218bab661aSEmmanuel Vadot #define SRST_A_SECURE_S_BIU		631
7228bab661aSEmmanuel Vadot #define SRST_H_SECURE_S_BIU		632
7238bab661aSEmmanuel Vadot #define SRST_P_SECURE_S_BIU		633
7248bab661aSEmmanuel Vadot #define SRST_CRYPTO_CORE		634
7258bab661aSEmmanuel Vadot 
7268bab661aSEmmanuel Vadot #define SRST_CRYPTO_PKA			635
7278bab661aSEmmanuel Vadot #define SRST_CRYPTO_RNG			636
7288bab661aSEmmanuel Vadot #define SRST_A_CRYPTO			637
7298bab661aSEmmanuel Vadot #define SRST_H_CRYPTO			638
7308bab661aSEmmanuel Vadot #define SRST_KEYLADDER_CORE		639
7318bab661aSEmmanuel Vadot #define SRST_KEYLADDER_RNG		640
7328bab661aSEmmanuel Vadot #define SRST_A_KEYLADDER		641
7338bab661aSEmmanuel Vadot #define SRST_H_KEYLADDER		642
7348bab661aSEmmanuel Vadot #define SRST_P_OTPC_S			643
7358bab661aSEmmanuel Vadot #define SRST_OTPC_S			644
7368bab661aSEmmanuel Vadot #define SRST_WDT_S			645
7378bab661aSEmmanuel Vadot 
7388bab661aSEmmanuel Vadot #define SRST_T_WDT_S			646
7398bab661aSEmmanuel Vadot #define SRST_H_BOOTROM			647
7408bab661aSEmmanuel Vadot #define SRST_A_DCF			648
7418bab661aSEmmanuel Vadot #define SRST_P_DCF			649
7428bab661aSEmmanuel Vadot #define SRST_H_BOOTROM_NS		650
7438bab661aSEmmanuel Vadot #define SRST_P_KEYLADDER		651
7448bab661aSEmmanuel Vadot #define SRST_H_TRNG_S			652
7458bab661aSEmmanuel Vadot 
7468bab661aSEmmanuel Vadot #define SRST_H_TRNG_NS			653
7478bab661aSEmmanuel Vadot #define SRST_D_SDMMC_BUFFER		654
7488bab661aSEmmanuel Vadot #define SRST_H_SDMMC			655
7498bab661aSEmmanuel Vadot #define SRST_H_SDMMC_BUFFER		656
7508bab661aSEmmanuel Vadot #define SRST_SDMMC			657
7518bab661aSEmmanuel Vadot #define SRST_P_TRNG_CHK			658
7528bab661aSEmmanuel Vadot #define SRST_TRNG_S			659
7538bab661aSEmmanuel Vadot 
7548bab661aSEmmanuel Vadot #endif
755