xref: /freebsd/sys/contrib/device-tree/include/dt-bindings/reset/qcom,ipq9574-gcc.h (revision f126890ac5386406dadf7c4cfa9566cbb56537c5)
1fac71e4eSEmmanuel Vadot /* SPDX-License-Identifier: (GPL-2.0-only OR BSD-2-Clause) */
2fac71e4eSEmmanuel Vadot /*
3fac71e4eSEmmanuel Vadot  * Copyright (c) 2018-2023, The Linux Foundation. All rights reserved.
4fac71e4eSEmmanuel Vadot  */
5fac71e4eSEmmanuel Vadot 
6fac71e4eSEmmanuel Vadot #ifndef _DT_BINDINGS_RESET_IPQ_GCC_9574_H
7fac71e4eSEmmanuel Vadot #define _DT_BINDINGS_RESET_IPQ_GCC_9574_H
8fac71e4eSEmmanuel Vadot 
9fac71e4eSEmmanuel Vadot #define GCC_ADSS_BCR						0
10fac71e4eSEmmanuel Vadot #define GCC_APC0_VOLTAGE_DROOP_DETECTOR_BCR			1
11fac71e4eSEmmanuel Vadot #define GCC_BLSP1_BCR						2
12fac71e4eSEmmanuel Vadot #define GCC_BLSP1_QUP1_BCR					3
13fac71e4eSEmmanuel Vadot #define GCC_BLSP1_QUP2_BCR					4
14fac71e4eSEmmanuel Vadot #define GCC_BLSP1_QUP3_BCR					5
15fac71e4eSEmmanuel Vadot #define GCC_BLSP1_QUP4_BCR					6
16fac71e4eSEmmanuel Vadot #define GCC_BLSP1_QUP5_BCR					7
17fac71e4eSEmmanuel Vadot #define GCC_BLSP1_QUP6_BCR					8
18fac71e4eSEmmanuel Vadot #define GCC_BLSP1_UART1_BCR					9
19fac71e4eSEmmanuel Vadot #define GCC_BLSP1_UART2_BCR					10
20fac71e4eSEmmanuel Vadot #define GCC_BLSP1_UART3_BCR					11
21fac71e4eSEmmanuel Vadot #define GCC_BLSP1_UART4_BCR					12
22fac71e4eSEmmanuel Vadot #define GCC_BLSP1_UART5_BCR					13
23fac71e4eSEmmanuel Vadot #define GCC_BLSP1_UART6_BCR					14
24fac71e4eSEmmanuel Vadot #define GCC_BOOT_ROM_BCR					15
25fac71e4eSEmmanuel Vadot #define GCC_MDIO_BCR						16
26fac71e4eSEmmanuel Vadot #define GCC_NSS_BCR						17
27fac71e4eSEmmanuel Vadot #define GCC_NSS_TBU_BCR						18
28fac71e4eSEmmanuel Vadot #define GCC_PCIE0_BCR						19
29fac71e4eSEmmanuel Vadot #define GCC_PCIE0_LINK_DOWN_BCR					20
30fac71e4eSEmmanuel Vadot #define GCC_PCIE0_PHY_BCR					21
31fac71e4eSEmmanuel Vadot #define GCC_PCIE0PHY_PHY_BCR					22
32fac71e4eSEmmanuel Vadot #define GCC_PCIE1_BCR						23
33fac71e4eSEmmanuel Vadot #define GCC_PCIE1_LINK_DOWN_BCR					24
34fac71e4eSEmmanuel Vadot #define GCC_PCIE1_PHY_BCR					25
35fac71e4eSEmmanuel Vadot #define GCC_PCIE1PHY_PHY_BCR					26
36fac71e4eSEmmanuel Vadot #define GCC_PCIE2_BCR						27
37fac71e4eSEmmanuel Vadot #define GCC_PCIE2_LINK_DOWN_BCR					28
38fac71e4eSEmmanuel Vadot #define GCC_PCIE2_PHY_BCR					29
39fac71e4eSEmmanuel Vadot #define GCC_PCIE2PHY_PHY_BCR					30
40fac71e4eSEmmanuel Vadot #define GCC_PCIE3_BCR						31
41fac71e4eSEmmanuel Vadot #define GCC_PCIE3_LINK_DOWN_BCR					32
42fac71e4eSEmmanuel Vadot #define GCC_PCIE3_PHY_BCR					33
43fac71e4eSEmmanuel Vadot #define GCC_PCIE3PHY_PHY_BCR					34
44fac71e4eSEmmanuel Vadot #define GCC_PRNG_BCR						35
45fac71e4eSEmmanuel Vadot #define GCC_QUSB2_0_PHY_BCR					36
46fac71e4eSEmmanuel Vadot #define GCC_SDCC_BCR						37
47fac71e4eSEmmanuel Vadot #define GCC_TLMM_BCR						38
48fac71e4eSEmmanuel Vadot #define GCC_UNIPHY0_BCR						39
49fac71e4eSEmmanuel Vadot #define GCC_UNIPHY1_BCR						40
50fac71e4eSEmmanuel Vadot #define GCC_UNIPHY2_BCR						41
51fac71e4eSEmmanuel Vadot #define GCC_USB0_PHY_BCR					42
52fac71e4eSEmmanuel Vadot #define GCC_USB3PHY_0_PHY_BCR					43
53fac71e4eSEmmanuel Vadot #define GCC_USB_BCR						44
54fac71e4eSEmmanuel Vadot #define GCC_ANOC0_TBU_BCR					45
55fac71e4eSEmmanuel Vadot #define GCC_ANOC1_TBU_BCR					46
56fac71e4eSEmmanuel Vadot #define GCC_ANOC_BCR						47
57fac71e4eSEmmanuel Vadot #define GCC_APSS_TCU_BCR					48
58fac71e4eSEmmanuel Vadot #define GCC_CMN_BLK_BCR						49
59fac71e4eSEmmanuel Vadot #define GCC_CMN_BLK_AHB_ARES					50
60fac71e4eSEmmanuel Vadot #define GCC_CMN_BLK_SYS_ARES					51
61fac71e4eSEmmanuel Vadot #define GCC_CMN_BLK_APU_ARES					52
62fac71e4eSEmmanuel Vadot #define GCC_DCC_BCR						53
63fac71e4eSEmmanuel Vadot #define GCC_DDRSS_BCR						54
64fac71e4eSEmmanuel Vadot #define GCC_IMEM_BCR						55
65fac71e4eSEmmanuel Vadot #define GCC_LPASS_BCR						56
66fac71e4eSEmmanuel Vadot #define GCC_MPM_BCR						57
67fac71e4eSEmmanuel Vadot #define GCC_MSG_RAM_BCR						58
68fac71e4eSEmmanuel Vadot #define GCC_NSSNOC_MEMNOC_1_ARES				59
69fac71e4eSEmmanuel Vadot #define GCC_NSSNOC_PCNOC_1_ARES					60
70fac71e4eSEmmanuel Vadot #define GCC_NSSNOC_SNOC_1_ARES					61
71fac71e4eSEmmanuel Vadot #define GCC_NSSNOC_XO_DCD_ARES					62
72fac71e4eSEmmanuel Vadot #define GCC_NSSNOC_TS_ARES					63
73fac71e4eSEmmanuel Vadot #define GCC_NSSCC_ARES						64
74fac71e4eSEmmanuel Vadot #define GCC_NSSNOC_NSSCC_ARES					65
75fac71e4eSEmmanuel Vadot #define GCC_NSSNOC_ATB_ARES					66
76fac71e4eSEmmanuel Vadot #define GCC_NSSNOC_MEMNOC_ARES					67
77fac71e4eSEmmanuel Vadot #define GCC_NSSNOC_QOSGEN_REF_ARES				68
78fac71e4eSEmmanuel Vadot #define GCC_NSSNOC_SNOC_ARES					69
79fac71e4eSEmmanuel Vadot #define GCC_NSSNOC_TIMEOUT_REF_ARES				70
80fac71e4eSEmmanuel Vadot #define GCC_NSS_CFG_ARES					71
81fac71e4eSEmmanuel Vadot #define GCC_UBI0_DBG_ARES					72
82fac71e4eSEmmanuel Vadot #define GCC_PCIE0_AHB_ARES					73
83fac71e4eSEmmanuel Vadot #define GCC_PCIE0_AUX_ARES					74
84fac71e4eSEmmanuel Vadot #define GCC_PCIE0_AXI_M_ARES					75
85fac71e4eSEmmanuel Vadot #define GCC_PCIE0_AXI_M_STICKY_ARES				76
86fac71e4eSEmmanuel Vadot #define GCC_PCIE0_AXI_S_ARES					77
87fac71e4eSEmmanuel Vadot #define GCC_PCIE0_AXI_S_STICKY_ARES				78
88fac71e4eSEmmanuel Vadot #define GCC_PCIE0_CORE_STICKY_ARES				79
89fac71e4eSEmmanuel Vadot #define GCC_PCIE0_PIPE_ARES					80
90fac71e4eSEmmanuel Vadot #define GCC_PCIE1_AHB_ARES					81
91fac71e4eSEmmanuel Vadot #define GCC_PCIE1_AUX_ARES					82
92fac71e4eSEmmanuel Vadot #define GCC_PCIE1_AXI_M_ARES					83
93fac71e4eSEmmanuel Vadot #define GCC_PCIE1_AXI_M_STICKY_ARES				84
94fac71e4eSEmmanuel Vadot #define GCC_PCIE1_AXI_S_ARES					85
95fac71e4eSEmmanuel Vadot #define GCC_PCIE1_AXI_S_STICKY_ARES				86
96fac71e4eSEmmanuel Vadot #define GCC_PCIE1_CORE_STICKY_ARES				87
97fac71e4eSEmmanuel Vadot #define GCC_PCIE1_PIPE_ARES					88
98fac71e4eSEmmanuel Vadot #define GCC_PCIE2_AHB_ARES					89
99fac71e4eSEmmanuel Vadot #define GCC_PCIE2_AUX_ARES					90
100fac71e4eSEmmanuel Vadot #define GCC_PCIE2_AXI_M_ARES					91
101fac71e4eSEmmanuel Vadot #define GCC_PCIE2_AXI_M_STICKY_ARES				92
102fac71e4eSEmmanuel Vadot #define GCC_PCIE2_AXI_S_ARES					93
103fac71e4eSEmmanuel Vadot #define GCC_PCIE2_AXI_S_STICKY_ARES				94
104fac71e4eSEmmanuel Vadot #define GCC_PCIE2_CORE_STICKY_ARES				95
105fac71e4eSEmmanuel Vadot #define GCC_PCIE2_PIPE_ARES					96
106fac71e4eSEmmanuel Vadot #define GCC_PCIE3_AHB_ARES					97
107fac71e4eSEmmanuel Vadot #define GCC_PCIE3_AUX_ARES					98
108fac71e4eSEmmanuel Vadot #define GCC_PCIE3_AXI_M_ARES					99
109fac71e4eSEmmanuel Vadot #define GCC_PCIE3_AXI_M_STICKY_ARES				100
110fac71e4eSEmmanuel Vadot #define GCC_PCIE3_AXI_S_ARES					101
111fac71e4eSEmmanuel Vadot #define GCC_PCIE3_AXI_S_STICKY_ARES				102
112fac71e4eSEmmanuel Vadot #define GCC_PCIE3_CORE_STICKY_ARES				103
113fac71e4eSEmmanuel Vadot #define GCC_PCIE3_PIPE_ARES					104
114fac71e4eSEmmanuel Vadot #define GCC_PCNOC_BCR						105
115fac71e4eSEmmanuel Vadot #define GCC_PCNOC_BUS_TIMEOUT0_BCR				106
116fac71e4eSEmmanuel Vadot #define GCC_PCNOC_BUS_TIMEOUT1_BCR				107
117fac71e4eSEmmanuel Vadot #define GCC_PCNOC_BUS_TIMEOUT2_BCR				108
118fac71e4eSEmmanuel Vadot #define GCC_PCNOC_BUS_TIMEOUT3_BCR				109
119fac71e4eSEmmanuel Vadot #define GCC_PCNOC_BUS_TIMEOUT4_BCR				110
120fac71e4eSEmmanuel Vadot #define GCC_PCNOC_BUS_TIMEOUT5_BCR				111
121fac71e4eSEmmanuel Vadot #define GCC_PCNOC_BUS_TIMEOUT6_BCR				112
122fac71e4eSEmmanuel Vadot #define GCC_PCNOC_BUS_TIMEOUT7_BCR				113
123fac71e4eSEmmanuel Vadot #define GCC_PCNOC_BUS_TIMEOUT8_BCR				114
124fac71e4eSEmmanuel Vadot #define GCC_PCNOC_BUS_TIMEOUT9_BCR				115
125fac71e4eSEmmanuel Vadot #define GCC_PCNOC_TBU_BCR					116
126fac71e4eSEmmanuel Vadot #define GCC_Q6SS_DBG_ARES					117
127fac71e4eSEmmanuel Vadot #define GCC_Q6_AHB_ARES						118
128fac71e4eSEmmanuel Vadot #define GCC_Q6_AHB_S_ARES					119
129fac71e4eSEmmanuel Vadot #define GCC_Q6_AXIM2_ARES					120
130fac71e4eSEmmanuel Vadot #define GCC_Q6_AXIM_ARES					121
131fac71e4eSEmmanuel Vadot #define GCC_QDSS_BCR						122
132fac71e4eSEmmanuel Vadot #define GCC_QPIC_BCR						123
133fac71e4eSEmmanuel Vadot #define GCC_QPIC_AHB_ARES					124
134fac71e4eSEmmanuel Vadot #define GCC_QPIC_ARES						125
135fac71e4eSEmmanuel Vadot #define GCC_RBCPR_BCR						126
136fac71e4eSEmmanuel Vadot #define GCC_RBCPR_MX_BCR					127
137fac71e4eSEmmanuel Vadot #define GCC_SEC_CTRL_BCR					128
138fac71e4eSEmmanuel Vadot #define GCC_SMMU_CFG_BCR					129
139fac71e4eSEmmanuel Vadot #define GCC_SNOC_BCR						130
140fac71e4eSEmmanuel Vadot #define GCC_SPDM_BCR						131
141fac71e4eSEmmanuel Vadot #define GCC_TME_BCR						132
142fac71e4eSEmmanuel Vadot #define GCC_UNIPHY0_SYS_RESET					133
143fac71e4eSEmmanuel Vadot #define GCC_UNIPHY0_AHB_RESET					134
144fac71e4eSEmmanuel Vadot #define GCC_UNIPHY0_XPCS_RESET					135
145fac71e4eSEmmanuel Vadot #define GCC_UNIPHY1_SYS_RESET					136
146fac71e4eSEmmanuel Vadot #define GCC_UNIPHY1_AHB_RESET					137
147fac71e4eSEmmanuel Vadot #define GCC_UNIPHY1_XPCS_RESET					138
148fac71e4eSEmmanuel Vadot #define GCC_UNIPHY2_SYS_RESET					139
149fac71e4eSEmmanuel Vadot #define GCC_UNIPHY2_AHB_RESET					140
150fac71e4eSEmmanuel Vadot #define GCC_UNIPHY2_XPCS_RESET					141
151fac71e4eSEmmanuel Vadot #define GCC_USB_MISC_RESET					142
152fac71e4eSEmmanuel Vadot #define GCC_WCSSAON_RESET					143
153fac71e4eSEmmanuel Vadot #define GCC_WCSS_ACMT_ARES					144
154fac71e4eSEmmanuel Vadot #define GCC_WCSS_AHB_S_ARES					145
155fac71e4eSEmmanuel Vadot #define GCC_WCSS_AXI_M_ARES					146
156fac71e4eSEmmanuel Vadot #define GCC_WCSS_BCR						147
157fac71e4eSEmmanuel Vadot #define GCC_WCSS_DBG_ARES					148
158fac71e4eSEmmanuel Vadot #define GCC_WCSS_DBG_BDG_ARES					149
159fac71e4eSEmmanuel Vadot #define GCC_WCSS_ECAHB_ARES					150
160fac71e4eSEmmanuel Vadot #define GCC_WCSS_Q6_BCR						151
161fac71e4eSEmmanuel Vadot #define GCC_WCSS_Q6_TBU_BCR					152
162fac71e4eSEmmanuel Vadot #define GCC_TCSR_BCR						153
163*f126890aSEmmanuel Vadot #define GCC_CRYPTO_BCR						154
164fac71e4eSEmmanuel Vadot 
165fac71e4eSEmmanuel Vadot #endif
166