1*833e5d42SEmmanuel Vadot /* SPDX-License-Identifier: GPL-2.0-only OR BSD-2-Clause */ 2*833e5d42SEmmanuel Vadot 3*833e5d42SEmmanuel Vadot #ifndef _DT_BINDINGS_MEDIATEK_MT6363_AUXADC_H 4*833e5d42SEmmanuel Vadot #define _DT_BINDINGS_MEDIATEK_MT6363_AUXADC_H 5*833e5d42SEmmanuel Vadot 6*833e5d42SEmmanuel Vadot /* ADC Channel Index */ 7*833e5d42SEmmanuel Vadot #define MT6363_AUXADC_BATADC 0 8*833e5d42SEmmanuel Vadot #define MT6363_AUXADC_VCDT 1 9*833e5d42SEmmanuel Vadot #define MT6363_AUXADC_BAT_TEMP 2 10*833e5d42SEmmanuel Vadot #define MT6363_AUXADC_CHIP_TEMP 3 11*833e5d42SEmmanuel Vadot #define MT6363_AUXADC_VSYSSNS 4 12*833e5d42SEmmanuel Vadot #define MT6363_AUXADC_VTREF 5 13*833e5d42SEmmanuel Vadot #define MT6363_AUXADC_VCORE_TEMP 6 14*833e5d42SEmmanuel Vadot #define MT6363_AUXADC_VPROC_TEMP 7 15*833e5d42SEmmanuel Vadot #define MT6363_AUXADC_VGPU_TEMP 8 16*833e5d42SEmmanuel Vadot #define MT6363_AUXADC_VIN1 9 17*833e5d42SEmmanuel Vadot #define MT6363_AUXADC_VIN2 10 18*833e5d42SEmmanuel Vadot #define MT6363_AUXADC_VIN3 11 19*833e5d42SEmmanuel Vadot #define MT6363_AUXADC_VIN4 12 20*833e5d42SEmmanuel Vadot #define MT6363_AUXADC_VIN5 13 21*833e5d42SEmmanuel Vadot #define MT6363_AUXADC_VIN6 14 22*833e5d42SEmmanuel Vadot #define MT6363_AUXADC_VIN7 15 23*833e5d42SEmmanuel Vadot 24*833e5d42SEmmanuel Vadot #endif 25