1*fac71e4eSEmmanuel Vadot /* SPDX-License-Identifier: (GPL-2.0-only OR BSD-2-Clause) */ 2*fac71e4eSEmmanuel Vadot /* 3*fac71e4eSEmmanuel Vadot * Copyright (c) 2018-2019, The Linux Foundation. All rights reserved. 4*fac71e4eSEmmanuel Vadot * Copyright (c) 2023, Danila Tikhonov <danila@jiaxyga.com> 5*fac71e4eSEmmanuel Vadot * Copyright (c) 2023, David Wronek <davidwronek@gmail.com> 6*fac71e4eSEmmanuel Vadot */ 7*fac71e4eSEmmanuel Vadot 8*fac71e4eSEmmanuel Vadot #ifndef _DT_BINDINGS_CLK_QCOM_GCC_SM7150_H 9*fac71e4eSEmmanuel Vadot #define _DT_BINDINGS_CLK_QCOM_GCC_SM7150_H 10*fac71e4eSEmmanuel Vadot 11*fac71e4eSEmmanuel Vadot /* GCC clock registers */ 12*fac71e4eSEmmanuel Vadot #define GCC_GPLL0_MAIN_DIV_CDIV 0 13*fac71e4eSEmmanuel Vadot #define GPLL0 1 14*fac71e4eSEmmanuel Vadot #define GPLL0_OUT_EVEN 2 15*fac71e4eSEmmanuel Vadot #define GPLL6 3 16*fac71e4eSEmmanuel Vadot #define GPLL7 4 17*fac71e4eSEmmanuel Vadot #define GCC_AGGRE_NOC_PCIE_TBU_CLK 5 18*fac71e4eSEmmanuel Vadot #define GCC_AGGRE_UFS_PHY_AXI_CLK 6 19*fac71e4eSEmmanuel Vadot #define GCC_AGGRE_UFS_PHY_AXI_HW_CTL_CLK 7 20*fac71e4eSEmmanuel Vadot #define GCC_AGGRE_USB3_PRIM_AXI_CLK 8 21*fac71e4eSEmmanuel Vadot #define GCC_APC_VS_CLK 9 22*fac71e4eSEmmanuel Vadot #define GCC_BOOT_ROM_AHB_CLK 10 23*fac71e4eSEmmanuel Vadot #define GCC_CAMERA_HF_AXI_CLK 11 24*fac71e4eSEmmanuel Vadot #define GCC_CAMERA_SF_AXI_CLK 12 25*fac71e4eSEmmanuel Vadot #define GCC_CE1_AHB_CLK 13 26*fac71e4eSEmmanuel Vadot #define GCC_CE1_AXI_CLK 14 27*fac71e4eSEmmanuel Vadot #define GCC_CE1_CLK 15 28*fac71e4eSEmmanuel Vadot #define GCC_CFG_NOC_USB3_PRIM_AXI_CLK 16 29*fac71e4eSEmmanuel Vadot #define GCC_CPUSS_AHB_CLK 17 30*fac71e4eSEmmanuel Vadot #define GCC_CPUSS_AHB_CLK_SRC 18 31*fac71e4eSEmmanuel Vadot #define GCC_CPUSS_RBCPR_CLK 19 32*fac71e4eSEmmanuel Vadot #define GCC_CPUSS_RBCPR_CLK_SRC 20 33*fac71e4eSEmmanuel Vadot #define GCC_DDRSS_GPU_AXI_CLK 21 34*fac71e4eSEmmanuel Vadot #define GCC_DISP_GPLL0_CLK_SRC 22 35*fac71e4eSEmmanuel Vadot #define GCC_DISP_GPLL0_DIV_CLK_SRC 23 36*fac71e4eSEmmanuel Vadot #define GCC_DISP_HF_AXI_CLK 24 37*fac71e4eSEmmanuel Vadot #define GCC_DISP_SF_AXI_CLK 25 38*fac71e4eSEmmanuel Vadot #define GCC_GP1_CLK 26 39*fac71e4eSEmmanuel Vadot #define GCC_GP1_CLK_SRC 27 40*fac71e4eSEmmanuel Vadot #define GCC_GP2_CLK 28 41*fac71e4eSEmmanuel Vadot #define GCC_GP2_CLK_SRC 29 42*fac71e4eSEmmanuel Vadot #define GCC_GP3_CLK 30 43*fac71e4eSEmmanuel Vadot #define GCC_GP3_CLK_SRC 31 44*fac71e4eSEmmanuel Vadot #define GCC_GPU_GPLL0_CLK_SRC 32 45*fac71e4eSEmmanuel Vadot #define GCC_GPU_GPLL0_DIV_CLK_SRC 33 46*fac71e4eSEmmanuel Vadot #define GCC_GPU_MEMNOC_GFX_CLK 34 47*fac71e4eSEmmanuel Vadot #define GCC_GPU_SNOC_DVM_GFX_CLK 35 48*fac71e4eSEmmanuel Vadot #define GCC_GPU_VS_CLK 36 49*fac71e4eSEmmanuel Vadot #define GCC_NPU_AXI_CLK 37 50*fac71e4eSEmmanuel Vadot #define GCC_NPU_CFG_AHB_CLK 38 51*fac71e4eSEmmanuel Vadot #define GCC_NPU_GPLL0_CLK_SRC 39 52*fac71e4eSEmmanuel Vadot #define GCC_NPU_GPLL0_DIV_CLK_SRC 40 53*fac71e4eSEmmanuel Vadot #define GCC_PCIE_0_AUX_CLK 41 54*fac71e4eSEmmanuel Vadot #define GCC_PCIE_0_AUX_CLK_SRC 42 55*fac71e4eSEmmanuel Vadot #define GCC_PCIE_0_CFG_AHB_CLK 43 56*fac71e4eSEmmanuel Vadot #define GCC_PCIE_0_CLKREF_CLK 44 57*fac71e4eSEmmanuel Vadot #define GCC_PCIE_0_MSTR_AXI_CLK 45 58*fac71e4eSEmmanuel Vadot #define GCC_PCIE_0_PIPE_CLK 46 59*fac71e4eSEmmanuel Vadot #define GCC_PCIE_0_SLV_AXI_CLK 47 60*fac71e4eSEmmanuel Vadot #define GCC_PCIE_0_SLV_Q2A_AXI_CLK 48 61*fac71e4eSEmmanuel Vadot #define GCC_PCIE_PHY_AUX_CLK 49 62*fac71e4eSEmmanuel Vadot #define GCC_PCIE_PHY_REFGEN_CLK 50 63*fac71e4eSEmmanuel Vadot #define GCC_PCIE_PHY_REFGEN_CLK_SRC 51 64*fac71e4eSEmmanuel Vadot #define GCC_PDM2_CLK 52 65*fac71e4eSEmmanuel Vadot #define GCC_PDM2_CLK_SRC 53 66*fac71e4eSEmmanuel Vadot #define GCC_PDM_AHB_CLK 54 67*fac71e4eSEmmanuel Vadot #define GCC_PDM_XO4_CLK 55 68*fac71e4eSEmmanuel Vadot #define GCC_PRNG_AHB_CLK 56 69*fac71e4eSEmmanuel Vadot #define GCC_QUPV3_WRAP0_CORE_2X_CLK 57 70*fac71e4eSEmmanuel Vadot #define GCC_QUPV3_WRAP0_CORE_CLK 58 71*fac71e4eSEmmanuel Vadot #define GCC_QUPV3_WRAP0_S0_CLK 59 72*fac71e4eSEmmanuel Vadot #define GCC_QUPV3_WRAP0_S0_CLK_SRC 60 73*fac71e4eSEmmanuel Vadot #define GCC_QUPV3_WRAP0_S1_CLK 61 74*fac71e4eSEmmanuel Vadot #define GCC_QUPV3_WRAP0_S1_CLK_SRC 62 75*fac71e4eSEmmanuel Vadot #define GCC_QUPV3_WRAP0_S2_CLK 63 76*fac71e4eSEmmanuel Vadot #define GCC_QUPV3_WRAP0_S2_CLK_SRC 64 77*fac71e4eSEmmanuel Vadot #define GCC_QUPV3_WRAP0_S3_CLK 65 78*fac71e4eSEmmanuel Vadot #define GCC_QUPV3_WRAP0_S3_CLK_SRC 66 79*fac71e4eSEmmanuel Vadot #define GCC_QUPV3_WRAP0_S4_CLK 67 80*fac71e4eSEmmanuel Vadot #define GCC_QUPV3_WRAP0_S4_CLK_SRC 68 81*fac71e4eSEmmanuel Vadot #define GCC_QUPV3_WRAP0_S5_CLK 69 82*fac71e4eSEmmanuel Vadot #define GCC_QUPV3_WRAP0_S5_CLK_SRC 70 83*fac71e4eSEmmanuel Vadot #define GCC_QUPV3_WRAP0_S6_CLK 71 84*fac71e4eSEmmanuel Vadot #define GCC_QUPV3_WRAP0_S6_CLK_SRC 72 85*fac71e4eSEmmanuel Vadot #define GCC_QUPV3_WRAP0_S7_CLK 73 86*fac71e4eSEmmanuel Vadot #define GCC_QUPV3_WRAP0_S7_CLK_SRC 74 87*fac71e4eSEmmanuel Vadot #define GCC_QUPV3_WRAP1_CORE_2X_CLK 75 88*fac71e4eSEmmanuel Vadot #define GCC_QUPV3_WRAP1_CORE_CLK 76 89*fac71e4eSEmmanuel Vadot #define GCC_QUPV3_WRAP1_S0_CLK 77 90*fac71e4eSEmmanuel Vadot #define GCC_QUPV3_WRAP1_S0_CLK_SRC 78 91*fac71e4eSEmmanuel Vadot #define GCC_QUPV3_WRAP1_S1_CLK 79 92*fac71e4eSEmmanuel Vadot #define GCC_QUPV3_WRAP1_S1_CLK_SRC 80 93*fac71e4eSEmmanuel Vadot #define GCC_QUPV3_WRAP1_S2_CLK 81 94*fac71e4eSEmmanuel Vadot #define GCC_QUPV3_WRAP1_S2_CLK_SRC 82 95*fac71e4eSEmmanuel Vadot #define GCC_QUPV3_WRAP1_S3_CLK 83 96*fac71e4eSEmmanuel Vadot #define GCC_QUPV3_WRAP1_S3_CLK_SRC 84 97*fac71e4eSEmmanuel Vadot #define GCC_QUPV3_WRAP1_S4_CLK 85 98*fac71e4eSEmmanuel Vadot #define GCC_QUPV3_WRAP1_S4_CLK_SRC 86 99*fac71e4eSEmmanuel Vadot #define GCC_QUPV3_WRAP1_S5_CLK 87 100*fac71e4eSEmmanuel Vadot #define GCC_QUPV3_WRAP1_S5_CLK_SRC 88 101*fac71e4eSEmmanuel Vadot #define GCC_QUPV3_WRAP1_S6_CLK 89 102*fac71e4eSEmmanuel Vadot #define GCC_QUPV3_WRAP1_S6_CLK_SRC 90 103*fac71e4eSEmmanuel Vadot #define GCC_QUPV3_WRAP1_S7_CLK 91 104*fac71e4eSEmmanuel Vadot #define GCC_QUPV3_WRAP1_S7_CLK_SRC 92 105*fac71e4eSEmmanuel Vadot #define GCC_QUPV3_WRAP_0_M_AHB_CLK 93 106*fac71e4eSEmmanuel Vadot #define GCC_QUPV3_WRAP_0_S_AHB_CLK 94 107*fac71e4eSEmmanuel Vadot #define GCC_QUPV3_WRAP_1_M_AHB_CLK 95 108*fac71e4eSEmmanuel Vadot #define GCC_QUPV3_WRAP_1_S_AHB_CLK 96 109*fac71e4eSEmmanuel Vadot #define GCC_SDCC1_AHB_CLK 97 110*fac71e4eSEmmanuel Vadot #define GCC_SDCC1_APPS_CLK 98 111*fac71e4eSEmmanuel Vadot #define GCC_SDCC1_APPS_CLK_SRC 99 112*fac71e4eSEmmanuel Vadot #define GCC_SDCC1_ICE_CORE_CLK 100 113*fac71e4eSEmmanuel Vadot #define GCC_SDCC1_ICE_CORE_CLK_SRC 101 114*fac71e4eSEmmanuel Vadot #define GCC_SDCC2_AHB_CLK 102 115*fac71e4eSEmmanuel Vadot #define GCC_SDCC2_APPS_CLK 103 116*fac71e4eSEmmanuel Vadot #define GCC_SDCC2_APPS_CLK_SRC 104 117*fac71e4eSEmmanuel Vadot #define GCC_SDCC4_AHB_CLK 105 118*fac71e4eSEmmanuel Vadot #define GCC_SDCC4_APPS_CLK 106 119*fac71e4eSEmmanuel Vadot #define GCC_SDCC4_APPS_CLK_SRC 107 120*fac71e4eSEmmanuel Vadot #define GCC_SYS_NOC_CPUSS_AHB_CLK 108 121*fac71e4eSEmmanuel Vadot #define GCC_TSIF_AHB_CLK 109 122*fac71e4eSEmmanuel Vadot #define GCC_TSIF_INACTIVITY_TIMERS_CLK 110 123*fac71e4eSEmmanuel Vadot #define GCC_TSIF_REF_CLK 111 124*fac71e4eSEmmanuel Vadot #define GCC_TSIF_REF_CLK_SRC 112 125*fac71e4eSEmmanuel Vadot #define GCC_UFS_MEM_CLKREF_CLK 113 126*fac71e4eSEmmanuel Vadot #define GCC_UFS_PHY_AHB_CLK 114 127*fac71e4eSEmmanuel Vadot #define GCC_UFS_PHY_AXI_CLK 115 128*fac71e4eSEmmanuel Vadot #define GCC_UFS_PHY_AXI_CLK_SRC 116 129*fac71e4eSEmmanuel Vadot #define GCC_UFS_PHY_AXI_HW_CTL_CLK 117 130*fac71e4eSEmmanuel Vadot #define GCC_UFS_PHY_ICE_CORE_CLK 118 131*fac71e4eSEmmanuel Vadot #define GCC_UFS_PHY_ICE_CORE_CLK_SRC 119 132*fac71e4eSEmmanuel Vadot #define GCC_UFS_PHY_ICE_CORE_HW_CTL_CLK 120 133*fac71e4eSEmmanuel Vadot #define GCC_UFS_PHY_PHY_AUX_CLK 121 134*fac71e4eSEmmanuel Vadot #define GCC_UFS_PHY_PHY_AUX_CLK_SRC 122 135*fac71e4eSEmmanuel Vadot #define GCC_UFS_PHY_PHY_AUX_HW_CTL_CLK 123 136*fac71e4eSEmmanuel Vadot #define GCC_UFS_PHY_RX_SYMBOL_0_CLK 124 137*fac71e4eSEmmanuel Vadot #define GCC_UFS_PHY_TX_SYMBOL_0_CLK 125 138*fac71e4eSEmmanuel Vadot #define GCC_UFS_PHY_UNIPRO_CORE_CLK 126 139*fac71e4eSEmmanuel Vadot #define GCC_UFS_PHY_UNIPRO_CORE_CLK_SRC 127 140*fac71e4eSEmmanuel Vadot #define GCC_UFS_PHY_UNIPRO_CORE_HW_CTL_CLK 128 141*fac71e4eSEmmanuel Vadot #define GCC_USB30_PRIM_MASTER_CLK 129 142*fac71e4eSEmmanuel Vadot #define GCC_USB30_PRIM_MASTER_CLK_SRC 130 143*fac71e4eSEmmanuel Vadot #define GCC_USB30_PRIM_MOCK_UTMI_CLK 131 144*fac71e4eSEmmanuel Vadot #define GCC_USB30_PRIM_MOCK_UTMI_CLK_SRC 132 145*fac71e4eSEmmanuel Vadot #define GCC_USB30_PRIM_SLEEP_CLK 133 146*fac71e4eSEmmanuel Vadot #define GCC_USB3_PRIM_CLKREF_CLK 134 147*fac71e4eSEmmanuel Vadot #define GCC_USB3_PRIM_PHY_AUX_CLK 135 148*fac71e4eSEmmanuel Vadot #define GCC_USB3_PRIM_PHY_AUX_CLK_SRC 136 149*fac71e4eSEmmanuel Vadot #define GCC_USB3_PRIM_PHY_COM_AUX_CLK 137 150*fac71e4eSEmmanuel Vadot #define GCC_USB3_PRIM_PHY_PIPE_CLK 138 151*fac71e4eSEmmanuel Vadot #define GCC_USB_PHY_CFG_AHB2PHY_CLK 139 152*fac71e4eSEmmanuel Vadot #define GCC_VDDA_VS_CLK 140 153*fac71e4eSEmmanuel Vadot #define GCC_VDDCX_VS_CLK 141 154*fac71e4eSEmmanuel Vadot #define GCC_VDDMX_VS_CLK 142 155*fac71e4eSEmmanuel Vadot #define GCC_VIDEO_AXI_CLK 143 156*fac71e4eSEmmanuel Vadot #define GCC_VS_CTRL_AHB_CLK 144 157*fac71e4eSEmmanuel Vadot #define GCC_VS_CTRL_CLK 145 158*fac71e4eSEmmanuel Vadot #define GCC_VS_CTRL_CLK_SRC 146 159*fac71e4eSEmmanuel Vadot #define GCC_VSENSOR_CLK_SRC 147 160*fac71e4eSEmmanuel Vadot 161*fac71e4eSEmmanuel Vadot /* GCC Resets */ 162*fac71e4eSEmmanuel Vadot #define GCC_PCIE_0_BCR 0 163*fac71e4eSEmmanuel Vadot #define GCC_PCIE_PHY_BCR 1 164*fac71e4eSEmmanuel Vadot #define GCC_PCIE_PHY_COM_BCR 2 165*fac71e4eSEmmanuel Vadot #define GCC_UFS_PHY_BCR 3 166*fac71e4eSEmmanuel Vadot #define GCC_USB30_PRIM_BCR 4 167*fac71e4eSEmmanuel Vadot #define GCC_USB3_DP_PHY_PRIM_BCR 5 168*fac71e4eSEmmanuel Vadot #define GCC_USB3_DP_PHY_SEC_BCR 6 169*fac71e4eSEmmanuel Vadot #define GCC_USB3_PHY_PRIM_BCR 7 170*fac71e4eSEmmanuel Vadot #define GCC_USB3_PHY_SEC_BCR 8 171*fac71e4eSEmmanuel Vadot #define GCC_QUSB2PHY_PRIM_BCR 9 172*fac71e4eSEmmanuel Vadot #define GCC_VIDEO_AXI_CLK_BCR 10 173*fac71e4eSEmmanuel Vadot 174*fac71e4eSEmmanuel Vadot /* GCC GDSCRs */ 175*fac71e4eSEmmanuel Vadot #define PCIE_0_GDSC 0 176*fac71e4eSEmmanuel Vadot #define UFS_PHY_GDSC 1 177*fac71e4eSEmmanuel Vadot #define USB30_PRIM_GDSC 2 178*fac71e4eSEmmanuel Vadot #define HLOS1_VOTE_AGGRE_NOC_MMU_AUDIO_TBU_GDSC 3 179*fac71e4eSEmmanuel Vadot #define HLOS1_VOTE_AGGRE_NOC_MMU_PCIE_TBU_GDSC 4 180*fac71e4eSEmmanuel Vadot #define HLOS1_VOTE_AGGRE_NOC_MMU_TBU1_GDSC 5 181*fac71e4eSEmmanuel Vadot #define HLOS1_VOTE_AGGRE_NOC_MMU_TBU2_GDSC 6 182*fac71e4eSEmmanuel Vadot #define HLOS1_VOTE_MMNOC_MMU_TBU_HF0_GDSC 7 183*fac71e4eSEmmanuel Vadot #define HLOS1_VOTE_MMNOC_MMU_TBU_HF1_GDSC 8 184*fac71e4eSEmmanuel Vadot #define HLOS1_VOTE_MMNOC_MMU_TBU_SF_GDSC 9 185*fac71e4eSEmmanuel Vadot 186*fac71e4eSEmmanuel Vadot #endif 187