1*7ef62cebSEmmanuel Vadot /* SPDX-License-Identifier: (GPL-2.0+ OR BSD-2-Clause) */ 2*7ef62cebSEmmanuel Vadot /* 3*7ef62cebSEmmanuel Vadot * Copyright (c) 2022 Collabora Ltd. 4*7ef62cebSEmmanuel Vadot * Author: AngeloGioacchino Del Regno <angelogioacchino.delregno@collabora.com> 5*7ef62cebSEmmanuel Vadot */ 6*7ef62cebSEmmanuel Vadot 7*7ef62cebSEmmanuel Vadot #ifndef _DT_BINDINGS_CLK_MT6795_H 8*7ef62cebSEmmanuel Vadot #define _DT_BINDINGS_CLK_MT6795_H 9*7ef62cebSEmmanuel Vadot 10*7ef62cebSEmmanuel Vadot /* TOPCKGEN */ 11*7ef62cebSEmmanuel Vadot #define CLK_TOP_ADSYS_26M 0 12*7ef62cebSEmmanuel Vadot #define CLK_TOP_CLKPH_MCK_O 1 13*7ef62cebSEmmanuel Vadot #define CLK_TOP_USB_SYSPLL_125M 2 14*7ef62cebSEmmanuel Vadot #define CLK_TOP_DSI0_DIG 3 15*7ef62cebSEmmanuel Vadot #define CLK_TOP_DSI1_DIG 4 16*7ef62cebSEmmanuel Vadot #define CLK_TOP_ARMCA53PLL_754M 5 17*7ef62cebSEmmanuel Vadot #define CLK_TOP_ARMCA53PLL_502M 6 18*7ef62cebSEmmanuel Vadot #define CLK_TOP_MAIN_H546M 7 19*7ef62cebSEmmanuel Vadot #define CLK_TOP_MAIN_H364M 8 20*7ef62cebSEmmanuel Vadot #define CLK_TOP_MAIN_H218P4M 9 21*7ef62cebSEmmanuel Vadot #define CLK_TOP_MAIN_H156M 10 22*7ef62cebSEmmanuel Vadot #define CLK_TOP_TVDPLL_445P5M 11 23*7ef62cebSEmmanuel Vadot #define CLK_TOP_TVDPLL_594M 12 24*7ef62cebSEmmanuel Vadot #define CLK_TOP_UNIV_624M 13 25*7ef62cebSEmmanuel Vadot #define CLK_TOP_UNIV_416M 14 26*7ef62cebSEmmanuel Vadot #define CLK_TOP_UNIV_249P6M 15 27*7ef62cebSEmmanuel Vadot #define CLK_TOP_UNIV_178P3M 16 28*7ef62cebSEmmanuel Vadot #define CLK_TOP_UNIV_48M 17 29*7ef62cebSEmmanuel Vadot #define CLK_TOP_CLKRTC_EXT 18 30*7ef62cebSEmmanuel Vadot #define CLK_TOP_CLKRTC_INT 19 31*7ef62cebSEmmanuel Vadot #define CLK_TOP_FPC 20 32*7ef62cebSEmmanuel Vadot #define CLK_TOP_HDMITXPLL_D2 21 33*7ef62cebSEmmanuel Vadot #define CLK_TOP_HDMITXPLL_D3 22 34*7ef62cebSEmmanuel Vadot #define CLK_TOP_ARMCA53PLL_D2 23 35*7ef62cebSEmmanuel Vadot #define CLK_TOP_ARMCA53PLL_D3 24 36*7ef62cebSEmmanuel Vadot #define CLK_TOP_APLL1 25 37*7ef62cebSEmmanuel Vadot #define CLK_TOP_APLL2 26 38*7ef62cebSEmmanuel Vadot #define CLK_TOP_DMPLL 27 39*7ef62cebSEmmanuel Vadot #define CLK_TOP_DMPLL_D2 28 40*7ef62cebSEmmanuel Vadot #define CLK_TOP_DMPLL_D4 29 41*7ef62cebSEmmanuel Vadot #define CLK_TOP_DMPLL_D8 30 42*7ef62cebSEmmanuel Vadot #define CLK_TOP_DMPLL_D16 31 43*7ef62cebSEmmanuel Vadot #define CLK_TOP_MMPLL 32 44*7ef62cebSEmmanuel Vadot #define CLK_TOP_MMPLL_D2 33 45*7ef62cebSEmmanuel Vadot #define CLK_TOP_MSDCPLL 34 46*7ef62cebSEmmanuel Vadot #define CLK_TOP_MSDCPLL_D2 35 47*7ef62cebSEmmanuel Vadot #define CLK_TOP_MSDCPLL_D4 36 48*7ef62cebSEmmanuel Vadot #define CLK_TOP_MSDCPLL2 37 49*7ef62cebSEmmanuel Vadot #define CLK_TOP_MSDCPLL2_D2 38 50*7ef62cebSEmmanuel Vadot #define CLK_TOP_MSDCPLL2_D4 39 51*7ef62cebSEmmanuel Vadot #define CLK_TOP_SYSPLL_D2 40 52*7ef62cebSEmmanuel Vadot #define CLK_TOP_SYSPLL1_D2 41 53*7ef62cebSEmmanuel Vadot #define CLK_TOP_SYSPLL1_D4 42 54*7ef62cebSEmmanuel Vadot #define CLK_TOP_SYSPLL1_D8 43 55*7ef62cebSEmmanuel Vadot #define CLK_TOP_SYSPLL1_D16 44 56*7ef62cebSEmmanuel Vadot #define CLK_TOP_SYSPLL_D3 45 57*7ef62cebSEmmanuel Vadot #define CLK_TOP_SYSPLL2_D2 46 58*7ef62cebSEmmanuel Vadot #define CLK_TOP_SYSPLL2_D4 47 59*7ef62cebSEmmanuel Vadot #define CLK_TOP_SYSPLL_D5 48 60*7ef62cebSEmmanuel Vadot #define CLK_TOP_SYSPLL3_D2 49 61*7ef62cebSEmmanuel Vadot #define CLK_TOP_SYSPLL3_D4 50 62*7ef62cebSEmmanuel Vadot #define CLK_TOP_SYSPLL_D7 51 63*7ef62cebSEmmanuel Vadot #define CLK_TOP_SYSPLL4_D2 52 64*7ef62cebSEmmanuel Vadot #define CLK_TOP_SYSPLL4_D4 53 65*7ef62cebSEmmanuel Vadot #define CLK_TOP_TVDPLL 54 66*7ef62cebSEmmanuel Vadot #define CLK_TOP_TVDPLL_D2 55 67*7ef62cebSEmmanuel Vadot #define CLK_TOP_TVDPLL_D4 56 68*7ef62cebSEmmanuel Vadot #define CLK_TOP_TVDPLL_D8 57 69*7ef62cebSEmmanuel Vadot #define CLK_TOP_TVDPLL_D16 58 70*7ef62cebSEmmanuel Vadot #define CLK_TOP_UNIVPLL_D2 59 71*7ef62cebSEmmanuel Vadot #define CLK_TOP_UNIVPLL1_D2 60 72*7ef62cebSEmmanuel Vadot #define CLK_TOP_UNIVPLL1_D4 61 73*7ef62cebSEmmanuel Vadot #define CLK_TOP_UNIVPLL1_D8 62 74*7ef62cebSEmmanuel Vadot #define CLK_TOP_UNIVPLL_D3 63 75*7ef62cebSEmmanuel Vadot #define CLK_TOP_UNIVPLL2_D2 64 76*7ef62cebSEmmanuel Vadot #define CLK_TOP_UNIVPLL2_D4 65 77*7ef62cebSEmmanuel Vadot #define CLK_TOP_UNIVPLL2_D8 66 78*7ef62cebSEmmanuel Vadot #define CLK_TOP_UNIVPLL_D5 67 79*7ef62cebSEmmanuel Vadot #define CLK_TOP_UNIVPLL3_D2 68 80*7ef62cebSEmmanuel Vadot #define CLK_TOP_UNIVPLL3_D4 69 81*7ef62cebSEmmanuel Vadot #define CLK_TOP_UNIVPLL3_D8 70 82*7ef62cebSEmmanuel Vadot #define CLK_TOP_UNIVPLL_D7 71 83*7ef62cebSEmmanuel Vadot #define CLK_TOP_UNIVPLL_D26 72 84*7ef62cebSEmmanuel Vadot #define CLK_TOP_UNIVPLL_D52 73 85*7ef62cebSEmmanuel Vadot #define CLK_TOP_VCODECPLL 74 86*7ef62cebSEmmanuel Vadot #define CLK_TOP_VCODECPLL_370P5 75 87*7ef62cebSEmmanuel Vadot #define CLK_TOP_VENCPLL 76 88*7ef62cebSEmmanuel Vadot #define CLK_TOP_VENCPLL_D2 77 89*7ef62cebSEmmanuel Vadot #define CLK_TOP_VENCPLL_D4 78 90*7ef62cebSEmmanuel Vadot #define CLK_TOP_AXI_SEL 79 91*7ef62cebSEmmanuel Vadot #define CLK_TOP_MEM_SEL 80 92*7ef62cebSEmmanuel Vadot #define CLK_TOP_DDRPHYCFG_SEL 81 93*7ef62cebSEmmanuel Vadot #define CLK_TOP_MM_SEL 82 94*7ef62cebSEmmanuel Vadot #define CLK_TOP_PWM_SEL 83 95*7ef62cebSEmmanuel Vadot #define CLK_TOP_VDEC_SEL 84 96*7ef62cebSEmmanuel Vadot #define CLK_TOP_VENC_SEL 85 97*7ef62cebSEmmanuel Vadot #define CLK_TOP_MFG_SEL 86 98*7ef62cebSEmmanuel Vadot #define CLK_TOP_CAMTG_SEL 87 99*7ef62cebSEmmanuel Vadot #define CLK_TOP_UART_SEL 88 100*7ef62cebSEmmanuel Vadot #define CLK_TOP_SPI_SEL 89 101*7ef62cebSEmmanuel Vadot #define CLK_TOP_USB20_SEL 90 102*7ef62cebSEmmanuel Vadot #define CLK_TOP_USB30_SEL 91 103*7ef62cebSEmmanuel Vadot #define CLK_TOP_MSDC50_0_H_SEL 92 104*7ef62cebSEmmanuel Vadot #define CLK_TOP_MSDC50_0_SEL 93 105*7ef62cebSEmmanuel Vadot #define CLK_TOP_MSDC30_1_SEL 94 106*7ef62cebSEmmanuel Vadot #define CLK_TOP_MSDC30_2_SEL 95 107*7ef62cebSEmmanuel Vadot #define CLK_TOP_MSDC30_3_SEL 96 108*7ef62cebSEmmanuel Vadot #define CLK_TOP_AUDIO_SEL 97 109*7ef62cebSEmmanuel Vadot #define CLK_TOP_AUD_INTBUS_SEL 98 110*7ef62cebSEmmanuel Vadot #define CLK_TOP_PMICSPI_SEL 99 111*7ef62cebSEmmanuel Vadot #define CLK_TOP_SCP_SEL 100 112*7ef62cebSEmmanuel Vadot #define CLK_TOP_MJC_SEL 101 113*7ef62cebSEmmanuel Vadot #define CLK_TOP_DPI0_SEL 102 114*7ef62cebSEmmanuel Vadot #define CLK_TOP_IRDA_SEL 103 115*7ef62cebSEmmanuel Vadot #define CLK_TOP_CCI400_SEL 104 116*7ef62cebSEmmanuel Vadot #define CLK_TOP_AUD_1_SEL 105 117*7ef62cebSEmmanuel Vadot #define CLK_TOP_AUD_2_SEL 106 118*7ef62cebSEmmanuel Vadot #define CLK_TOP_MEM_MFG_IN_SEL 107 119*7ef62cebSEmmanuel Vadot #define CLK_TOP_AXI_MFG_IN_SEL 108 120*7ef62cebSEmmanuel Vadot #define CLK_TOP_SCAM_SEL 109 121*7ef62cebSEmmanuel Vadot #define CLK_TOP_I2S0_M_SEL 110 122*7ef62cebSEmmanuel Vadot #define CLK_TOP_I2S1_M_SEL 111 123*7ef62cebSEmmanuel Vadot #define CLK_TOP_I2S2_M_SEL 112 124*7ef62cebSEmmanuel Vadot #define CLK_TOP_I2S3_M_SEL 113 125*7ef62cebSEmmanuel Vadot #define CLK_TOP_I2S3_B_SEL 114 126*7ef62cebSEmmanuel Vadot #define CLK_TOP_APLL1_DIV0 115 127*7ef62cebSEmmanuel Vadot #define CLK_TOP_APLL1_DIV1 116 128*7ef62cebSEmmanuel Vadot #define CLK_TOP_APLL1_DIV2 117 129*7ef62cebSEmmanuel Vadot #define CLK_TOP_APLL1_DIV3 118 130*7ef62cebSEmmanuel Vadot #define CLK_TOP_APLL1_DIV4 119 131*7ef62cebSEmmanuel Vadot #define CLK_TOP_APLL1_DIV5 120 132*7ef62cebSEmmanuel Vadot #define CLK_TOP_APLL2_DIV0 121 133*7ef62cebSEmmanuel Vadot #define CLK_TOP_APLL2_DIV1 122 134*7ef62cebSEmmanuel Vadot #define CLK_TOP_APLL2_DIV2 123 135*7ef62cebSEmmanuel Vadot #define CLK_TOP_APLL2_DIV3 124 136*7ef62cebSEmmanuel Vadot #define CLK_TOP_APLL2_DIV4 125 137*7ef62cebSEmmanuel Vadot #define CLK_TOP_APLL2_DIV5 126 138*7ef62cebSEmmanuel Vadot #define CLK_TOP_NR_CLK 127 139*7ef62cebSEmmanuel Vadot 140*7ef62cebSEmmanuel Vadot /* APMIXED_SYS */ 141*7ef62cebSEmmanuel Vadot #define CLK_APMIXED_ARMCA53PLL 0 142*7ef62cebSEmmanuel Vadot #define CLK_APMIXED_MAINPLL 1 143*7ef62cebSEmmanuel Vadot #define CLK_APMIXED_UNIVPLL 2 144*7ef62cebSEmmanuel Vadot #define CLK_APMIXED_MMPLL 3 145*7ef62cebSEmmanuel Vadot #define CLK_APMIXED_MSDCPLL 4 146*7ef62cebSEmmanuel Vadot #define CLK_APMIXED_VENCPLL 5 147*7ef62cebSEmmanuel Vadot #define CLK_APMIXED_TVDPLL 6 148*7ef62cebSEmmanuel Vadot #define CLK_APMIXED_MPLL 7 149*7ef62cebSEmmanuel Vadot #define CLK_APMIXED_VCODECPLL 8 150*7ef62cebSEmmanuel Vadot #define CLK_APMIXED_APLL1 9 151*7ef62cebSEmmanuel Vadot #define CLK_APMIXED_APLL2 10 152*7ef62cebSEmmanuel Vadot #define CLK_APMIXED_REF2USB_TX 11 153*7ef62cebSEmmanuel Vadot #define CLK_APMIXED_NR_CLK 12 154*7ef62cebSEmmanuel Vadot 155*7ef62cebSEmmanuel Vadot /* INFRA_SYS */ 156*7ef62cebSEmmanuel Vadot #define CLK_INFRA_DBGCLK 0 157*7ef62cebSEmmanuel Vadot #define CLK_INFRA_SMI 1 158*7ef62cebSEmmanuel Vadot #define CLK_INFRA_AUDIO 2 159*7ef62cebSEmmanuel Vadot #define CLK_INFRA_GCE 3 160*7ef62cebSEmmanuel Vadot #define CLK_INFRA_L2C_SRAM 4 161*7ef62cebSEmmanuel Vadot #define CLK_INFRA_M4U 5 162*7ef62cebSEmmanuel Vadot #define CLK_INFRA_MD1MCU 6 163*7ef62cebSEmmanuel Vadot #define CLK_INFRA_MD1BUS 7 164*7ef62cebSEmmanuel Vadot #define CLK_INFRA_MD1DBB 8 165*7ef62cebSEmmanuel Vadot #define CLK_INFRA_DEVICE_APC 9 166*7ef62cebSEmmanuel Vadot #define CLK_INFRA_TRNG 10 167*7ef62cebSEmmanuel Vadot #define CLK_INFRA_MD1LTE 11 168*7ef62cebSEmmanuel Vadot #define CLK_INFRA_CPUM 12 169*7ef62cebSEmmanuel Vadot #define CLK_INFRA_KP 13 170*7ef62cebSEmmanuel Vadot #define CLK_INFRA_CA53_C0_SEL 14 171*7ef62cebSEmmanuel Vadot #define CLK_INFRA_CA53_C1_SEL 15 172*7ef62cebSEmmanuel Vadot #define CLK_INFRA_NR_CLK 16 173*7ef62cebSEmmanuel Vadot 174*7ef62cebSEmmanuel Vadot /* PERI_SYS */ 175*7ef62cebSEmmanuel Vadot #define CLK_PERI_NFI 0 176*7ef62cebSEmmanuel Vadot #define CLK_PERI_THERM 1 177*7ef62cebSEmmanuel Vadot #define CLK_PERI_PWM1 2 178*7ef62cebSEmmanuel Vadot #define CLK_PERI_PWM2 3 179*7ef62cebSEmmanuel Vadot #define CLK_PERI_PWM3 4 180*7ef62cebSEmmanuel Vadot #define CLK_PERI_PWM4 5 181*7ef62cebSEmmanuel Vadot #define CLK_PERI_PWM5 6 182*7ef62cebSEmmanuel Vadot #define CLK_PERI_PWM6 7 183*7ef62cebSEmmanuel Vadot #define CLK_PERI_PWM7 8 184*7ef62cebSEmmanuel Vadot #define CLK_PERI_PWM 9 185*7ef62cebSEmmanuel Vadot #define CLK_PERI_USB0 10 186*7ef62cebSEmmanuel Vadot #define CLK_PERI_USB1 11 187*7ef62cebSEmmanuel Vadot #define CLK_PERI_AP_DMA 12 188*7ef62cebSEmmanuel Vadot #define CLK_PERI_MSDC30_0 13 189*7ef62cebSEmmanuel Vadot #define CLK_PERI_MSDC30_1 14 190*7ef62cebSEmmanuel Vadot #define CLK_PERI_MSDC30_2 15 191*7ef62cebSEmmanuel Vadot #define CLK_PERI_MSDC30_3 16 192*7ef62cebSEmmanuel Vadot #define CLK_PERI_NLI_ARB 17 193*7ef62cebSEmmanuel Vadot #define CLK_PERI_IRDA 18 194*7ef62cebSEmmanuel Vadot #define CLK_PERI_UART0 19 195*7ef62cebSEmmanuel Vadot #define CLK_PERI_UART1 20 196*7ef62cebSEmmanuel Vadot #define CLK_PERI_UART2 21 197*7ef62cebSEmmanuel Vadot #define CLK_PERI_UART3 22 198*7ef62cebSEmmanuel Vadot #define CLK_PERI_I2C0 23 199*7ef62cebSEmmanuel Vadot #define CLK_PERI_I2C1 24 200*7ef62cebSEmmanuel Vadot #define CLK_PERI_I2C2 25 201*7ef62cebSEmmanuel Vadot #define CLK_PERI_I2C3 26 202*7ef62cebSEmmanuel Vadot #define CLK_PERI_I2C4 27 203*7ef62cebSEmmanuel Vadot #define CLK_PERI_AUXADC 28 204*7ef62cebSEmmanuel Vadot #define CLK_PERI_SPI0 29 205*7ef62cebSEmmanuel Vadot #define CLK_PERI_UART0_SEL 30 206*7ef62cebSEmmanuel Vadot #define CLK_PERI_UART1_SEL 31 207*7ef62cebSEmmanuel Vadot #define CLK_PERI_UART2_SEL 32 208*7ef62cebSEmmanuel Vadot #define CLK_PERI_UART3_SEL 33 209*7ef62cebSEmmanuel Vadot #define CLK_PERI_NR_CLK 34 210*7ef62cebSEmmanuel Vadot 211*7ef62cebSEmmanuel Vadot /* MFG */ 212*7ef62cebSEmmanuel Vadot #define CLK_MFG_BAXI 0 213*7ef62cebSEmmanuel Vadot #define CLK_MFG_BMEM 1 214*7ef62cebSEmmanuel Vadot #define CLK_MFG_BG3D 2 215*7ef62cebSEmmanuel Vadot #define CLK_MFG_B26M 3 216*7ef62cebSEmmanuel Vadot #define CLK_MFG_NR_CLK 4 217*7ef62cebSEmmanuel Vadot 218*7ef62cebSEmmanuel Vadot /* MM_SYS */ 219*7ef62cebSEmmanuel Vadot #define CLK_MM_SMI_COMMON 0 220*7ef62cebSEmmanuel Vadot #define CLK_MM_SMI_LARB0 1 221*7ef62cebSEmmanuel Vadot #define CLK_MM_CAM_MDP 2 222*7ef62cebSEmmanuel Vadot #define CLK_MM_MDP_RDMA0 3 223*7ef62cebSEmmanuel Vadot #define CLK_MM_MDP_RDMA1 4 224*7ef62cebSEmmanuel Vadot #define CLK_MM_MDP_RSZ0 5 225*7ef62cebSEmmanuel Vadot #define CLK_MM_MDP_RSZ1 6 226*7ef62cebSEmmanuel Vadot #define CLK_MM_MDP_RSZ2 7 227*7ef62cebSEmmanuel Vadot #define CLK_MM_MDP_TDSHP0 8 228*7ef62cebSEmmanuel Vadot #define CLK_MM_MDP_TDSHP1 9 229*7ef62cebSEmmanuel Vadot #define CLK_MM_MDP_CROP 10 230*7ef62cebSEmmanuel Vadot #define CLK_MM_MDP_WDMA 11 231*7ef62cebSEmmanuel Vadot #define CLK_MM_MDP_WROT0 12 232*7ef62cebSEmmanuel Vadot #define CLK_MM_MDP_WROT1 13 233*7ef62cebSEmmanuel Vadot #define CLK_MM_FAKE_ENG 14 234*7ef62cebSEmmanuel Vadot #define CLK_MM_MUTEX_32K 15 235*7ef62cebSEmmanuel Vadot #define CLK_MM_DISP_OVL0 16 236*7ef62cebSEmmanuel Vadot #define CLK_MM_DISP_OVL1 17 237*7ef62cebSEmmanuel Vadot #define CLK_MM_DISP_RDMA0 18 238*7ef62cebSEmmanuel Vadot #define CLK_MM_DISP_RDMA1 19 239*7ef62cebSEmmanuel Vadot #define CLK_MM_DISP_RDMA2 20 240*7ef62cebSEmmanuel Vadot #define CLK_MM_DISP_WDMA0 21 241*7ef62cebSEmmanuel Vadot #define CLK_MM_DISP_WDMA1 22 242*7ef62cebSEmmanuel Vadot #define CLK_MM_DISP_COLOR0 23 243*7ef62cebSEmmanuel Vadot #define CLK_MM_DISP_COLOR1 24 244*7ef62cebSEmmanuel Vadot #define CLK_MM_DISP_AAL 25 245*7ef62cebSEmmanuel Vadot #define CLK_MM_DISP_GAMMA 26 246*7ef62cebSEmmanuel Vadot #define CLK_MM_DISP_UFOE 27 247*7ef62cebSEmmanuel Vadot #define CLK_MM_DISP_SPLIT0 28 248*7ef62cebSEmmanuel Vadot #define CLK_MM_DISP_SPLIT1 29 249*7ef62cebSEmmanuel Vadot #define CLK_MM_DISP_MERGE 30 250*7ef62cebSEmmanuel Vadot #define CLK_MM_DISP_OD 31 251*7ef62cebSEmmanuel Vadot #define CLK_MM_DISP_PWM0MM 32 252*7ef62cebSEmmanuel Vadot #define CLK_MM_DISP_PWM026M 33 253*7ef62cebSEmmanuel Vadot #define CLK_MM_DISP_PWM1MM 34 254*7ef62cebSEmmanuel Vadot #define CLK_MM_DISP_PWM126M 35 255*7ef62cebSEmmanuel Vadot #define CLK_MM_DSI0_ENGINE 36 256*7ef62cebSEmmanuel Vadot #define CLK_MM_DSI0_DIGITAL 37 257*7ef62cebSEmmanuel Vadot #define CLK_MM_DSI1_ENGINE 38 258*7ef62cebSEmmanuel Vadot #define CLK_MM_DSI1_DIGITAL 39 259*7ef62cebSEmmanuel Vadot #define CLK_MM_DPI_PIXEL 40 260*7ef62cebSEmmanuel Vadot #define CLK_MM_DPI_ENGINE 41 261*7ef62cebSEmmanuel Vadot #define CLK_MM_NR_CLK 42 262*7ef62cebSEmmanuel Vadot 263*7ef62cebSEmmanuel Vadot /* VDEC_SYS */ 264*7ef62cebSEmmanuel Vadot #define CLK_VDEC_CKEN 0 265*7ef62cebSEmmanuel Vadot #define CLK_VDEC_LARB_CKEN 1 266*7ef62cebSEmmanuel Vadot #define CLK_VDEC_NR_CLK 2 267*7ef62cebSEmmanuel Vadot 268*7ef62cebSEmmanuel Vadot /* VENC_SYS */ 269*7ef62cebSEmmanuel Vadot #define CLK_VENC_LARB 0 270*7ef62cebSEmmanuel Vadot #define CLK_VENC_VENC 1 271*7ef62cebSEmmanuel Vadot #define CLK_VENC_JPGENC 2 272*7ef62cebSEmmanuel Vadot #define CLK_VENC_JPGDEC 3 273*7ef62cebSEmmanuel Vadot #define CLK_VENC_NR_CLK 4 274*7ef62cebSEmmanuel Vadot 275*7ef62cebSEmmanuel Vadot #endif /* _DT_BINDINGS_CLK_MT6795_H */ 276