1*7ef62cebSEmmanuel Vadot /* SPDX-License-Identifier: GPL-2.0 */ 2*7ef62cebSEmmanuel Vadot /* 3*7ef62cebSEmmanuel Vadot * Device Tree defines for Lochnagar clocking 4*7ef62cebSEmmanuel Vadot * 5*7ef62cebSEmmanuel Vadot * Copyright (c) 2017-2018 Cirrus Logic, Inc. and 6*7ef62cebSEmmanuel Vadot * Cirrus Logic International Semiconductor Ltd. 7*7ef62cebSEmmanuel Vadot * 8*7ef62cebSEmmanuel Vadot * Author: Charles Keepax <ckeepax@opensource.cirrus.com> 9*7ef62cebSEmmanuel Vadot */ 10*7ef62cebSEmmanuel Vadot 11*7ef62cebSEmmanuel Vadot #ifndef DT_BINDINGS_CLK_LOCHNAGAR_H 12*7ef62cebSEmmanuel Vadot #define DT_BINDINGS_CLK_LOCHNAGAR_H 13*7ef62cebSEmmanuel Vadot 14*7ef62cebSEmmanuel Vadot #define LOCHNAGAR_CDC_MCLK1 0 15*7ef62cebSEmmanuel Vadot #define LOCHNAGAR_CDC_MCLK2 1 16*7ef62cebSEmmanuel Vadot #define LOCHNAGAR_DSP_CLKIN 2 17*7ef62cebSEmmanuel Vadot #define LOCHNAGAR_GF_CLKOUT1 3 18*7ef62cebSEmmanuel Vadot #define LOCHNAGAR_GF_CLKOUT2 4 19*7ef62cebSEmmanuel Vadot #define LOCHNAGAR_PSIA1_MCLK 5 20*7ef62cebSEmmanuel Vadot #define LOCHNAGAR_PSIA2_MCLK 6 21*7ef62cebSEmmanuel Vadot #define LOCHNAGAR_SPDIF_MCLK 7 22*7ef62cebSEmmanuel Vadot #define LOCHNAGAR_ADAT_MCLK 8 23*7ef62cebSEmmanuel Vadot #define LOCHNAGAR_SOUNDCARD_MCLK 9 24*7ef62cebSEmmanuel Vadot #define LOCHNAGAR_SPDIF_CLKOUT 10 25*7ef62cebSEmmanuel Vadot 26*7ef62cebSEmmanuel Vadot #endif 27