1*0e8011faSEmmanuel Vadot /* SPDX-License-Identifier: (GPL-2.0-only OR MIT) */ 2*0e8011faSEmmanuel Vadot /* 3*0e8011faSEmmanuel Vadot * Copyright (c) 2023 Amlogic, Inc. All rights reserved. 4*0e8011faSEmmanuel Vadot * Author: Chuan Liu <chuan.liu@amlogic.com> 5*0e8011faSEmmanuel Vadot */ 6*0e8011faSEmmanuel Vadot 7*0e8011faSEmmanuel Vadot #ifndef __AMLOGIC_C3_SCMI_CLKC_H 8*0e8011faSEmmanuel Vadot #define __AMLOGIC_C3_SCMI_CLKC_H 9*0e8011faSEmmanuel Vadot 10*0e8011faSEmmanuel Vadot #define CLKID_DDR_PLL_OSC 0 11*0e8011faSEmmanuel Vadot #define CLKID_DDR_PHY 1 12*0e8011faSEmmanuel Vadot #define CLKID_TOP_PLL_OSC 2 13*0e8011faSEmmanuel Vadot #define CLKID_USB_PLL_OSC 3 14*0e8011faSEmmanuel Vadot #define CLKID_MIPIISP_VOUT 4 15*0e8011faSEmmanuel Vadot #define CLKID_MCLK_PLL_OSC 5 16*0e8011faSEmmanuel Vadot #define CLKID_USB_CTRL 6 17*0e8011faSEmmanuel Vadot #define CLKID_ETH_PLL_OSC 7 18*0e8011faSEmmanuel Vadot #define CLKID_OSC 8 19*0e8011faSEmmanuel Vadot #define CLKID_SYS_CLK 9 20*0e8011faSEmmanuel Vadot #define CLKID_AXI_CLK 10 21*0e8011faSEmmanuel Vadot #define CLKID_CPU_CLK 11 22*0e8011faSEmmanuel Vadot #define CLKID_FIXED_PLL_OSC 12 23*0e8011faSEmmanuel Vadot #define CLKID_GP1_PLL_OSC 13 24*0e8011faSEmmanuel Vadot #define CLKID_SYS_PLL_DIV16 14 25*0e8011faSEmmanuel Vadot #define CLKID_CPU_CLK_DIV16 15 26*0e8011faSEmmanuel Vadot 27*0e8011faSEmmanuel Vadot #endif /* __AMLOGIC_C3_SCMI_CLKC_H */ 28