xref: /freebsd/sys/contrib/dev/rtw88/rtw8822b.h (revision 90aac0d83bc9645f51ef0c2aeae6f9c0540bb031)
12774f206SBjoern A. Zeeb /* SPDX-License-Identifier: GPL-2.0 OR BSD-3-Clause */
22774f206SBjoern A. Zeeb /* Copyright(c) 2018-2019  Realtek Corporation
32774f206SBjoern A. Zeeb  */
42774f206SBjoern A. Zeeb 
52774f206SBjoern A. Zeeb #ifndef __RTW8822B_H__
62774f206SBjoern A. Zeeb #define __RTW8822B_H__
72774f206SBjoern A. Zeeb 
82774f206SBjoern A. Zeeb #include <asm/byteorder.h>
92774f206SBjoern A. Zeeb 
102774f206SBjoern A. Zeeb #define RCR_VHT_ACK		BIT(26)
112774f206SBjoern A. Zeeb 
122774f206SBjoern A. Zeeb struct rtw8822bu_efuse {
132774f206SBjoern A. Zeeb 	u8 res4[4];			/* 0xd0 */
142774f206SBjoern A. Zeeb 	u8 usb_optional_function;
152774f206SBjoern A. Zeeb 	u8 res5[0x1e];
162774f206SBjoern A. Zeeb 	u8 res6[2];
172774f206SBjoern A. Zeeb 	u8 serial[0x0b];		/* 0xf5 */
182774f206SBjoern A. Zeeb 	u8 vid;				/* 0x100 */
192774f206SBjoern A. Zeeb 	u8 res7;
202774f206SBjoern A. Zeeb 	u8 pid;
212774f206SBjoern A. Zeeb 	u8 res8[4];
222774f206SBjoern A. Zeeb 	u8 mac_addr[ETH_ALEN];		/* 0x107 */
232774f206SBjoern A. Zeeb 	u8 res9[2];
242774f206SBjoern A. Zeeb 	u8 vendor_name[0x07];
252774f206SBjoern A. Zeeb 	u8 res10[2];
262774f206SBjoern A. Zeeb 	u8 device_name[0x14];
272774f206SBjoern A. Zeeb 	u8 res11[0xcf];
282774f206SBjoern A. Zeeb 	u8 package_type;		/* 0x1fb */
292774f206SBjoern A. Zeeb 	u8 res12[0x4];
302774f206SBjoern A. Zeeb };
312774f206SBjoern A. Zeeb 
322774f206SBjoern A. Zeeb struct rtw8822be_efuse {
332774f206SBjoern A. Zeeb 	u8 mac_addr[ETH_ALEN];		/* 0xd0 */
342774f206SBjoern A. Zeeb 	u8 vender_id[2];
352774f206SBjoern A. Zeeb 	u8 device_id[2];
362774f206SBjoern A. Zeeb 	u8 sub_vender_id[2];
372774f206SBjoern A. Zeeb 	u8 sub_device_id[2];
382774f206SBjoern A. Zeeb 	u8 pmc[2];
392774f206SBjoern A. Zeeb 	u8 exp_device_cap[2];
402774f206SBjoern A. Zeeb 	u8 msi_cap;
412774f206SBjoern A. Zeeb 	u8 ltr_cap;			/* 0xe3 */
422774f206SBjoern A. Zeeb 	u8 exp_link_control[2];
432774f206SBjoern A. Zeeb 	u8 link_cap[4];
442774f206SBjoern A. Zeeb 	u8 link_control[2];
452774f206SBjoern A. Zeeb 	u8 serial_number[8];
462774f206SBjoern A. Zeeb 	u8 res0:2;			/* 0xf4 */
472774f206SBjoern A. Zeeb 	u8 ltr_en:1;
482774f206SBjoern A. Zeeb 	u8 res1:2;
492774f206SBjoern A. Zeeb 	u8 obff:2;
502774f206SBjoern A. Zeeb 	u8 res2:3;
512774f206SBjoern A. Zeeb 	u8 obff_cap:2;
522774f206SBjoern A. Zeeb 	u8 res3:4;
532774f206SBjoern A. Zeeb 	u8 res4[3];
542774f206SBjoern A. Zeeb 	u8 class_code[3];
552774f206SBjoern A. Zeeb 	u8 pci_pm_L1_2_supp:1;
562774f206SBjoern A. Zeeb 	u8 pci_pm_L1_1_supp:1;
572774f206SBjoern A. Zeeb 	u8 aspm_pm_L1_2_supp:1;
582774f206SBjoern A. Zeeb 	u8 aspm_pm_L1_1_supp:1;
592774f206SBjoern A. Zeeb 	u8 L1_pm_substates_supp:1;
602774f206SBjoern A. Zeeb 	u8 res5:3;
612774f206SBjoern A. Zeeb 	u8 port_common_mode_restore_time;
622774f206SBjoern A. Zeeb 	u8 port_t_power_on_scale:2;
632774f206SBjoern A. Zeeb 	u8 res6:1;
642774f206SBjoern A. Zeeb 	u8 port_t_power_on_value:5;
652774f206SBjoern A. Zeeb 	u8 res7;
662774f206SBjoern A. Zeeb };
672774f206SBjoern A. Zeeb 
68*90aac0d8SBjoern A. Zeeb struct rtw8822bs_efuse {
69*90aac0d8SBjoern A. Zeeb 	u8 res4[0x4a];			/* 0xd0 */
70*90aac0d8SBjoern A. Zeeb 	u8 mac_addr[ETH_ALEN];		/* 0x11a */
71*90aac0d8SBjoern A. Zeeb } __packed;
72*90aac0d8SBjoern A. Zeeb 
732774f206SBjoern A. Zeeb struct rtw8822b_efuse {
742774f206SBjoern A. Zeeb 	__le16 rtl_id;
752774f206SBjoern A. Zeeb 	u8 res0[0x0e];
762774f206SBjoern A. Zeeb 
772774f206SBjoern A. Zeeb 	/* power index for four RF paths */
782774f206SBjoern A. Zeeb 	struct rtw_txpwr_idx txpwr_idx_table[4];
792774f206SBjoern A. Zeeb 
802774f206SBjoern A. Zeeb 	u8 channel_plan;		/* 0xb8 */
812774f206SBjoern A. Zeeb 	u8 xtal_k;
822774f206SBjoern A. Zeeb 	u8 thermal_meter;
832774f206SBjoern A. Zeeb 	u8 iqk_lck;
842774f206SBjoern A. Zeeb 	u8 pa_type;			/* 0xbc */
852774f206SBjoern A. Zeeb 	u8 lna_type_2g[2];		/* 0xbd */
862774f206SBjoern A. Zeeb 	u8 lna_type_5g[2];
872774f206SBjoern A. Zeeb 	u8 rf_board_option;
882774f206SBjoern A. Zeeb 	u8 rf_feature_option;
892774f206SBjoern A. Zeeb 	u8 rf_bt_setting;
902774f206SBjoern A. Zeeb 	u8 eeprom_version;
912774f206SBjoern A. Zeeb 	u8 eeprom_customer_id;
922774f206SBjoern A. Zeeb 	u8 tx_bb_swing_setting_2g;
932774f206SBjoern A. Zeeb 	u8 tx_bb_swing_setting_5g;
942774f206SBjoern A. Zeeb 	u8 tx_pwr_calibrate_rate;
952774f206SBjoern A. Zeeb 	u8 rf_antenna_option;		/* 0xc9 */
962774f206SBjoern A. Zeeb 	u8 rfe_option;
972774f206SBjoern A. Zeeb 	u8 country_code[2];
982774f206SBjoern A. Zeeb 	u8 res[3];
992774f206SBjoern A. Zeeb 	union {
1002774f206SBjoern A. Zeeb 		struct rtw8822be_efuse e;
101*90aac0d8SBjoern A. Zeeb 		struct rtw8822bu_efuse u;
102*90aac0d8SBjoern A. Zeeb 		struct rtw8822bs_efuse s;
1032774f206SBjoern A. Zeeb 	};
1042774f206SBjoern A. Zeeb };
1052774f206SBjoern A. Zeeb 
1062774f206SBjoern A. Zeeb static inline void
_rtw_write32s_mask(struct rtw_dev * rtwdev,u32 addr,u32 mask,u32 data)1072774f206SBjoern A. Zeeb _rtw_write32s_mask(struct rtw_dev *rtwdev, u32 addr, u32 mask, u32 data)
1082774f206SBjoern A. Zeeb {
1092774f206SBjoern A. Zeeb 	/* 0xC00-0xCFF and 0xE00-0xEFF have the same layout */
1102774f206SBjoern A. Zeeb 	rtw_write32_mask(rtwdev, addr, mask, data);
1112774f206SBjoern A. Zeeb 	rtw_write32_mask(rtwdev, addr + 0x200, mask, data);
1122774f206SBjoern A. Zeeb }
1132774f206SBjoern A. Zeeb 
1142774f206SBjoern A. Zeeb #define rtw_write32s_mask(rtwdev, addr, mask, data)			       \
1152774f206SBjoern A. Zeeb 	do {								       \
1162774f206SBjoern A. Zeeb 		BUILD_BUG_ON((addr) < 0xC00 || (addr) >= 0xD00);	       \
1172774f206SBjoern A. Zeeb 									       \
1182774f206SBjoern A. Zeeb 		_rtw_write32s_mask(rtwdev, addr, mask, data);		       \
1192774f206SBjoern A. Zeeb 	} while (0)
1202774f206SBjoern A. Zeeb 
1212774f206SBjoern A. Zeeb /* phy status page0 */
1222774f206SBjoern A. Zeeb #define GET_PHY_STAT_P0_PWDB(phy_stat)                                         \
1232774f206SBjoern A. Zeeb 	le32_get_bits(*((__le32 *)(phy_stat) + 0x00), GENMASK(15, 8))
1242774f206SBjoern A. Zeeb 
1252774f206SBjoern A. Zeeb /* phy status page1 */
1262774f206SBjoern A. Zeeb #define GET_PHY_STAT_P1_PWDB_A(phy_stat)                                       \
1272774f206SBjoern A. Zeeb 	le32_get_bits(*((__le32 *)(phy_stat) + 0x00), GENMASK(15, 8))
1282774f206SBjoern A. Zeeb #define GET_PHY_STAT_P1_PWDB_B(phy_stat)                                       \
1292774f206SBjoern A. Zeeb 	le32_get_bits(*((__le32 *)(phy_stat) + 0x00), GENMASK(23, 16))
1302774f206SBjoern A. Zeeb #define GET_PHY_STAT_P1_RF_MODE(phy_stat)                                      \
1312774f206SBjoern A. Zeeb 	le32_get_bits(*((__le32 *)(phy_stat) + 0x03), GENMASK(29, 28))
1322774f206SBjoern A. Zeeb #define GET_PHY_STAT_P1_L_RXSC(phy_stat)                                       \
1332774f206SBjoern A. Zeeb 	le32_get_bits(*((__le32 *)(phy_stat) + 0x01), GENMASK(11, 8))
1342774f206SBjoern A. Zeeb #define GET_PHY_STAT_P1_HT_RXSC(phy_stat)                                      \
1352774f206SBjoern A. Zeeb 	le32_get_bits(*((__le32 *)(phy_stat) + 0x01), GENMASK(15, 12))
1362774f206SBjoern A. Zeeb #define GET_PHY_STAT_P1_RXEVM_A(phy_stat)                                      \
1372774f206SBjoern A. Zeeb 	le32_get_bits(*((__le32 *)(phy_stat) + 0x04), GENMASK(7, 0))
1382774f206SBjoern A. Zeeb #define GET_PHY_STAT_P1_RXEVM_B(phy_stat)                                      \
1392774f206SBjoern A. Zeeb 	le32_get_bits(*((__le32 *)(phy_stat) + 0x04), GENMASK(15, 8))
1402774f206SBjoern A. Zeeb #define GET_PHY_STAT_P1_CFO_TAIL_A(phy_stat)                                 \
1412774f206SBjoern A. Zeeb 	le32_get_bits(*((__le32 *)(phy_stat) + 0x05), GENMASK(7, 0))
1422774f206SBjoern A. Zeeb #define GET_PHY_STAT_P1_CFO_TAIL_B(phy_stat)                                 \
1432774f206SBjoern A. Zeeb 	le32_get_bits(*((__le32 *)(phy_stat) + 0x05), GENMASK(15, 8))
1442774f206SBjoern A. Zeeb #define GET_PHY_STAT_P1_RXSNR_A(phy_stat)                                      \
1452774f206SBjoern A. Zeeb 	le32_get_bits(*((__le32 *)(phy_stat) + 0x06), GENMASK(7, 0))
1462774f206SBjoern A. Zeeb #define GET_PHY_STAT_P1_RXSNR_B(phy_stat)                                      \
1472774f206SBjoern A. Zeeb 	le32_get_bits(*((__le32 *)(phy_stat) + 0x06), GENMASK(15, 8))
1482774f206SBjoern A. Zeeb 
1492774f206SBjoern A. Zeeb #define RTW8822B_EDCCA_MAX	0x7f
1502774f206SBjoern A. Zeeb #define RTW8822B_EDCCA_SRC_DEF	1
1512774f206SBjoern A. Zeeb #define REG_HTSTFWT	0x800
1522774f206SBjoern A. Zeeb #define REG_RXPSEL	0x808
1532774f206SBjoern A. Zeeb #define BIT_RX_PSEL_RST		(BIT(28) | BIT(29))
1542774f206SBjoern A. Zeeb #define REG_TXPSEL	0x80c
1552774f206SBjoern A. Zeeb #define REG_RXCCAMSK	0x814
1562774f206SBjoern A. Zeeb #define REG_CCASEL	0x82c
1572774f206SBjoern A. Zeeb #define REG_PDMFTH	0x830
1582774f206SBjoern A. Zeeb #define REG_CCA2ND	0x838
1592774f206SBjoern A. Zeeb #define REG_L1WT	0x83c
1602774f206SBjoern A. Zeeb #define REG_L1PKWT	0x840
1612774f206SBjoern A. Zeeb #define REG_MRC		0x850
1622774f206SBjoern A. Zeeb #define REG_CLKTRK	0x860
1632774f206SBjoern A. Zeeb #define REG_EDCCA_POW_MA	0x8a0
1642774f206SBjoern A. Zeeb #define BIT_MA_LEVEL	GENMASK(1, 0)
1652774f206SBjoern A. Zeeb #define REG_ADCCLK	0x8ac
1662774f206SBjoern A. Zeeb #define REG_ADC160	0x8c4
1672774f206SBjoern A. Zeeb #define REG_ADC40	0x8c8
1682774f206SBjoern A. Zeeb #define REG_EDCCA_DECISION	0x8dc
1692774f206SBjoern A. Zeeb #define BIT_EDCCA_OPTION	BIT(5)
1702774f206SBjoern A. Zeeb #define REG_CDDTXP	0x93c
1712774f206SBjoern A. Zeeb #define REG_TXPSEL1	0x940
1722774f206SBjoern A. Zeeb #define REG_EDCCA_SOURCE	0x944
1732774f206SBjoern A. Zeeb #define BIT_SOURCE_OPTION	GENMASK(29, 28)
1742774f206SBjoern A. Zeeb #define REG_ACBB0	0x948
1752774f206SBjoern A. Zeeb #define REG_ACBBRXFIR	0x94c
1762774f206SBjoern A. Zeeb #define REG_ACGG2TBL	0x958
1772774f206SBjoern A. Zeeb #define REG_RXSB	0xa00
1782774f206SBjoern A. Zeeb #define REG_ADCINI	0xa04
1792774f206SBjoern A. Zeeb #define REG_TXSF2	0xa24
1802774f206SBjoern A. Zeeb #define REG_TXSF6	0xa28
1812774f206SBjoern A. Zeeb #define REG_RXDESC	0xa2c
1822774f206SBjoern A. Zeeb #define REG_ENTXCCK	0xa80
1832774f206SBjoern A. Zeeb #define REG_AGCTR_A	0xc08
1842774f206SBjoern A. Zeeb #define REG_TXDFIR	0xc20
1852774f206SBjoern A. Zeeb #define REG_RXIGI_A	0xc50
1862774f206SBjoern A. Zeeb #define REG_TRSW	0xca0
1872774f206SBjoern A. Zeeb #define REG_RFESEL0	0xcb0
1882774f206SBjoern A. Zeeb #define REG_RFESEL8	0xcb4
1892774f206SBjoern A. Zeeb #define REG_RFECTL	0xcb8
1902774f206SBjoern A. Zeeb #define REG_RFEINV	0xcbc
1912774f206SBjoern A. Zeeb #define REG_AGCTR_B	0xe08
1922774f206SBjoern A. Zeeb #define REG_RXIGI_B	0xe50
1932774f206SBjoern A. Zeeb #define REG_ANTWT	0x1904
1942774f206SBjoern A. Zeeb #define REG_IQKFAILMSK	0x1bf0
1952774f206SBjoern A. Zeeb 
1969c951734SBjoern A. Zeeb extern const struct rtw_chip_info rtw8822b_hw_spec;
1979c951734SBjoern A. Zeeb 
1982774f206SBjoern A. Zeeb #endif
199