xref: /freebsd/sys/contrib/dev/mediatek/mt76/sdio.h (revision 6c92544d7c9722a3fe6263134938d1f864c158c5)
1*6c92544dSBjoern A. Zeeb /* SPDX-License-Identifier: ISC */
2*6c92544dSBjoern A. Zeeb /* Copyright (C) 2020 MediaTek Inc.
3*6c92544dSBjoern A. Zeeb  *
4*6c92544dSBjoern A. Zeeb  * Author: Sean Wang <sean.wang@mediatek.com>
5*6c92544dSBjoern A. Zeeb  */
6*6c92544dSBjoern A. Zeeb 
7*6c92544dSBjoern A. Zeeb #ifndef __MT76S_H
8*6c92544dSBjoern A. Zeeb #define __MT76S_H
9*6c92544dSBjoern A. Zeeb 
10*6c92544dSBjoern A. Zeeb #define MT_PSE_PAGE_SZ			128
11*6c92544dSBjoern A. Zeeb 
12*6c92544dSBjoern A. Zeeb #define MCR_WCIR			0x0000
13*6c92544dSBjoern A. Zeeb #define MCR_WHLPCR			0x0004
14*6c92544dSBjoern A. Zeeb #define WHLPCR_FW_OWN_REQ_CLR		BIT(9)
15*6c92544dSBjoern A. Zeeb #define WHLPCR_FW_OWN_REQ_SET		BIT(8)
16*6c92544dSBjoern A. Zeeb #define WHLPCR_IS_DRIVER_OWN		BIT(8)
17*6c92544dSBjoern A. Zeeb #define WHLPCR_INT_EN_CLR		BIT(1)
18*6c92544dSBjoern A. Zeeb #define WHLPCR_INT_EN_SET		BIT(0)
19*6c92544dSBjoern A. Zeeb 
20*6c92544dSBjoern A. Zeeb #define MCR_WSDIOCSR			0x0008
21*6c92544dSBjoern A. Zeeb #define MCR_WHCR			0x000C
22*6c92544dSBjoern A. Zeeb #define W_INT_CLR_CTRL			BIT(1)
23*6c92544dSBjoern A. Zeeb #define RECV_MAILBOX_RD_CLR_EN		BIT(2)
24*6c92544dSBjoern A. Zeeb #define WF_SYS_RSTB			BIT(4) /* supported in CONNAC2 */
25*6c92544dSBjoern A. Zeeb #define WF_WHOLE_PATH_RSTB		BIT(5) /* supported in CONNAC2 */
26*6c92544dSBjoern A. Zeeb #define WF_SDIO_WF_PATH_RSTB		BIT(6) /* supported in CONNAC2 */
27*6c92544dSBjoern A. Zeeb #define MAX_HIF_RX_LEN_NUM		GENMASK(13, 8)
28*6c92544dSBjoern A. Zeeb #define MAX_HIF_RX_LEN_NUM_CONNAC2	GENMASK(14, 8) /* supported in CONNAC2 */
29*6c92544dSBjoern A. Zeeb #define WF_RST_DONE			BIT(15) /* supported in CONNAC2 */
30*6c92544dSBjoern A. Zeeb #define RX_ENHANCE_MODE			BIT(16)
31*6c92544dSBjoern A. Zeeb 
32*6c92544dSBjoern A. Zeeb #define MCR_WHISR			0x0010
33*6c92544dSBjoern A. Zeeb #define MCR_WHIER			0x0014
34*6c92544dSBjoern A. Zeeb #define WHIER_D2H_SW_INT		GENMASK(31, 8)
35*6c92544dSBjoern A. Zeeb #define WHIER_FW_OWN_BACK_INT_EN	BIT(7)
36*6c92544dSBjoern A. Zeeb #define WHIER_ABNORMAL_INT_EN		BIT(6)
37*6c92544dSBjoern A. Zeeb #define WHIER_WDT_INT_EN		BIT(5) /* supported in CONNAC2 */
38*6c92544dSBjoern A. Zeeb #define WHIER_RX1_DONE_INT_EN		BIT(2)
39*6c92544dSBjoern A. Zeeb #define WHIER_RX0_DONE_INT_EN		BIT(1)
40*6c92544dSBjoern A. Zeeb #define WHIER_TX_DONE_INT_EN		BIT(0)
41*6c92544dSBjoern A. Zeeb #define WHIER_DEFAULT			(WHIER_RX0_DONE_INT_EN	| \
42*6c92544dSBjoern A. Zeeb 					 WHIER_RX1_DONE_INT_EN	| \
43*6c92544dSBjoern A. Zeeb 					 WHIER_TX_DONE_INT_EN	| \
44*6c92544dSBjoern A. Zeeb 					 WHIER_ABNORMAL_INT_EN	| \
45*6c92544dSBjoern A. Zeeb 					 WHIER_D2H_SW_INT)
46*6c92544dSBjoern A. Zeeb 
47*6c92544dSBjoern A. Zeeb #define MCR_WASR			0x0020
48*6c92544dSBjoern A. Zeeb #define MCR_WSICR			0x0024
49*6c92544dSBjoern A. Zeeb #define MCR_WTSR0			0x0028
50*6c92544dSBjoern A. Zeeb #define TQ0_CNT				GENMASK(7, 0)
51*6c92544dSBjoern A. Zeeb #define TQ1_CNT				GENMASK(15, 8)
52*6c92544dSBjoern A. Zeeb #define TQ2_CNT				GENMASK(23, 16)
53*6c92544dSBjoern A. Zeeb #define TQ3_CNT				GENMASK(31, 24)
54*6c92544dSBjoern A. Zeeb 
55*6c92544dSBjoern A. Zeeb #define MCR_WTSR1			0x002c
56*6c92544dSBjoern A. Zeeb #define TQ4_CNT				GENMASK(7, 0)
57*6c92544dSBjoern A. Zeeb #define TQ5_CNT				GENMASK(15, 8)
58*6c92544dSBjoern A. Zeeb #define TQ6_CNT				GENMASK(23, 16)
59*6c92544dSBjoern A. Zeeb #define TQ7_CNT				GENMASK(31, 24)
60*6c92544dSBjoern A. Zeeb 
61*6c92544dSBjoern A. Zeeb #define MCR_WTDR1			0x0034
62*6c92544dSBjoern A. Zeeb #define MCR_WRDR0			0x0050
63*6c92544dSBjoern A. Zeeb #define MCR_WRDR1			0x0054
64*6c92544dSBjoern A. Zeeb #define MCR_WRDR(p)			(0x0050 + 4 * (p))
65*6c92544dSBjoern A. Zeeb #define MCR_H2DSM0R			0x0070
66*6c92544dSBjoern A. Zeeb #define H2D_SW_INT_READ			BIT(16)
67*6c92544dSBjoern A. Zeeb #define H2D_SW_INT_WRITE		BIT(17)
68*6c92544dSBjoern A. Zeeb #define H2D_SW_INT_CLEAR_MAILBOX_ACK	BIT(22)
69*6c92544dSBjoern A. Zeeb 
70*6c92544dSBjoern A. Zeeb #define MCR_H2DSM1R			0x0074
71*6c92544dSBjoern A. Zeeb #define MCR_D2HRM0R			0x0078
72*6c92544dSBjoern A. Zeeb #define MCR_D2HRM1R			0x007c
73*6c92544dSBjoern A. Zeeb #define MCR_D2HRM2R			0x0080
74*6c92544dSBjoern A. Zeeb #define MCR_WRPLR			0x0090
75*6c92544dSBjoern A. Zeeb #define RX0_PACKET_LENGTH		GENMASK(15, 0)
76*6c92544dSBjoern A. Zeeb #define RX1_PACKET_LENGTH		GENMASK(31, 16)
77*6c92544dSBjoern A. Zeeb 
78*6c92544dSBjoern A. Zeeb #define MCR_WTMDR			0x00b0
79*6c92544dSBjoern A. Zeeb #define MCR_WTMCR			0x00b4
80*6c92544dSBjoern A. Zeeb #define MCR_WTMDPCR0			0x00b8
81*6c92544dSBjoern A. Zeeb #define MCR_WTMDPCR1			0x00bc
82*6c92544dSBjoern A. Zeeb #define MCR_WPLRCR			0x00d4
83*6c92544dSBjoern A. Zeeb #define MCR_WSR				0x00D8
84*6c92544dSBjoern A. Zeeb #define MCR_CLKIOCR			0x0100
85*6c92544dSBjoern A. Zeeb #define MCR_CMDIOCR			0x0104
86*6c92544dSBjoern A. Zeeb #define MCR_DAT0IOCR			0x0108
87*6c92544dSBjoern A. Zeeb #define MCR_DAT1IOCR			0x010C
88*6c92544dSBjoern A. Zeeb #define MCR_DAT2IOCR			0x0110
89*6c92544dSBjoern A. Zeeb #define MCR_DAT3IOCR			0x0114
90*6c92544dSBjoern A. Zeeb #define MCR_CLKDLYCR			0x0118
91*6c92544dSBjoern A. Zeeb #define MCR_CMDDLYCR			0x011C
92*6c92544dSBjoern A. Zeeb #define MCR_ODATDLYCR			0x0120
93*6c92544dSBjoern A. Zeeb #define MCR_IDATDLYCR1			0x0124
94*6c92544dSBjoern A. Zeeb #define MCR_IDATDLYCR2			0x0128
95*6c92544dSBjoern A. Zeeb #define MCR_ILCHCR			0x012C
96*6c92544dSBjoern A. Zeeb #define MCR_WTQCR0			0x0130
97*6c92544dSBjoern A. Zeeb #define MCR_WTQCR1			0x0134
98*6c92544dSBjoern A. Zeeb #define MCR_WTQCR2			0x0138
99*6c92544dSBjoern A. Zeeb #define MCR_WTQCR3			0x013C
100*6c92544dSBjoern A. Zeeb #define MCR_WTQCR4			0x0140
101*6c92544dSBjoern A. Zeeb #define MCR_WTQCR5			0x0144
102*6c92544dSBjoern A. Zeeb #define MCR_WTQCR6			0x0148
103*6c92544dSBjoern A. Zeeb #define MCR_WTQCR7			0x014C
104*6c92544dSBjoern A. Zeeb #define MCR_WTQCR(x)                   (0x130 + 4 * (x))
105*6c92544dSBjoern A. Zeeb #define TXQ_CNT_L			GENMASK(15, 0)
106*6c92544dSBjoern A. Zeeb #define TXQ_CNT_H			GENMASK(31, 16)
107*6c92544dSBjoern A. Zeeb 
108*6c92544dSBjoern A. Zeeb #define MCR_SWPCDBGR			0x0154
109*6c92544dSBjoern A. Zeeb 
110*6c92544dSBjoern A. Zeeb #define MCR_H2DSM2R			0x0160 /* supported in CONNAC2 */
111*6c92544dSBjoern A. Zeeb #define MCR_H2DSM3R			0x0164 /* supported in CONNAC2 */
112*6c92544dSBjoern A. Zeeb #define MCR_D2HRM3R			0x0174 /* supported in CONNAC2 */
113*6c92544dSBjoern A. Zeeb #define D2HRM3R_IS_DRIVER_OWN		BIT(0)
114*6c92544dSBjoern A. Zeeb #define MCR_WTQCR8			0x0190 /* supported in CONNAC2 */
115*6c92544dSBjoern A. Zeeb #define MCR_WTQCR9			0x0194 /* supported in CONNAC2 */
116*6c92544dSBjoern A. Zeeb #define MCR_WTQCR10			0x0198 /* supported in CONNAC2 */
117*6c92544dSBjoern A. Zeeb #define MCR_WTQCR11			0x019C /* supported in CONNAC2 */
118*6c92544dSBjoern A. Zeeb #define MCR_WTQCR12			0x01A0 /* supported in CONNAC2 */
119*6c92544dSBjoern A. Zeeb #define MCR_WTQCR13			0x01A4 /* supported in CONNAC2 */
120*6c92544dSBjoern A. Zeeb #define MCR_WTQCR14			0x01A8 /* supported in CONNAC2 */
121*6c92544dSBjoern A. Zeeb #define MCR_WTQCR15			0x01AC /* supported in CONNAC2 */
122*6c92544dSBjoern A. Zeeb 
123*6c92544dSBjoern A. Zeeb enum mt76_connac_sdio_ver {
124*6c92544dSBjoern A. Zeeb 	MT76_CONNAC_SDIO,
125*6c92544dSBjoern A. Zeeb 	MT76_CONNAC2_SDIO,
126*6c92544dSBjoern A. Zeeb };
127*6c92544dSBjoern A. Zeeb 
128*6c92544dSBjoern A. Zeeb struct mt76s_intr {
129*6c92544dSBjoern A. Zeeb 	u32 isr;
130*6c92544dSBjoern A. Zeeb 	u32 *rec_mb;
131*6c92544dSBjoern A. Zeeb 	struct {
132*6c92544dSBjoern A. Zeeb 		u32 *wtqcr;
133*6c92544dSBjoern A. Zeeb 	} tx;
134*6c92544dSBjoern A. Zeeb 	struct {
135*6c92544dSBjoern A. Zeeb 		u16 *len[2];
136*6c92544dSBjoern A. Zeeb 		u16 *num;
137*6c92544dSBjoern A. Zeeb 	} rx;
138*6c92544dSBjoern A. Zeeb };
139*6c92544dSBjoern A. Zeeb 
140*6c92544dSBjoern A. Zeeb #endif
141