xref: /freebsd/sys/contrib/dev/mediatek/mt76/mt7925/pci_mac.c (revision 8ba4d145d351db26e07695b8e90697398c5dfec2)
1*8ba4d145SBjoern A. Zeeb // SPDX-License-Identifier: ISC
2*8ba4d145SBjoern A. Zeeb /* Copyright (C) 2023 MediaTek Inc. */
3*8ba4d145SBjoern A. Zeeb 
4*8ba4d145SBjoern A. Zeeb #include "mt7925.h"
5*8ba4d145SBjoern A. Zeeb #include "../dma.h"
6*8ba4d145SBjoern A. Zeeb #include "mac.h"
7*8ba4d145SBjoern A. Zeeb 
mt7925e_tx_prepare_skb(struct mt76_dev * mdev,void * txwi_ptr,enum mt76_txq_id qid,struct mt76_wcid * wcid,struct ieee80211_sta * sta,struct mt76_tx_info * tx_info)8*8ba4d145SBjoern A. Zeeb int mt7925e_tx_prepare_skb(struct mt76_dev *mdev, void *txwi_ptr,
9*8ba4d145SBjoern A. Zeeb 			   enum mt76_txq_id qid, struct mt76_wcid *wcid,
10*8ba4d145SBjoern A. Zeeb 			   struct ieee80211_sta *sta,
11*8ba4d145SBjoern A. Zeeb 			   struct mt76_tx_info *tx_info)
12*8ba4d145SBjoern A. Zeeb {
13*8ba4d145SBjoern A. Zeeb 	struct mt792x_dev *dev = container_of(mdev, struct mt792x_dev, mt76);
14*8ba4d145SBjoern A. Zeeb 	struct ieee80211_tx_info *info = IEEE80211_SKB_CB(tx_info->skb);
15*8ba4d145SBjoern A. Zeeb 	struct ieee80211_key_conf *key = info->control.hw_key;
16*8ba4d145SBjoern A. Zeeb 	struct mt76_connac_hw_txp *txp;
17*8ba4d145SBjoern A. Zeeb 	struct mt76_txwi_cache *t;
18*8ba4d145SBjoern A. Zeeb 	int id, pid;
19*8ba4d145SBjoern A. Zeeb 	u8 *txwi = (u8 *)txwi_ptr;
20*8ba4d145SBjoern A. Zeeb 
21*8ba4d145SBjoern A. Zeeb 	if (unlikely(tx_info->skb->len <= ETH_HLEN))
22*8ba4d145SBjoern A. Zeeb 		return -EINVAL;
23*8ba4d145SBjoern A. Zeeb 
24*8ba4d145SBjoern A. Zeeb 	if (!wcid)
25*8ba4d145SBjoern A. Zeeb 		wcid = &dev->mt76.global_wcid;
26*8ba4d145SBjoern A. Zeeb 
27*8ba4d145SBjoern A. Zeeb 	t = (struct mt76_txwi_cache *)(txwi + mdev->drv->txwi_size);
28*8ba4d145SBjoern A. Zeeb 	t->skb = tx_info->skb;
29*8ba4d145SBjoern A. Zeeb 
30*8ba4d145SBjoern A. Zeeb 	id = mt76_token_consume(mdev, &t);
31*8ba4d145SBjoern A. Zeeb 	if (id < 0)
32*8ba4d145SBjoern A. Zeeb 		return id;
33*8ba4d145SBjoern A. Zeeb 
34*8ba4d145SBjoern A. Zeeb 	if (sta) {
35*8ba4d145SBjoern A. Zeeb 		struct mt792x_sta *msta = (struct mt792x_sta *)sta->drv_priv;
36*8ba4d145SBjoern A. Zeeb 
37*8ba4d145SBjoern A. Zeeb 		if (time_after(jiffies, msta->deflink.last_txs + HZ / 4)) {
38*8ba4d145SBjoern A. Zeeb 			info->flags |= IEEE80211_TX_CTL_REQ_TX_STATUS;
39*8ba4d145SBjoern A. Zeeb 			msta->deflink.last_txs = jiffies;
40*8ba4d145SBjoern A. Zeeb 		}
41*8ba4d145SBjoern A. Zeeb 	}
42*8ba4d145SBjoern A. Zeeb 
43*8ba4d145SBjoern A. Zeeb 	pid = mt76_tx_status_skb_add(mdev, wcid, tx_info->skb);
44*8ba4d145SBjoern A. Zeeb 	mt7925_mac_write_txwi(mdev, txwi_ptr, tx_info->skb, wcid, key,
45*8ba4d145SBjoern A. Zeeb 			      pid, qid, 0);
46*8ba4d145SBjoern A. Zeeb 
47*8ba4d145SBjoern A. Zeeb 	txp = (struct mt76_connac_hw_txp *)(txwi + MT_TXD_SIZE);
48*8ba4d145SBjoern A. Zeeb 	memset(txp, 0, sizeof(struct mt76_connac_hw_txp));
49*8ba4d145SBjoern A. Zeeb 	mt76_connac_write_hw_txp(mdev, tx_info, txp, id);
50*8ba4d145SBjoern A. Zeeb 
51*8ba4d145SBjoern A. Zeeb 	tx_info->skb = NULL;
52*8ba4d145SBjoern A. Zeeb 
53*8ba4d145SBjoern A. Zeeb 	return 0;
54*8ba4d145SBjoern A. Zeeb }
55*8ba4d145SBjoern A. Zeeb 
mt7925_tx_token_put(struct mt792x_dev * dev)56*8ba4d145SBjoern A. Zeeb void mt7925_tx_token_put(struct mt792x_dev *dev)
57*8ba4d145SBjoern A. Zeeb {
58*8ba4d145SBjoern A. Zeeb 	struct mt76_txwi_cache *txwi;
59*8ba4d145SBjoern A. Zeeb 	int id;
60*8ba4d145SBjoern A. Zeeb 
61*8ba4d145SBjoern A. Zeeb 	spin_lock_bh(&dev->mt76.token_lock);
62*8ba4d145SBjoern A. Zeeb 	idr_for_each_entry(&dev->mt76.token, txwi, id) {
63*8ba4d145SBjoern A. Zeeb 		mt7925_txwi_free(dev, txwi, NULL, NULL, NULL);
64*8ba4d145SBjoern A. Zeeb 		dev->mt76.token_count--;
65*8ba4d145SBjoern A. Zeeb 	}
66*8ba4d145SBjoern A. Zeeb 	spin_unlock_bh(&dev->mt76.token_lock);
67*8ba4d145SBjoern A. Zeeb 	idr_destroy(&dev->mt76.token);
68*8ba4d145SBjoern A. Zeeb }
69*8ba4d145SBjoern A. Zeeb 
mt7925e_mac_reset(struct mt792x_dev * dev)70*8ba4d145SBjoern A. Zeeb int mt7925e_mac_reset(struct mt792x_dev *dev)
71*8ba4d145SBjoern A. Zeeb {
72*8ba4d145SBjoern A. Zeeb 	const struct mt792x_irq_map *irq_map = dev->irq_map;
73*8ba4d145SBjoern A. Zeeb 	int i, err;
74*8ba4d145SBjoern A. Zeeb 
75*8ba4d145SBjoern A. Zeeb 	mt792xe_mcu_drv_pmctrl(dev);
76*8ba4d145SBjoern A. Zeeb 
77*8ba4d145SBjoern A. Zeeb 	mt76_connac_free_pending_tx_skbs(&dev->pm, NULL);
78*8ba4d145SBjoern A. Zeeb 
79*8ba4d145SBjoern A. Zeeb 	mt76_wr(dev, dev->irq_map->host_irq_enable, 0);
80*8ba4d145SBjoern A. Zeeb 	mt76_wr(dev, MT_PCIE_MAC_INT_ENABLE, 0x0);
81*8ba4d145SBjoern A. Zeeb 
82*8ba4d145SBjoern A. Zeeb 	set_bit(MT76_RESET, &dev->mphy.state);
83*8ba4d145SBjoern A. Zeeb 	set_bit(MT76_MCU_RESET, &dev->mphy.state);
84*8ba4d145SBjoern A. Zeeb 	wake_up(&dev->mt76.mcu.wait);
85*8ba4d145SBjoern A. Zeeb 	skb_queue_purge(&dev->mt76.mcu.res_q);
86*8ba4d145SBjoern A. Zeeb 
87*8ba4d145SBjoern A. Zeeb 	mt76_txq_schedule_all(&dev->mphy);
88*8ba4d145SBjoern A. Zeeb 
89*8ba4d145SBjoern A. Zeeb 	mt76_worker_disable(&dev->mt76.tx_worker);
90*8ba4d145SBjoern A. Zeeb 	if (irq_map->rx.data_complete_mask)
91*8ba4d145SBjoern A. Zeeb 		napi_disable(&dev->mt76.napi[MT_RXQ_MAIN]);
92*8ba4d145SBjoern A. Zeeb 	if (irq_map->rx.wm_complete_mask)
93*8ba4d145SBjoern A. Zeeb 		napi_disable(&dev->mt76.napi[MT_RXQ_MCU]);
94*8ba4d145SBjoern A. Zeeb 	if (irq_map->rx.wm2_complete_mask)
95*8ba4d145SBjoern A. Zeeb 		napi_disable(&dev->mt76.napi[MT_RXQ_MCU_WA]);
96*8ba4d145SBjoern A. Zeeb 	if (irq_map->tx.all_complete_mask)
97*8ba4d145SBjoern A. Zeeb 		napi_disable(&dev->mt76.tx_napi);
98*8ba4d145SBjoern A. Zeeb 
99*8ba4d145SBjoern A. Zeeb 	mt7925_tx_token_put(dev);
100*8ba4d145SBjoern A. Zeeb 	idr_init(&dev->mt76.token);
101*8ba4d145SBjoern A. Zeeb 
102*8ba4d145SBjoern A. Zeeb 	mt792x_wpdma_reset(dev, true);
103*8ba4d145SBjoern A. Zeeb 
104*8ba4d145SBjoern A. Zeeb 	mt76_for_each_q_rx(&dev->mt76, i) {
105*8ba4d145SBjoern A. Zeeb 		napi_enable(&dev->mt76.napi[i]);
106*8ba4d145SBjoern A. Zeeb 	}
107*8ba4d145SBjoern A. Zeeb 	napi_enable(&dev->mt76.tx_napi);
108*8ba4d145SBjoern A. Zeeb 
109*8ba4d145SBjoern A. Zeeb 	local_bh_disable();
110*8ba4d145SBjoern A. Zeeb 	mt76_for_each_q_rx(&dev->mt76, i) {
111*8ba4d145SBjoern A. Zeeb 		napi_schedule(&dev->mt76.napi[i]);
112*8ba4d145SBjoern A. Zeeb 	}
113*8ba4d145SBjoern A. Zeeb 	napi_schedule(&dev->mt76.tx_napi);
114*8ba4d145SBjoern A. Zeeb 	local_bh_enable();
115*8ba4d145SBjoern A. Zeeb 
116*8ba4d145SBjoern A. Zeeb 	dev->fw_assert = false;
117*8ba4d145SBjoern A. Zeeb 	clear_bit(MT76_MCU_RESET, &dev->mphy.state);
118*8ba4d145SBjoern A. Zeeb 
119*8ba4d145SBjoern A. Zeeb 	mt76_wr(dev, dev->irq_map->host_irq_enable,
120*8ba4d145SBjoern A. Zeeb 		dev->irq_map->tx.all_complete_mask |
121*8ba4d145SBjoern A. Zeeb 		MT_INT_RX_DONE_ALL | MT_INT_MCU_CMD);
122*8ba4d145SBjoern A. Zeeb 	mt76_wr(dev, MT_PCIE_MAC_INT_ENABLE, 0xff);
123*8ba4d145SBjoern A. Zeeb 
124*8ba4d145SBjoern A. Zeeb 	err = mt792xe_mcu_fw_pmctrl(dev);
125*8ba4d145SBjoern A. Zeeb 	if (err)
126*8ba4d145SBjoern A. Zeeb 		return err;
127*8ba4d145SBjoern A. Zeeb 
128*8ba4d145SBjoern A. Zeeb 	err = __mt792xe_mcu_drv_pmctrl(dev);
129*8ba4d145SBjoern A. Zeeb 	if (err)
130*8ba4d145SBjoern A. Zeeb 		goto out;
131*8ba4d145SBjoern A. Zeeb 
132*8ba4d145SBjoern A. Zeeb 	err = mt7925_run_firmware(dev);
133*8ba4d145SBjoern A. Zeeb 	if (err)
134*8ba4d145SBjoern A. Zeeb 		goto out;
135*8ba4d145SBjoern A. Zeeb 
136*8ba4d145SBjoern A. Zeeb 	err = mt7925_mcu_set_eeprom(dev);
137*8ba4d145SBjoern A. Zeeb 	if (err)
138*8ba4d145SBjoern A. Zeeb 		goto out;
139*8ba4d145SBjoern A. Zeeb 
140*8ba4d145SBjoern A. Zeeb 	err = mt7925_mac_init(dev);
141*8ba4d145SBjoern A. Zeeb 	if (err)
142*8ba4d145SBjoern A. Zeeb 		goto out;
143*8ba4d145SBjoern A. Zeeb 
144*8ba4d145SBjoern A. Zeeb 	err = __mt7925_start(&dev->phy);
145*8ba4d145SBjoern A. Zeeb out:
146*8ba4d145SBjoern A. Zeeb 	clear_bit(MT76_RESET, &dev->mphy.state);
147*8ba4d145SBjoern A. Zeeb 
148*8ba4d145SBjoern A. Zeeb 	mt76_worker_enable(&dev->mt76.tx_worker);
149*8ba4d145SBjoern A. Zeeb 
150*8ba4d145SBjoern A. Zeeb 	return err;
151*8ba4d145SBjoern A. Zeeb }
152