xref: /freebsd/sys/contrib/dev/mediatek/mt76/mt76x2/usb_mac.c (revision 6c92544d7c9722a3fe6263134938d1f864c158c5)
1*6c92544dSBjoern A. Zeeb // SPDX-License-Identifier: ISC
2*6c92544dSBjoern A. Zeeb /*
3*6c92544dSBjoern A. Zeeb  * Copyright (C) 2018 Lorenzo Bianconi <lorenzo.bianconi83@gmail.com>
4*6c92544dSBjoern A. Zeeb  */
5*6c92544dSBjoern A. Zeeb 
6*6c92544dSBjoern A. Zeeb #include "mt76x2u.h"
7*6c92544dSBjoern A. Zeeb #include "eeprom.h"
8*6c92544dSBjoern A. Zeeb 
mt76x2u_mac_fixup_xtal(struct mt76x02_dev * dev)9*6c92544dSBjoern A. Zeeb static void mt76x2u_mac_fixup_xtal(struct mt76x02_dev *dev)
10*6c92544dSBjoern A. Zeeb {
11*6c92544dSBjoern A. Zeeb 	s8 offset = 0;
12*6c92544dSBjoern A. Zeeb 	u16 eep_val;
13*6c92544dSBjoern A. Zeeb 
14*6c92544dSBjoern A. Zeeb 	eep_val = mt76x02_eeprom_get(dev, MT_EE_XTAL_TRIM_2);
15*6c92544dSBjoern A. Zeeb 
16*6c92544dSBjoern A. Zeeb 	offset = eep_val & 0x7f;
17*6c92544dSBjoern A. Zeeb 	if ((eep_val & 0xff) == 0xff)
18*6c92544dSBjoern A. Zeeb 		offset = 0;
19*6c92544dSBjoern A. Zeeb 	else if (eep_val & 0x80)
20*6c92544dSBjoern A. Zeeb 		offset = 0 - offset;
21*6c92544dSBjoern A. Zeeb 
22*6c92544dSBjoern A. Zeeb 	eep_val >>= 8;
23*6c92544dSBjoern A. Zeeb 	if (eep_val == 0x00 || eep_val == 0xff) {
24*6c92544dSBjoern A. Zeeb 		eep_val = mt76x02_eeprom_get(dev, MT_EE_XTAL_TRIM_1);
25*6c92544dSBjoern A. Zeeb 		eep_val &= 0xff;
26*6c92544dSBjoern A. Zeeb 
27*6c92544dSBjoern A. Zeeb 		if (eep_val == 0x00 || eep_val == 0xff)
28*6c92544dSBjoern A. Zeeb 			eep_val = 0x14;
29*6c92544dSBjoern A. Zeeb 	}
30*6c92544dSBjoern A. Zeeb 
31*6c92544dSBjoern A. Zeeb 	eep_val &= 0x7f;
32*6c92544dSBjoern A. Zeeb 	mt76_rmw_field(dev, MT_VEND_ADDR(CFG, MT_XO_CTRL5),
33*6c92544dSBjoern A. Zeeb 		       MT_XO_CTRL5_C2_VAL, eep_val + offset);
34*6c92544dSBjoern A. Zeeb 	mt76_set(dev, MT_VEND_ADDR(CFG, MT_XO_CTRL6), MT_XO_CTRL6_C2_CTRL);
35*6c92544dSBjoern A. Zeeb 
36*6c92544dSBjoern A. Zeeb 	mt76_wr(dev, 0x504, 0x06000000);
37*6c92544dSBjoern A. Zeeb 	mt76_wr(dev, 0x50c, 0x08800000);
38*6c92544dSBjoern A. Zeeb 	mdelay(5);
39*6c92544dSBjoern A. Zeeb 	mt76_wr(dev, 0x504, 0x0);
40*6c92544dSBjoern A. Zeeb 
41*6c92544dSBjoern A. Zeeb 	/* decrease SIFS from 16us to 13us */
42*6c92544dSBjoern A. Zeeb 	mt76_rmw_field(dev, MT_XIFS_TIME_CFG,
43*6c92544dSBjoern A. Zeeb 		       MT_XIFS_TIME_CFG_OFDM_SIFS, 0xd);
44*6c92544dSBjoern A. Zeeb 	mt76_rmw_field(dev, MT_BKOFF_SLOT_CFG, MT_BKOFF_SLOT_CFG_CC_DELAY, 1);
45*6c92544dSBjoern A. Zeeb 
46*6c92544dSBjoern A. Zeeb 	/* init fce */
47*6c92544dSBjoern A. Zeeb 	mt76_clear(dev, MT_FCE_L2_STUFF, MT_FCE_L2_STUFF_WR_MPDU_LEN_EN);
48*6c92544dSBjoern A. Zeeb 
49*6c92544dSBjoern A. Zeeb 	eep_val = mt76x02_eeprom_get(dev, MT_EE_NIC_CONF_2);
50*6c92544dSBjoern A. Zeeb 	switch (FIELD_GET(MT_EE_NIC_CONF_2_XTAL_OPTION, eep_val)) {
51*6c92544dSBjoern A. Zeeb 	case 0:
52*6c92544dSBjoern A. Zeeb 		mt76_wr(dev, MT_XO_CTRL7, 0x5c1fee80);
53*6c92544dSBjoern A. Zeeb 		break;
54*6c92544dSBjoern A. Zeeb 	case 1:
55*6c92544dSBjoern A. Zeeb 		mt76_wr(dev, MT_XO_CTRL7, 0x5c1feed0);
56*6c92544dSBjoern A. Zeeb 		break;
57*6c92544dSBjoern A. Zeeb 	default:
58*6c92544dSBjoern A. Zeeb 		break;
59*6c92544dSBjoern A. Zeeb 	}
60*6c92544dSBjoern A. Zeeb }
61*6c92544dSBjoern A. Zeeb 
mt76x2u_mac_reset(struct mt76x02_dev * dev)62*6c92544dSBjoern A. Zeeb int mt76x2u_mac_reset(struct mt76x02_dev *dev)
63*6c92544dSBjoern A. Zeeb {
64*6c92544dSBjoern A. Zeeb 	mt76_wr(dev, MT_WPDMA_GLO_CFG, BIT(4) | BIT(5));
65*6c92544dSBjoern A. Zeeb 
66*6c92544dSBjoern A. Zeeb 	/* init pbf regs */
67*6c92544dSBjoern A. Zeeb 	mt76_wr(dev, MT_PBF_TX_MAX_PCNT, 0xefef3f1f);
68*6c92544dSBjoern A. Zeeb 	mt76_wr(dev, MT_PBF_RX_MAX_PCNT, 0xfebf);
69*6c92544dSBjoern A. Zeeb 
70*6c92544dSBjoern A. Zeeb 	mt76_write_mac_initvals(dev);
71*6c92544dSBjoern A. Zeeb 
72*6c92544dSBjoern A. Zeeb 	mt76_wr(dev, MT_TX_LINK_CFG, 0x1020);
73*6c92544dSBjoern A. Zeeb 	mt76_wr(dev, MT_AUTO_RSP_CFG, 0x13);
74*6c92544dSBjoern A. Zeeb 	mt76_wr(dev, MT_MAX_LEN_CFG, 0x2f00);
75*6c92544dSBjoern A. Zeeb 
76*6c92544dSBjoern A. Zeeb 	mt76_wr(dev, MT_WMM_AIFSN, 0x2273);
77*6c92544dSBjoern A. Zeeb 	mt76_wr(dev, MT_WMM_CWMIN, 0x2344);
78*6c92544dSBjoern A. Zeeb 	mt76_wr(dev, MT_WMM_CWMAX, 0x34aa);
79*6c92544dSBjoern A. Zeeb 
80*6c92544dSBjoern A. Zeeb 	mt76_clear(dev, MT_MAC_SYS_CTRL,
81*6c92544dSBjoern A. Zeeb 		   MT_MAC_SYS_CTRL_RESET_CSR |
82*6c92544dSBjoern A. Zeeb 		   MT_MAC_SYS_CTRL_RESET_BBP);
83*6c92544dSBjoern A. Zeeb 
84*6c92544dSBjoern A. Zeeb 	if (is_mt7612(dev))
85*6c92544dSBjoern A. Zeeb 		mt76_clear(dev, MT_COEXCFG0, MT_COEXCFG0_COEX_EN);
86*6c92544dSBjoern A. Zeeb 
87*6c92544dSBjoern A. Zeeb 	mt76_set(dev, MT_EXT_CCA_CFG, 0xf000);
88*6c92544dSBjoern A. Zeeb 	mt76_clear(dev, MT_TX_ALC_CFG_4, BIT(31));
89*6c92544dSBjoern A. Zeeb 
90*6c92544dSBjoern A. Zeeb 	mt76x2u_mac_fixup_xtal(dev);
91*6c92544dSBjoern A. Zeeb 
92*6c92544dSBjoern A. Zeeb 	return 0;
93*6c92544dSBjoern A. Zeeb }
94*6c92544dSBjoern A. Zeeb 
mt76x2u_mac_stop(struct mt76x02_dev * dev)95*6c92544dSBjoern A. Zeeb int mt76x2u_mac_stop(struct mt76x02_dev *dev)
96*6c92544dSBjoern A. Zeeb {
97*6c92544dSBjoern A. Zeeb 	int i, count = 0, val;
98*6c92544dSBjoern A. Zeeb 	bool stopped = false;
99*6c92544dSBjoern A. Zeeb 	u32 rts_cfg;
100*6c92544dSBjoern A. Zeeb 
101*6c92544dSBjoern A. Zeeb 	if (test_bit(MT76_REMOVED, &dev->mphy.state))
102*6c92544dSBjoern A. Zeeb 		return -EIO;
103*6c92544dSBjoern A. Zeeb 
104*6c92544dSBjoern A. Zeeb 	rts_cfg = mt76_rr(dev, MT_TX_RTS_CFG);
105*6c92544dSBjoern A. Zeeb 	mt76_wr(dev, MT_TX_RTS_CFG, rts_cfg & ~MT_TX_RTS_CFG_RETRY_LIMIT);
106*6c92544dSBjoern A. Zeeb 
107*6c92544dSBjoern A. Zeeb 	mt76_clear(dev, MT_TXOP_CTRL_CFG, MT_TXOP_ED_CCA_EN);
108*6c92544dSBjoern A. Zeeb 	mt76_clear(dev, MT_TXOP_HLDR_ET, MT_TXOP_HLDR_TX40M_BLK_EN);
109*6c92544dSBjoern A. Zeeb 
110*6c92544dSBjoern A. Zeeb 	/* wait tx dma to stop */
111*6c92544dSBjoern A. Zeeb 	for (i = 0; i < 2000; i++) {
112*6c92544dSBjoern A. Zeeb 		val = mt76_rr(dev, MT_VEND_ADDR(CFG, MT_USB_U3DMA_CFG));
113*6c92544dSBjoern A. Zeeb 		if (!(val & MT_USB_DMA_CFG_TX_BUSY) && i > 10)
114*6c92544dSBjoern A. Zeeb 			break;
115*6c92544dSBjoern A. Zeeb 		usleep_range(50, 100);
116*6c92544dSBjoern A. Zeeb 	}
117*6c92544dSBjoern A. Zeeb 
118*6c92544dSBjoern A. Zeeb 	/* page count on TxQ */
119*6c92544dSBjoern A. Zeeb 	for (i = 0; i < 200; i++) {
120*6c92544dSBjoern A. Zeeb 		if (!(mt76_rr(dev, 0x0438) & 0xffffffff) &&
121*6c92544dSBjoern A. Zeeb 		    !(mt76_rr(dev, 0x0a30) & 0x000000ff) &&
122*6c92544dSBjoern A. Zeeb 		    !(mt76_rr(dev, 0x0a34) & 0xff00ff00))
123*6c92544dSBjoern A. Zeeb 			break;
124*6c92544dSBjoern A. Zeeb 		usleep_range(10, 20);
125*6c92544dSBjoern A. Zeeb 	}
126*6c92544dSBjoern A. Zeeb 
127*6c92544dSBjoern A. Zeeb 	/* disable tx-rx */
128*6c92544dSBjoern A. Zeeb 	mt76_clear(dev, MT_MAC_SYS_CTRL,
129*6c92544dSBjoern A. Zeeb 		   MT_MAC_SYS_CTRL_ENABLE_RX |
130*6c92544dSBjoern A. Zeeb 		   MT_MAC_SYS_CTRL_ENABLE_TX);
131*6c92544dSBjoern A. Zeeb 
132*6c92544dSBjoern A. Zeeb 	/* Wait for MAC to become idle */
133*6c92544dSBjoern A. Zeeb 	for (i = 0; i < 1000; i++) {
134*6c92544dSBjoern A. Zeeb 		if (!(mt76_rr(dev, MT_MAC_STATUS) & MT_MAC_STATUS_TX) &&
135*6c92544dSBjoern A. Zeeb 		    !mt76_rr(dev, MT_BBP(IBI, 12))) {
136*6c92544dSBjoern A. Zeeb 			stopped = true;
137*6c92544dSBjoern A. Zeeb 			break;
138*6c92544dSBjoern A. Zeeb 		}
139*6c92544dSBjoern A. Zeeb 		usleep_range(10, 20);
140*6c92544dSBjoern A. Zeeb 	}
141*6c92544dSBjoern A. Zeeb 
142*6c92544dSBjoern A. Zeeb 	if (!stopped) {
143*6c92544dSBjoern A. Zeeb 		mt76_set(dev, MT_BBP(CORE, 4), BIT(1));
144*6c92544dSBjoern A. Zeeb 		mt76_clear(dev, MT_BBP(CORE, 4), BIT(1));
145*6c92544dSBjoern A. Zeeb 
146*6c92544dSBjoern A. Zeeb 		mt76_set(dev, MT_BBP(CORE, 4), BIT(0));
147*6c92544dSBjoern A. Zeeb 		mt76_clear(dev, MT_BBP(CORE, 4), BIT(0));
148*6c92544dSBjoern A. Zeeb 	}
149*6c92544dSBjoern A. Zeeb 
150*6c92544dSBjoern A. Zeeb 	/* page count on RxQ */
151*6c92544dSBjoern A. Zeeb 	for (i = 0; i < 200; i++) {
152*6c92544dSBjoern A. Zeeb 		if (!(mt76_rr(dev, 0x0430) & 0x00ff0000) &&
153*6c92544dSBjoern A. Zeeb 		    !(mt76_rr(dev, 0x0a30) & 0xffffffff) &&
154*6c92544dSBjoern A. Zeeb 		    !(mt76_rr(dev, 0x0a34) & 0xffffffff) &&
155*6c92544dSBjoern A. Zeeb 		    ++count > 10)
156*6c92544dSBjoern A. Zeeb 			break;
157*6c92544dSBjoern A. Zeeb 		msleep(50);
158*6c92544dSBjoern A. Zeeb 	}
159*6c92544dSBjoern A. Zeeb 
160*6c92544dSBjoern A. Zeeb 	if (!mt76_poll(dev, MT_MAC_STATUS, MT_MAC_STATUS_RX, 0, 2000))
161*6c92544dSBjoern A. Zeeb 		dev_warn(dev->mt76.dev, "MAC RX failed to stop\n");
162*6c92544dSBjoern A. Zeeb 
163*6c92544dSBjoern A. Zeeb 	/* wait rx dma to stop */
164*6c92544dSBjoern A. Zeeb 	for (i = 0; i < 2000; i++) {
165*6c92544dSBjoern A. Zeeb 		val = mt76_rr(dev, MT_VEND_ADDR(CFG, MT_USB_U3DMA_CFG));
166*6c92544dSBjoern A. Zeeb 		if (!(val & MT_USB_DMA_CFG_RX_BUSY) && i > 10)
167*6c92544dSBjoern A. Zeeb 			break;
168*6c92544dSBjoern A. Zeeb 		usleep_range(50, 100);
169*6c92544dSBjoern A. Zeeb 	}
170*6c92544dSBjoern A. Zeeb 
171*6c92544dSBjoern A. Zeeb 	mt76_wr(dev, MT_TX_RTS_CFG, rts_cfg);
172*6c92544dSBjoern A. Zeeb 
173*6c92544dSBjoern A. Zeeb 	return 0;
174*6c92544dSBjoern A. Zeeb }
175