xref: /freebsd/sys/contrib/dev/mediatek/mt76/mt76x2/pci_init.c (revision 6c92544d7c9722a3fe6263134938d1f864c158c5)
1*6c92544dSBjoern A. Zeeb // SPDX-License-Identifier: ISC
2*6c92544dSBjoern A. Zeeb /*
3*6c92544dSBjoern A. Zeeb  * Copyright (C) 2016 Felix Fietkau <nbd@nbd.name>
4*6c92544dSBjoern A. Zeeb  */
5*6c92544dSBjoern A. Zeeb 
6*6c92544dSBjoern A. Zeeb #include <linux/delay.h>
7*6c92544dSBjoern A. Zeeb #include "mt76x2.h"
8*6c92544dSBjoern A. Zeeb #include "eeprom.h"
9*6c92544dSBjoern A. Zeeb #include "mcu.h"
10*6c92544dSBjoern A. Zeeb #include "../mt76x02_mac.h"
11*6c92544dSBjoern A. Zeeb 
12*6c92544dSBjoern A. Zeeb static void
mt76x2_mac_pbf_init(struct mt76x02_dev * dev)13*6c92544dSBjoern A. Zeeb mt76x2_mac_pbf_init(struct mt76x02_dev *dev)
14*6c92544dSBjoern A. Zeeb {
15*6c92544dSBjoern A. Zeeb 	u32 val;
16*6c92544dSBjoern A. Zeeb 
17*6c92544dSBjoern A. Zeeb 	val = MT_PBF_SYS_CTRL_MCU_RESET |
18*6c92544dSBjoern A. Zeeb 	      MT_PBF_SYS_CTRL_DMA_RESET |
19*6c92544dSBjoern A. Zeeb 	      MT_PBF_SYS_CTRL_MAC_RESET |
20*6c92544dSBjoern A. Zeeb 	      MT_PBF_SYS_CTRL_PBF_RESET |
21*6c92544dSBjoern A. Zeeb 	      MT_PBF_SYS_CTRL_ASY_RESET;
22*6c92544dSBjoern A. Zeeb 
23*6c92544dSBjoern A. Zeeb 	mt76_set(dev, MT_PBF_SYS_CTRL, val);
24*6c92544dSBjoern A. Zeeb 	mt76_clear(dev, MT_PBF_SYS_CTRL, val);
25*6c92544dSBjoern A. Zeeb 
26*6c92544dSBjoern A. Zeeb 	mt76_wr(dev, MT_PBF_TX_MAX_PCNT, 0xefef3f1f);
27*6c92544dSBjoern A. Zeeb 	mt76_wr(dev, MT_PBF_RX_MAX_PCNT, 0xfebf);
28*6c92544dSBjoern A. Zeeb }
29*6c92544dSBjoern A. Zeeb 
30*6c92544dSBjoern A. Zeeb static void
mt76x2_fixup_xtal(struct mt76x02_dev * dev)31*6c92544dSBjoern A. Zeeb mt76x2_fixup_xtal(struct mt76x02_dev *dev)
32*6c92544dSBjoern A. Zeeb {
33*6c92544dSBjoern A. Zeeb 	u16 eep_val;
34*6c92544dSBjoern A. Zeeb 	s8 offset = 0;
35*6c92544dSBjoern A. Zeeb 
36*6c92544dSBjoern A. Zeeb 	eep_val = mt76x02_eeprom_get(dev, MT_EE_XTAL_TRIM_2);
37*6c92544dSBjoern A. Zeeb 
38*6c92544dSBjoern A. Zeeb 	offset = eep_val & 0x7f;
39*6c92544dSBjoern A. Zeeb 	if ((eep_val & 0xff) == 0xff)
40*6c92544dSBjoern A. Zeeb 		offset = 0;
41*6c92544dSBjoern A. Zeeb 	else if (eep_val & 0x80)
42*6c92544dSBjoern A. Zeeb 		offset = 0 - offset;
43*6c92544dSBjoern A. Zeeb 
44*6c92544dSBjoern A. Zeeb 	eep_val >>= 8;
45*6c92544dSBjoern A. Zeeb 	if (eep_val == 0x00 || eep_val == 0xff) {
46*6c92544dSBjoern A. Zeeb 		eep_val = mt76x02_eeprom_get(dev, MT_EE_XTAL_TRIM_1);
47*6c92544dSBjoern A. Zeeb 		eep_val &= 0xff;
48*6c92544dSBjoern A. Zeeb 
49*6c92544dSBjoern A. Zeeb 		if (eep_val == 0x00 || eep_val == 0xff)
50*6c92544dSBjoern A. Zeeb 			eep_val = 0x14;
51*6c92544dSBjoern A. Zeeb 	}
52*6c92544dSBjoern A. Zeeb 
53*6c92544dSBjoern A. Zeeb 	eep_val &= 0x7f;
54*6c92544dSBjoern A. Zeeb 	mt76_rmw_field(dev, MT_XO_CTRL5, MT_XO_CTRL5_C2_VAL, eep_val + offset);
55*6c92544dSBjoern A. Zeeb 	mt76_set(dev, MT_XO_CTRL6, MT_XO_CTRL6_C2_CTRL);
56*6c92544dSBjoern A. Zeeb 
57*6c92544dSBjoern A. Zeeb 	eep_val = mt76x02_eeprom_get(dev, MT_EE_NIC_CONF_2);
58*6c92544dSBjoern A. Zeeb 	switch (FIELD_GET(MT_EE_NIC_CONF_2_XTAL_OPTION, eep_val)) {
59*6c92544dSBjoern A. Zeeb 	case 0:
60*6c92544dSBjoern A. Zeeb 		mt76_wr(dev, MT_XO_CTRL7, 0x5c1fee80);
61*6c92544dSBjoern A. Zeeb 		break;
62*6c92544dSBjoern A. Zeeb 	case 1:
63*6c92544dSBjoern A. Zeeb 		mt76_wr(dev, MT_XO_CTRL7, 0x5c1feed0);
64*6c92544dSBjoern A. Zeeb 		break;
65*6c92544dSBjoern A. Zeeb 	default:
66*6c92544dSBjoern A. Zeeb 		break;
67*6c92544dSBjoern A. Zeeb 	}
68*6c92544dSBjoern A. Zeeb }
69*6c92544dSBjoern A. Zeeb 
mt76x2_mac_reset(struct mt76x02_dev * dev,bool hard)70*6c92544dSBjoern A. Zeeb int mt76x2_mac_reset(struct mt76x02_dev *dev, bool hard)
71*6c92544dSBjoern A. Zeeb {
72*6c92544dSBjoern A. Zeeb 	const u8 *macaddr = dev->mphy.macaddr;
73*6c92544dSBjoern A. Zeeb 	u32 val;
74*6c92544dSBjoern A. Zeeb 	int i, k;
75*6c92544dSBjoern A. Zeeb 
76*6c92544dSBjoern A. Zeeb 	if (!mt76x02_wait_for_mac(&dev->mt76))
77*6c92544dSBjoern A. Zeeb 		return -ETIMEDOUT;
78*6c92544dSBjoern A. Zeeb 
79*6c92544dSBjoern A. Zeeb 	val = mt76_rr(dev, MT_WPDMA_GLO_CFG);
80*6c92544dSBjoern A. Zeeb 
81*6c92544dSBjoern A. Zeeb 	val &= ~(MT_WPDMA_GLO_CFG_TX_DMA_EN |
82*6c92544dSBjoern A. Zeeb 		 MT_WPDMA_GLO_CFG_TX_DMA_BUSY |
83*6c92544dSBjoern A. Zeeb 		 MT_WPDMA_GLO_CFG_RX_DMA_EN |
84*6c92544dSBjoern A. Zeeb 		 MT_WPDMA_GLO_CFG_RX_DMA_BUSY |
85*6c92544dSBjoern A. Zeeb 		 MT_WPDMA_GLO_CFG_DMA_BURST_SIZE);
86*6c92544dSBjoern A. Zeeb 	val |= FIELD_PREP(MT_WPDMA_GLO_CFG_DMA_BURST_SIZE, 3);
87*6c92544dSBjoern A. Zeeb 
88*6c92544dSBjoern A. Zeeb 	mt76_wr(dev, MT_WPDMA_GLO_CFG, val);
89*6c92544dSBjoern A. Zeeb 
90*6c92544dSBjoern A. Zeeb 	mt76x2_mac_pbf_init(dev);
91*6c92544dSBjoern A. Zeeb 	mt76_write_mac_initvals(dev);
92*6c92544dSBjoern A. Zeeb 	mt76x2_fixup_xtal(dev);
93*6c92544dSBjoern A. Zeeb 
94*6c92544dSBjoern A. Zeeb 	mt76_clear(dev, MT_MAC_SYS_CTRL,
95*6c92544dSBjoern A. Zeeb 		   MT_MAC_SYS_CTRL_RESET_CSR |
96*6c92544dSBjoern A. Zeeb 		   MT_MAC_SYS_CTRL_RESET_BBP);
97*6c92544dSBjoern A. Zeeb 
98*6c92544dSBjoern A. Zeeb 	if (is_mt7612(dev))
99*6c92544dSBjoern A. Zeeb 		mt76_clear(dev, MT_COEXCFG0, MT_COEXCFG0_COEX_EN);
100*6c92544dSBjoern A. Zeeb 
101*6c92544dSBjoern A. Zeeb 	mt76_set(dev, MT_EXT_CCA_CFG, 0x0000f000);
102*6c92544dSBjoern A. Zeeb 	mt76_clear(dev, MT_TX_ALC_CFG_4, BIT(31));
103*6c92544dSBjoern A. Zeeb 
104*6c92544dSBjoern A. Zeeb 	mt76_wr(dev, MT_RF_BYPASS_0, 0x06000000);
105*6c92544dSBjoern A. Zeeb 	mt76_wr(dev, MT_RF_SETTING_0, 0x08800000);
106*6c92544dSBjoern A. Zeeb 	usleep_range(5000, 10000);
107*6c92544dSBjoern A. Zeeb 	mt76_wr(dev, MT_RF_BYPASS_0, 0x00000000);
108*6c92544dSBjoern A. Zeeb 
109*6c92544dSBjoern A. Zeeb 	mt76_wr(dev, MT_MCU_CLOCK_CTL, 0x1401);
110*6c92544dSBjoern A. Zeeb 	mt76_clear(dev, MT_FCE_L2_STUFF, MT_FCE_L2_STUFF_WR_MPDU_LEN_EN);
111*6c92544dSBjoern A. Zeeb 
112*6c92544dSBjoern A. Zeeb 	mt76x02_mac_setaddr(dev, macaddr);
113*6c92544dSBjoern A. Zeeb 	mt76x02e_init_beacon_config(dev);
114*6c92544dSBjoern A. Zeeb 	if (!hard)
115*6c92544dSBjoern A. Zeeb 		return 0;
116*6c92544dSBjoern A. Zeeb 
117*6c92544dSBjoern A. Zeeb 	for (i = 0; i < 256 / 32; i++)
118*6c92544dSBjoern A. Zeeb 		mt76_wr(dev, MT_WCID_DROP_BASE + i * 4, 0);
119*6c92544dSBjoern A. Zeeb 
120*6c92544dSBjoern A. Zeeb 	for (i = 0; i < 256; i++) {
121*6c92544dSBjoern A. Zeeb 		mt76x02_mac_wcid_setup(dev, i, 0, NULL);
122*6c92544dSBjoern A. Zeeb 		mt76_wr(dev, MT_WCID_TX_RATE(i), 0);
123*6c92544dSBjoern A. Zeeb 		mt76_wr(dev, MT_WCID_TX_RATE(i) + 4, 0);
124*6c92544dSBjoern A. Zeeb 	}
125*6c92544dSBjoern A. Zeeb 
126*6c92544dSBjoern A. Zeeb 	for (i = 0; i < MT_MAX_VIFS; i++)
127*6c92544dSBjoern A. Zeeb 		mt76x02_mac_wcid_setup(dev, MT_VIF_WCID(i), i, NULL);
128*6c92544dSBjoern A. Zeeb 
129*6c92544dSBjoern A. Zeeb 	for (i = 0; i < 16; i++)
130*6c92544dSBjoern A. Zeeb 		for (k = 0; k < 4; k++)
131*6c92544dSBjoern A. Zeeb 			mt76x02_mac_shared_key_setup(dev, i, k, NULL);
132*6c92544dSBjoern A. Zeeb 
133*6c92544dSBjoern A. Zeeb 	for (i = 0; i < 16; i++)
134*6c92544dSBjoern A. Zeeb 		mt76_rr(dev, MT_TX_STAT_FIFO);
135*6c92544dSBjoern A. Zeeb 
136*6c92544dSBjoern A. Zeeb 	mt76x02_set_tx_ackto(dev);
137*6c92544dSBjoern A. Zeeb 
138*6c92544dSBjoern A. Zeeb 	return 0;
139*6c92544dSBjoern A. Zeeb }
140*6c92544dSBjoern A. Zeeb 
141*6c92544dSBjoern A. Zeeb static void
mt76x2_power_on_rf_patch(struct mt76x02_dev * dev)142*6c92544dSBjoern A. Zeeb mt76x2_power_on_rf_patch(struct mt76x02_dev *dev)
143*6c92544dSBjoern A. Zeeb {
144*6c92544dSBjoern A. Zeeb 	mt76_set(dev, 0x10130, BIT(0) | BIT(16));
145*6c92544dSBjoern A. Zeeb 	udelay(1);
146*6c92544dSBjoern A. Zeeb 
147*6c92544dSBjoern A. Zeeb 	mt76_clear(dev, 0x1001c, 0xff);
148*6c92544dSBjoern A. Zeeb 	mt76_set(dev, 0x1001c, 0x30);
149*6c92544dSBjoern A. Zeeb 
150*6c92544dSBjoern A. Zeeb 	mt76_wr(dev, 0x10014, 0x484f);
151*6c92544dSBjoern A. Zeeb 	udelay(1);
152*6c92544dSBjoern A. Zeeb 
153*6c92544dSBjoern A. Zeeb 	mt76_set(dev, 0x10130, BIT(17));
154*6c92544dSBjoern A. Zeeb 	udelay(125);
155*6c92544dSBjoern A. Zeeb 
156*6c92544dSBjoern A. Zeeb 	mt76_clear(dev, 0x10130, BIT(16));
157*6c92544dSBjoern A. Zeeb 	udelay(50);
158*6c92544dSBjoern A. Zeeb 
159*6c92544dSBjoern A. Zeeb 	mt76_set(dev, 0x1014c, BIT(19) | BIT(20));
160*6c92544dSBjoern A. Zeeb }
161*6c92544dSBjoern A. Zeeb 
162*6c92544dSBjoern A. Zeeb static void
mt76x2_power_on_rf(struct mt76x02_dev * dev,int unit)163*6c92544dSBjoern A. Zeeb mt76x2_power_on_rf(struct mt76x02_dev *dev, int unit)
164*6c92544dSBjoern A. Zeeb {
165*6c92544dSBjoern A. Zeeb 	int shift = unit ? 8 : 0;
166*6c92544dSBjoern A. Zeeb 
167*6c92544dSBjoern A. Zeeb 	/* Enable RF BG */
168*6c92544dSBjoern A. Zeeb 	mt76_set(dev, 0x10130, BIT(0) << shift);
169*6c92544dSBjoern A. Zeeb 	udelay(10);
170*6c92544dSBjoern A. Zeeb 
171*6c92544dSBjoern A. Zeeb 	/* Enable RFDIG LDO/AFE/ABB/ADDA */
172*6c92544dSBjoern A. Zeeb 	mt76_set(dev, 0x10130, (BIT(1) | BIT(3) | BIT(4) | BIT(5)) << shift);
173*6c92544dSBjoern A. Zeeb 	udelay(10);
174*6c92544dSBjoern A. Zeeb 
175*6c92544dSBjoern A. Zeeb 	/* Switch RFDIG power to internal LDO */
176*6c92544dSBjoern A. Zeeb 	mt76_clear(dev, 0x10130, BIT(2) << shift);
177*6c92544dSBjoern A. Zeeb 	udelay(10);
178*6c92544dSBjoern A. Zeeb 
179*6c92544dSBjoern A. Zeeb 	mt76x2_power_on_rf_patch(dev);
180*6c92544dSBjoern A. Zeeb 
181*6c92544dSBjoern A. Zeeb 	mt76_set(dev, 0x530, 0xf);
182*6c92544dSBjoern A. Zeeb }
183*6c92544dSBjoern A. Zeeb 
184*6c92544dSBjoern A. Zeeb static void
mt76x2_power_on(struct mt76x02_dev * dev)185*6c92544dSBjoern A. Zeeb mt76x2_power_on(struct mt76x02_dev *dev)
186*6c92544dSBjoern A. Zeeb {
187*6c92544dSBjoern A. Zeeb 	u32 val;
188*6c92544dSBjoern A. Zeeb 
189*6c92544dSBjoern A. Zeeb 	/* Turn on WL MTCMOS */
190*6c92544dSBjoern A. Zeeb 	mt76_set(dev, MT_WLAN_MTC_CTRL, MT_WLAN_MTC_CTRL_MTCMOS_PWR_UP);
191*6c92544dSBjoern A. Zeeb 
192*6c92544dSBjoern A. Zeeb 	val = MT_WLAN_MTC_CTRL_STATE_UP |
193*6c92544dSBjoern A. Zeeb 	      MT_WLAN_MTC_CTRL_PWR_ACK |
194*6c92544dSBjoern A. Zeeb 	      MT_WLAN_MTC_CTRL_PWR_ACK_S;
195*6c92544dSBjoern A. Zeeb 
196*6c92544dSBjoern A. Zeeb 	mt76_poll(dev, MT_WLAN_MTC_CTRL, val, val, 1000);
197*6c92544dSBjoern A. Zeeb 
198*6c92544dSBjoern A. Zeeb 	mt76_clear(dev, MT_WLAN_MTC_CTRL, 0x7f << 16);
199*6c92544dSBjoern A. Zeeb 	udelay(10);
200*6c92544dSBjoern A. Zeeb 
201*6c92544dSBjoern A. Zeeb 	mt76_clear(dev, MT_WLAN_MTC_CTRL, 0xf << 24);
202*6c92544dSBjoern A. Zeeb 	udelay(10);
203*6c92544dSBjoern A. Zeeb 
204*6c92544dSBjoern A. Zeeb 	mt76_set(dev, MT_WLAN_MTC_CTRL, 0xf << 24);
205*6c92544dSBjoern A. Zeeb 	mt76_clear(dev, MT_WLAN_MTC_CTRL, 0xfff);
206*6c92544dSBjoern A. Zeeb 
207*6c92544dSBjoern A. Zeeb 	/* Turn on AD/DA power down */
208*6c92544dSBjoern A. Zeeb 	mt76_clear(dev, 0x11204, BIT(3));
209*6c92544dSBjoern A. Zeeb 
210*6c92544dSBjoern A. Zeeb 	/* WLAN function enable */
211*6c92544dSBjoern A. Zeeb 	mt76_set(dev, 0x10080, BIT(0));
212*6c92544dSBjoern A. Zeeb 
213*6c92544dSBjoern A. Zeeb 	/* Release BBP software reset */
214*6c92544dSBjoern A. Zeeb 	mt76_clear(dev, 0x10064, BIT(18));
215*6c92544dSBjoern A. Zeeb 
216*6c92544dSBjoern A. Zeeb 	mt76x2_power_on_rf(dev, 0);
217*6c92544dSBjoern A. Zeeb 	mt76x2_power_on_rf(dev, 1);
218*6c92544dSBjoern A. Zeeb }
219*6c92544dSBjoern A. Zeeb 
mt76x2_resume_device(struct mt76x02_dev * dev)220*6c92544dSBjoern A. Zeeb int mt76x2_resume_device(struct mt76x02_dev *dev)
221*6c92544dSBjoern A. Zeeb {
222*6c92544dSBjoern A. Zeeb 	int err;
223*6c92544dSBjoern A. Zeeb 
224*6c92544dSBjoern A. Zeeb 	mt76x02_dma_disable(dev);
225*6c92544dSBjoern A. Zeeb 	mt76x2_reset_wlan(dev, true);
226*6c92544dSBjoern A. Zeeb 	mt76x2_power_on(dev);
227*6c92544dSBjoern A. Zeeb 
228*6c92544dSBjoern A. Zeeb 	err = mt76x2_mac_reset(dev, true);
229*6c92544dSBjoern A. Zeeb 	if (err)
230*6c92544dSBjoern A. Zeeb 		return err;
231*6c92544dSBjoern A. Zeeb 
232*6c92544dSBjoern A. Zeeb 	mt76x02_mac_start(dev);
233*6c92544dSBjoern A. Zeeb 
234*6c92544dSBjoern A. Zeeb 	return mt76x2_mcu_init(dev);
235*6c92544dSBjoern A. Zeeb }
236*6c92544dSBjoern A. Zeeb 
mt76x2_init_hardware(struct mt76x02_dev * dev)237*6c92544dSBjoern A. Zeeb static int mt76x2_init_hardware(struct mt76x02_dev *dev)
238*6c92544dSBjoern A. Zeeb {
239*6c92544dSBjoern A. Zeeb 	int ret;
240*6c92544dSBjoern A. Zeeb 
241*6c92544dSBjoern A. Zeeb 	mt76x02_dma_disable(dev);
242*6c92544dSBjoern A. Zeeb 	mt76x2_reset_wlan(dev, true);
243*6c92544dSBjoern A. Zeeb 	mt76x2_power_on(dev);
244*6c92544dSBjoern A. Zeeb 
245*6c92544dSBjoern A. Zeeb 	ret = mt76x2_eeprom_init(dev);
246*6c92544dSBjoern A. Zeeb 	if (ret)
247*6c92544dSBjoern A. Zeeb 		return ret;
248*6c92544dSBjoern A. Zeeb 
249*6c92544dSBjoern A. Zeeb 	ret = mt76x2_mac_reset(dev, true);
250*6c92544dSBjoern A. Zeeb 	if (ret)
251*6c92544dSBjoern A. Zeeb 		return ret;
252*6c92544dSBjoern A. Zeeb 
253*6c92544dSBjoern A. Zeeb 	dev->mt76.rxfilter = mt76_rr(dev, MT_RX_FILTR_CFG);
254*6c92544dSBjoern A. Zeeb 
255*6c92544dSBjoern A. Zeeb 	ret = mt76x02_dma_init(dev);
256*6c92544dSBjoern A. Zeeb 	if (ret)
257*6c92544dSBjoern A. Zeeb 		return ret;
258*6c92544dSBjoern A. Zeeb 
259*6c92544dSBjoern A. Zeeb 	set_bit(MT76_STATE_INITIALIZED, &dev->mphy.state);
260*6c92544dSBjoern A. Zeeb 	mt76x02_mac_start(dev);
261*6c92544dSBjoern A. Zeeb 
262*6c92544dSBjoern A. Zeeb 	ret = mt76x2_mcu_init(dev);
263*6c92544dSBjoern A. Zeeb 	if (ret)
264*6c92544dSBjoern A. Zeeb 		return ret;
265*6c92544dSBjoern A. Zeeb 
266*6c92544dSBjoern A. Zeeb 	mt76x2_mac_stop(dev, false);
267*6c92544dSBjoern A. Zeeb 
268*6c92544dSBjoern A. Zeeb 	return 0;
269*6c92544dSBjoern A. Zeeb }
270*6c92544dSBjoern A. Zeeb 
mt76x2_stop_hardware(struct mt76x02_dev * dev)271*6c92544dSBjoern A. Zeeb void mt76x2_stop_hardware(struct mt76x02_dev *dev)
272*6c92544dSBjoern A. Zeeb {
273*6c92544dSBjoern A. Zeeb 	cancel_delayed_work_sync(&dev->cal_work);
274*6c92544dSBjoern A. Zeeb 	cancel_delayed_work_sync(&dev->mphy.mac_work);
275*6c92544dSBjoern A. Zeeb 	cancel_delayed_work_sync(&dev->wdt_work);
276*6c92544dSBjoern A. Zeeb 	clear_bit(MT76_RESTART, &dev->mphy.state);
277*6c92544dSBjoern A. Zeeb 	mt76x02_mcu_set_radio_state(dev, false);
278*6c92544dSBjoern A. Zeeb 	mt76x2_mac_stop(dev, false);
279*6c92544dSBjoern A. Zeeb }
280*6c92544dSBjoern A. Zeeb 
mt76x2_cleanup(struct mt76x02_dev * dev)281*6c92544dSBjoern A. Zeeb void mt76x2_cleanup(struct mt76x02_dev *dev)
282*6c92544dSBjoern A. Zeeb {
283*6c92544dSBjoern A. Zeeb 	tasklet_disable(&dev->dfs_pd.dfs_tasklet);
284*6c92544dSBjoern A. Zeeb 	tasklet_disable(&dev->mt76.pre_tbtt_tasklet);
285*6c92544dSBjoern A. Zeeb 	mt76x2_stop_hardware(dev);
286*6c92544dSBjoern A. Zeeb 	mt76_dma_cleanup(&dev->mt76);
287*6c92544dSBjoern A. Zeeb 	mt76x02_mcu_cleanup(dev);
288*6c92544dSBjoern A. Zeeb }
289*6c92544dSBjoern A. Zeeb 
mt76x2_register_device(struct mt76x02_dev * dev)290*6c92544dSBjoern A. Zeeb int mt76x2_register_device(struct mt76x02_dev *dev)
291*6c92544dSBjoern A. Zeeb {
292*6c92544dSBjoern A. Zeeb 	int ret;
293*6c92544dSBjoern A. Zeeb 
294*6c92544dSBjoern A. Zeeb 	INIT_DELAYED_WORK(&dev->cal_work, mt76x2_phy_calibrate);
295*6c92544dSBjoern A. Zeeb 	ret = mt76x02_init_device(dev);
296*6c92544dSBjoern A. Zeeb 	if (ret)
297*6c92544dSBjoern A. Zeeb 		return ret;
298*6c92544dSBjoern A. Zeeb 
299*6c92544dSBjoern A. Zeeb 	ret = mt76x2_init_hardware(dev);
300*6c92544dSBjoern A. Zeeb 	if (ret)
301*6c92544dSBjoern A. Zeeb 		return ret;
302*6c92544dSBjoern A. Zeeb 
303*6c92544dSBjoern A. Zeeb 	mt76x02_config_mac_addr_list(dev);
304*6c92544dSBjoern A. Zeeb 
305*6c92544dSBjoern A. Zeeb 	ret = mt76_register_device(&dev->mt76, true, mt76x02_rates,
306*6c92544dSBjoern A. Zeeb 				   ARRAY_SIZE(mt76x02_rates));
307*6c92544dSBjoern A. Zeeb 	if (ret)
308*6c92544dSBjoern A. Zeeb 		goto fail;
309*6c92544dSBjoern A. Zeeb 
310*6c92544dSBjoern A. Zeeb 	mt76x02_init_debugfs(dev);
311*6c92544dSBjoern A. Zeeb 	mt76x2_init_txpower(dev, &dev->mphy.sband_2g.sband);
312*6c92544dSBjoern A. Zeeb 	mt76x2_init_txpower(dev, &dev->mphy.sband_5g.sband);
313*6c92544dSBjoern A. Zeeb 
314*6c92544dSBjoern A. Zeeb 	return 0;
315*6c92544dSBjoern A. Zeeb 
316*6c92544dSBjoern A. Zeeb fail:
317*6c92544dSBjoern A. Zeeb 	mt76x2_stop_hardware(dev);
318*6c92544dSBjoern A. Zeeb 	return ret;
319*6c92544dSBjoern A. Zeeb }
320*6c92544dSBjoern A. Zeeb 
321