xref: /freebsd/sys/contrib/dev/mediatek/mt76/mt76x02_mcu.h (revision 6c92544d7c9722a3fe6263134938d1f864c158c5)
1*6c92544dSBjoern A. Zeeb /* SPDX-License-Identifier: ISC */
2*6c92544dSBjoern A. Zeeb /*
3*6c92544dSBjoern A. Zeeb  * Copyright (C) 2018 Lorenzo Bianconi <lorenzo.bianconi83@gmail.com>
4*6c92544dSBjoern A. Zeeb  */
5*6c92544dSBjoern A. Zeeb 
6*6c92544dSBjoern A. Zeeb #ifndef __MT76x02_MCU_H
7*6c92544dSBjoern A. Zeeb #define __MT76x02_MCU_H
8*6c92544dSBjoern A. Zeeb 
9*6c92544dSBjoern A. Zeeb #include "mt76x02.h"
10*6c92544dSBjoern A. Zeeb 
11*6c92544dSBjoern A. Zeeb #define MT_MCU_RESET_CTL		0x070C
12*6c92544dSBjoern A. Zeeb #define MT_MCU_INT_LEVEL		0x0718
13*6c92544dSBjoern A. Zeeb #define MT_MCU_COM_REG0			0x0730
14*6c92544dSBjoern A. Zeeb #define MT_MCU_COM_REG1			0x0734
15*6c92544dSBjoern A. Zeeb #define MT_MCU_COM_REG2			0x0738
16*6c92544dSBjoern A. Zeeb #define MT_MCU_COM_REG3			0x073C
17*6c92544dSBjoern A. Zeeb 
18*6c92544dSBjoern A. Zeeb #define MT_INBAND_PACKET_MAX_LEN	192
19*6c92544dSBjoern A. Zeeb #define MT_MCU_MEMMAP_WLAN		0x410000
20*6c92544dSBjoern A. Zeeb 
21*6c92544dSBjoern A. Zeeb #define MT_MCU_PCIE_REMAP_BASE4		0x074C
22*6c92544dSBjoern A. Zeeb 
23*6c92544dSBjoern A. Zeeb #define MT_MCU_SEMAPHORE_00		0x07B0
24*6c92544dSBjoern A. Zeeb #define MT_MCU_SEMAPHORE_01		0x07B4
25*6c92544dSBjoern A. Zeeb #define MT_MCU_SEMAPHORE_02		0x07B8
26*6c92544dSBjoern A. Zeeb #define MT_MCU_SEMAPHORE_03		0x07BC
27*6c92544dSBjoern A. Zeeb 
28*6c92544dSBjoern A. Zeeb #define MT_MCU_ILM_ADDR			0x80000
29*6c92544dSBjoern A. Zeeb 
30*6c92544dSBjoern A. Zeeb enum mcu_cmd {
31*6c92544dSBjoern A. Zeeb 	CMD_FUN_SET_OP = 1,
32*6c92544dSBjoern A. Zeeb 	CMD_LOAD_CR = 2,
33*6c92544dSBjoern A. Zeeb 	CMD_INIT_GAIN_OP = 3,
34*6c92544dSBjoern A. Zeeb 	CMD_DYNC_VGA_OP = 6,
35*6c92544dSBjoern A. Zeeb 	CMD_TDLS_CH_SW = 7,
36*6c92544dSBjoern A. Zeeb 	CMD_BURST_WRITE = 8,
37*6c92544dSBjoern A. Zeeb 	CMD_READ_MODIFY_WRITE = 9,
38*6c92544dSBjoern A. Zeeb 	CMD_RANDOM_READ = 10,
39*6c92544dSBjoern A. Zeeb 	CMD_BURST_READ = 11,
40*6c92544dSBjoern A. Zeeb 	CMD_RANDOM_WRITE = 12,
41*6c92544dSBjoern A. Zeeb 	CMD_LED_MODE_OP = 16,
42*6c92544dSBjoern A. Zeeb 	CMD_POWER_SAVING_OP = 20,
43*6c92544dSBjoern A. Zeeb 	CMD_WOW_CONFIG = 21,
44*6c92544dSBjoern A. Zeeb 	CMD_WOW_QUERY = 22,
45*6c92544dSBjoern A. Zeeb 	CMD_WOW_FEATURE = 24,
46*6c92544dSBjoern A. Zeeb 	CMD_CARRIER_DETECT_OP = 28,
47*6c92544dSBjoern A. Zeeb 	CMD_RADOR_DETECT_OP = 29,
48*6c92544dSBjoern A. Zeeb 	CMD_SWITCH_CHANNEL_OP = 30,
49*6c92544dSBjoern A. Zeeb 	CMD_CALIBRATION_OP = 31,
50*6c92544dSBjoern A. Zeeb 	CMD_BEACON_OP = 32,
51*6c92544dSBjoern A. Zeeb 	CMD_ANTENNA_OP = 33,
52*6c92544dSBjoern A. Zeeb };
53*6c92544dSBjoern A. Zeeb 
54*6c92544dSBjoern A. Zeeb enum mcu_power_mode {
55*6c92544dSBjoern A. Zeeb 	RADIO_OFF = 0x30,
56*6c92544dSBjoern A. Zeeb 	RADIO_ON = 0x31,
57*6c92544dSBjoern A. Zeeb 	RADIO_OFF_AUTO_WAKEUP = 0x32,
58*6c92544dSBjoern A. Zeeb 	RADIO_OFF_ADVANCE = 0x33,
59*6c92544dSBjoern A. Zeeb 	RADIO_ON_ADVANCE = 0x34,
60*6c92544dSBjoern A. Zeeb };
61*6c92544dSBjoern A. Zeeb 
62*6c92544dSBjoern A. Zeeb enum mcu_function {
63*6c92544dSBjoern A. Zeeb 	Q_SELECT = 1,
64*6c92544dSBjoern A. Zeeb 	BW_SETTING = 2,
65*6c92544dSBjoern A. Zeeb 	USB2_SW_DISCONNECT = 2,
66*6c92544dSBjoern A. Zeeb 	USB3_SW_DISCONNECT = 3,
67*6c92544dSBjoern A. Zeeb 	LOG_FW_DEBUG_MSG = 4,
68*6c92544dSBjoern A. Zeeb 	GET_FW_VERSION = 5,
69*6c92544dSBjoern A. Zeeb };
70*6c92544dSBjoern A. Zeeb 
71*6c92544dSBjoern A. Zeeb struct mt76x02_fw_header {
72*6c92544dSBjoern A. Zeeb 	__le32 ilm_len;
73*6c92544dSBjoern A. Zeeb 	__le32 dlm_len;
74*6c92544dSBjoern A. Zeeb 	__le16 build_ver;
75*6c92544dSBjoern A. Zeeb 	__le16 fw_ver;
76*6c92544dSBjoern A. Zeeb 	u8 pad[4];
77*6c92544dSBjoern A. Zeeb 	char build_time[16];
78*6c92544dSBjoern A. Zeeb };
79*6c92544dSBjoern A. Zeeb 
80*6c92544dSBjoern A. Zeeb struct mt76x02_patch_header {
81*6c92544dSBjoern A. Zeeb 	char build_time[16];
82*6c92544dSBjoern A. Zeeb 	char platform[4];
83*6c92544dSBjoern A. Zeeb 	char hw_version[4];
84*6c92544dSBjoern A. Zeeb 	char patch_version[4];
85*6c92544dSBjoern A. Zeeb 	u8 pad[2];
86*6c92544dSBjoern A. Zeeb };
87*6c92544dSBjoern A. Zeeb 
88*6c92544dSBjoern A. Zeeb int mt76x02_mcu_cleanup(struct mt76x02_dev *dev);
89*6c92544dSBjoern A. Zeeb int mt76x02_mcu_calibrate(struct mt76x02_dev *dev, int type, u32 param);
90*6c92544dSBjoern A. Zeeb int mt76x02_mcu_msg_send(struct mt76_dev *mdev, int cmd, const void *data,
91*6c92544dSBjoern A. Zeeb 			 int len, bool wait_resp);
92*6c92544dSBjoern A. Zeeb int mt76x02_mcu_parse_response(struct mt76_dev *mdev, int cmd,
93*6c92544dSBjoern A. Zeeb 			       struct sk_buff *skb, int seq);
94*6c92544dSBjoern A. Zeeb int mt76x02_mcu_function_select(struct mt76x02_dev *dev, enum mcu_function func,
95*6c92544dSBjoern A. Zeeb 				u32 val);
96*6c92544dSBjoern A. Zeeb int mt76x02_mcu_set_radio_state(struct mt76x02_dev *dev, bool on);
97*6c92544dSBjoern A. Zeeb void mt76x02_set_ethtool_fwver(struct mt76x02_dev *dev,
98*6c92544dSBjoern A. Zeeb 			       const struct mt76x02_fw_header *h);
99*6c92544dSBjoern A. Zeeb 
100*6c92544dSBjoern A. Zeeb #endif /* __MT76x02_MCU_H */
101