xref: /freebsd/sys/contrib/dev/mediatek/mt76/mt76x02.h (revision cbb3ec25236ba72f91cbdf23f8b78b9d1af0cedf)
16c92544dSBjoern A. Zeeb /* SPDX-License-Identifier: ISC */
26c92544dSBjoern A. Zeeb /*
36c92544dSBjoern A. Zeeb  * Copyright (C) 2016 Felix Fietkau <nbd@nbd.name>
46c92544dSBjoern A. Zeeb  * Copyright (C) 2018 Stanislaw Gruszka <stf_xl@wp.pl>
56c92544dSBjoern A. Zeeb  */
66c92544dSBjoern A. Zeeb 
76c92544dSBjoern A. Zeeb #ifndef __MT76x02_H
86c92544dSBjoern A. Zeeb #define __MT76x02_H
96c92544dSBjoern A. Zeeb 
106c92544dSBjoern A. Zeeb #include <linux/kfifo.h>
116c92544dSBjoern A. Zeeb 
126c92544dSBjoern A. Zeeb #include "mt76.h"
136c92544dSBjoern A. Zeeb #include "mt76x02_regs.h"
146c92544dSBjoern A. Zeeb #include "mt76x02_mac.h"
156c92544dSBjoern A. Zeeb #include "mt76x02_dfs.h"
166c92544dSBjoern A. Zeeb #include "mt76x02_dma.h"
176c92544dSBjoern A. Zeeb 
186c92544dSBjoern A. Zeeb #define MT76x02_TX_RING_SIZE	512
196c92544dSBjoern A. Zeeb #define MT76x02_PSD_RING_SIZE	128
206c92544dSBjoern A. Zeeb #define MT76x02_N_WCIDS 128
216c92544dSBjoern A. Zeeb #define MT_CALIBRATE_INTERVAL	HZ
226c92544dSBjoern A. Zeeb #define MT_MAC_WORK_INTERVAL	(HZ / 10)
236c92544dSBjoern A. Zeeb 
246c92544dSBjoern A. Zeeb #define MT_WATCHDOG_TIME	(HZ / 10)
256c92544dSBjoern A. Zeeb #define MT_TX_HANG_TH		10
266c92544dSBjoern A. Zeeb 
276c92544dSBjoern A. Zeeb #define MT_MAX_CHAINS		2
286c92544dSBjoern A. Zeeb struct mt76x02_rx_freq_cal {
296c92544dSBjoern A. Zeeb 	s8 high_gain[MT_MAX_CHAINS];
306c92544dSBjoern A. Zeeb 	s8 rssi_offset[MT_MAX_CHAINS];
316c92544dSBjoern A. Zeeb 	s8 lna_gain;
326c92544dSBjoern A. Zeeb 	u32 mcu_gain;
336c92544dSBjoern A. Zeeb 	s16 temp_offset;
346c92544dSBjoern A. Zeeb 	u8 freq_offset;
356c92544dSBjoern A. Zeeb };
366c92544dSBjoern A. Zeeb 
376c92544dSBjoern A. Zeeb struct mt76x02_calibration {
386c92544dSBjoern A. Zeeb 	struct mt76x02_rx_freq_cal rx;
396c92544dSBjoern A. Zeeb 
406c92544dSBjoern A. Zeeb 	u8 agc_gain_init[MT_MAX_CHAINS];
416c92544dSBjoern A. Zeeb 	u8 agc_gain_cur[MT_MAX_CHAINS];
426c92544dSBjoern A. Zeeb 
436c92544dSBjoern A. Zeeb 	u16 false_cca;
446c92544dSBjoern A. Zeeb 	s8 avg_rssi_all;
456c92544dSBjoern A. Zeeb 	s8 agc_gain_adjust;
466c92544dSBjoern A. Zeeb 	s8 agc_lowest_gain;
476c92544dSBjoern A. Zeeb 	s8 low_gain;
486c92544dSBjoern A. Zeeb 
496c92544dSBjoern A. Zeeb 	s8 temp_vco;
506c92544dSBjoern A. Zeeb 	s8 temp;
516c92544dSBjoern A. Zeeb 
526c92544dSBjoern A. Zeeb 	bool init_cal_done;
536c92544dSBjoern A. Zeeb 	bool tssi_cal_done;
546c92544dSBjoern A. Zeeb 	bool tssi_comp_pending;
556c92544dSBjoern A. Zeeb 	bool dpd_cal_done;
566c92544dSBjoern A. Zeeb 	bool channel_cal_done;
576c92544dSBjoern A. Zeeb 	bool gain_init_done;
586c92544dSBjoern A. Zeeb 
596c92544dSBjoern A. Zeeb 	int tssi_target;
606c92544dSBjoern A. Zeeb 	s8 tssi_dc;
616c92544dSBjoern A. Zeeb };
626c92544dSBjoern A. Zeeb 
636c92544dSBjoern A. Zeeb struct mt76x02_beacon_ops {
646c92544dSBjoern A. Zeeb 	unsigned int nslots;
656c92544dSBjoern A. Zeeb 	unsigned int slot_size;
666c92544dSBjoern A. Zeeb 	void (*pre_tbtt_enable)(struct mt76x02_dev *dev, bool en);
676c92544dSBjoern A. Zeeb 	void (*beacon_enable)(struct mt76x02_dev *dev, bool en);
686c92544dSBjoern A. Zeeb };
696c92544dSBjoern A. Zeeb 
706c92544dSBjoern A. Zeeb #define mt76x02_beacon_enable(dev, enable)	\
716c92544dSBjoern A. Zeeb 	(dev)->beacon_ops->beacon_enable(dev, enable)
726c92544dSBjoern A. Zeeb #define mt76x02_pre_tbtt_enable(dev, enable)	\
736c92544dSBjoern A. Zeeb 	(dev)->beacon_ops->pre_tbtt_enable(dev, enable)
746c92544dSBjoern A. Zeeb 
75*cbb3ec25SBjoern A. Zeeb struct mt76x02_rate_power {
76*cbb3ec25SBjoern A. Zeeb 	union {
77*cbb3ec25SBjoern A. Zeeb 		struct {
78*cbb3ec25SBjoern A. Zeeb 			s8 cck[4];
79*cbb3ec25SBjoern A. Zeeb 			s8 ofdm[8];
80*cbb3ec25SBjoern A. Zeeb 			s8 ht[16];
81*cbb3ec25SBjoern A. Zeeb 			s8 vht[2];
82*cbb3ec25SBjoern A. Zeeb 		};
83*cbb3ec25SBjoern A. Zeeb 		s8 all[30];
84*cbb3ec25SBjoern A. Zeeb 	};
85*cbb3ec25SBjoern A. Zeeb };
86*cbb3ec25SBjoern A. Zeeb 
876c92544dSBjoern A. Zeeb struct mt76x02_dev {
886c92544dSBjoern A. Zeeb 	union { /* must be first */
896c92544dSBjoern A. Zeeb 		struct mt76_dev mt76;
906c92544dSBjoern A. Zeeb 		struct mt76_phy mphy;
916c92544dSBjoern A. Zeeb 	};
926c92544dSBjoern A. Zeeb 
936c92544dSBjoern A. Zeeb 	struct mac_address macaddr_list[8];
946c92544dSBjoern A. Zeeb 
956c92544dSBjoern A. Zeeb 	struct mutex phy_mutex;
966c92544dSBjoern A. Zeeb 
976c92544dSBjoern A. Zeeb 	u8 txdone_seq;
986c92544dSBjoern A. Zeeb 	DECLARE_KFIFO_PTR(txstatus_fifo, struct mt76x02_tx_status);
996c92544dSBjoern A. Zeeb 	spinlock_t txstatus_fifo_lock;
1006c92544dSBjoern A. Zeeb 	u32 tx_airtime;
1016c92544dSBjoern A. Zeeb 	u32 ampdu_ref;
1026c92544dSBjoern A. Zeeb 
1036c92544dSBjoern A. Zeeb 	struct sk_buff *rx_head;
1046c92544dSBjoern A. Zeeb 
1056c92544dSBjoern A. Zeeb 	struct delayed_work cal_work;
1066c92544dSBjoern A. Zeeb 	struct delayed_work wdt_work;
1076c92544dSBjoern A. Zeeb 
1086c92544dSBjoern A. Zeeb 	struct hrtimer pre_tbtt_timer;
1096c92544dSBjoern A. Zeeb 	struct work_struct pre_tbtt_work;
1106c92544dSBjoern A. Zeeb 
1116c92544dSBjoern A. Zeeb 	const struct mt76x02_beacon_ops *beacon_ops;
1126c92544dSBjoern A. Zeeb 
1136c92544dSBjoern A. Zeeb 	u8 beacon_data_count;
1146c92544dSBjoern A. Zeeb 
1156c92544dSBjoern A. Zeeb 	u8 tbtt_count;
1166c92544dSBjoern A. Zeeb 
1176c92544dSBjoern A. Zeeb 	u32 tx_hang_reset;
1186c92544dSBjoern A. Zeeb 	u8 tx_hang_check[4];
1196c92544dSBjoern A. Zeeb 	u8 beacon_hang_check;
1206c92544dSBjoern A. Zeeb 	u8 mcu_timeout;
1216c92544dSBjoern A. Zeeb 
122*cbb3ec25SBjoern A. Zeeb 	struct mt76x02_rate_power rate_power;
123*cbb3ec25SBjoern A. Zeeb 
1246c92544dSBjoern A. Zeeb 	struct mt76x02_calibration cal;
1256c92544dSBjoern A. Zeeb 
1266c92544dSBjoern A. Zeeb 	int txpower_conf;
1276c92544dSBjoern A. Zeeb 	s8 target_power;
1286c92544dSBjoern A. Zeeb 	s8 target_power_delta[2];
1296c92544dSBjoern A. Zeeb 	bool enable_tpc;
1306c92544dSBjoern A. Zeeb 
1316c92544dSBjoern A. Zeeb 	bool no_2ghz;
1326c92544dSBjoern A. Zeeb 
1336c92544dSBjoern A. Zeeb 	s16 coverage_class;
1346c92544dSBjoern A. Zeeb 	u8 slottime;
1356c92544dSBjoern A. Zeeb 
1366c92544dSBjoern A. Zeeb 	struct mt76x02_dfs_pattern_detector dfs_pd;
1376c92544dSBjoern A. Zeeb 
1386c92544dSBjoern A. Zeeb 	/* edcca monitor */
1396c92544dSBjoern A. Zeeb 	unsigned long ed_trigger_timeout;
1406c92544dSBjoern A. Zeeb 	bool ed_tx_blocked;
1416c92544dSBjoern A. Zeeb 	bool ed_monitor;
1426c92544dSBjoern A. Zeeb 	u8 ed_monitor_enabled;
1436c92544dSBjoern A. Zeeb 	u8 ed_monitor_learning;
1446c92544dSBjoern A. Zeeb 	u8 ed_trigger;
1456c92544dSBjoern A. Zeeb 	u8 ed_silent;
1466c92544dSBjoern A. Zeeb 	ktime_t ed_time;
1476c92544dSBjoern A. Zeeb };
1486c92544dSBjoern A. Zeeb 
1496c92544dSBjoern A. Zeeb extern struct ieee80211_rate mt76x02_rates[12];
1506c92544dSBjoern A. Zeeb 
1516c92544dSBjoern A. Zeeb int mt76x02_init_device(struct mt76x02_dev *dev);
1526c92544dSBjoern A. Zeeb void mt76x02_configure_filter(struct ieee80211_hw *hw,
1536c92544dSBjoern A. Zeeb 			      unsigned int changed_flags,
1546c92544dSBjoern A. Zeeb 			      unsigned int *total_flags, u64 multicast);
1556c92544dSBjoern A. Zeeb int mt76x02_sta_add(struct mt76_dev *mdev, struct ieee80211_vif *vif,
1566c92544dSBjoern A. Zeeb 		    struct ieee80211_sta *sta);
1576c92544dSBjoern A. Zeeb void mt76x02_sta_remove(struct mt76_dev *mdev, struct ieee80211_vif *vif,
1586c92544dSBjoern A. Zeeb 			struct ieee80211_sta *sta);
1596c92544dSBjoern A. Zeeb 
1606c92544dSBjoern A. Zeeb void mt76x02_config_mac_addr_list(struct mt76x02_dev *dev);
1616c92544dSBjoern A. Zeeb 
1626c92544dSBjoern A. Zeeb int mt76x02_add_interface(struct ieee80211_hw *hw,
1636c92544dSBjoern A. Zeeb 			  struct ieee80211_vif *vif);
1646c92544dSBjoern A. Zeeb void mt76x02_remove_interface(struct ieee80211_hw *hw,
1656c92544dSBjoern A. Zeeb 			      struct ieee80211_vif *vif);
1666c92544dSBjoern A. Zeeb 
1676c92544dSBjoern A. Zeeb int mt76x02_ampdu_action(struct ieee80211_hw *hw, struct ieee80211_vif *vif,
1686c92544dSBjoern A. Zeeb 			 struct ieee80211_ampdu_params *params);
1696c92544dSBjoern A. Zeeb int mt76x02_set_key(struct ieee80211_hw *hw, enum set_key_cmd cmd,
1706c92544dSBjoern A. Zeeb 		    struct ieee80211_vif *vif, struct ieee80211_sta *sta,
1716c92544dSBjoern A. Zeeb 		    struct ieee80211_key_conf *key);
1726c92544dSBjoern A. Zeeb int mt76x02_conf_tx(struct ieee80211_hw *hw, struct ieee80211_vif *vif,
1736c92544dSBjoern A. Zeeb 		    unsigned int link_id, u16 queue,
1746c92544dSBjoern A. Zeeb 		    const struct ieee80211_tx_queue_params *params);
1756c92544dSBjoern A. Zeeb void mt76x02_sta_rate_tbl_update(struct ieee80211_hw *hw,
1766c92544dSBjoern A. Zeeb 				 struct ieee80211_vif *vif,
1776c92544dSBjoern A. Zeeb 				 struct ieee80211_sta *sta);
1786c92544dSBjoern A. Zeeb s8 mt76x02_tx_get_max_txpwr_adj(struct mt76x02_dev *dev,
1796c92544dSBjoern A. Zeeb 				const struct ieee80211_tx_rate *rate);
1806c92544dSBjoern A. Zeeb s8 mt76x02_tx_get_txpwr_adj(struct mt76x02_dev *dev, s8 txpwr,
1816c92544dSBjoern A. Zeeb 			    s8 max_txpwr_adj);
1826c92544dSBjoern A. Zeeb void mt76x02_wdt_work(struct work_struct *work);
1836c92544dSBjoern A. Zeeb void mt76x02_tx_set_txpwr_auto(struct mt76x02_dev *dev, s8 txpwr);
1846c92544dSBjoern A. Zeeb void mt76x02_set_tx_ackto(struct mt76x02_dev *dev);
1856c92544dSBjoern A. Zeeb void mt76x02_set_coverage_class(struct ieee80211_hw *hw,
1866c92544dSBjoern A. Zeeb 				s16 coverage_class);
1876c92544dSBjoern A. Zeeb int mt76x02_set_rts_threshold(struct ieee80211_hw *hw, u32 val);
1886c92544dSBjoern A. Zeeb void mt76x02_remove_hdr_pad(struct sk_buff *skb, int len);
1896c92544dSBjoern A. Zeeb bool mt76x02_tx_status_data(struct mt76_dev *mdev, u8 *update);
1906c92544dSBjoern A. Zeeb void mt76x02_queue_rx_skb(struct mt76_dev *mdev, enum mt76_rxq_id q,
191*cbb3ec25SBjoern A. Zeeb 			  struct sk_buff *skb, u32 *info);
1926c92544dSBjoern A. Zeeb void mt76x02_rx_poll_complete(struct mt76_dev *mdev, enum mt76_rxq_id q);
1936c92544dSBjoern A. Zeeb irqreturn_t mt76x02_irq_handler(int irq, void *dev_instance);
1946c92544dSBjoern A. Zeeb void mt76x02_tx(struct ieee80211_hw *hw, struct ieee80211_tx_control *control,
1956c92544dSBjoern A. Zeeb 		struct sk_buff *skb);
1966c92544dSBjoern A. Zeeb int mt76x02_tx_prepare_skb(struct mt76_dev *mdev, void *txwi,
1976c92544dSBjoern A. Zeeb 			   enum mt76_txq_id qid, struct mt76_wcid *wcid,
1986c92544dSBjoern A. Zeeb 			   struct ieee80211_sta *sta,
1996c92544dSBjoern A. Zeeb 			   struct mt76_tx_info *tx_info);
2006c92544dSBjoern A. Zeeb void mt76x02_sw_scan_complete(struct ieee80211_hw *hw,
2016c92544dSBjoern A. Zeeb 			      struct ieee80211_vif *vif);
2026c92544dSBjoern A. Zeeb void mt76x02_sta_ps(struct mt76_dev *dev, struct ieee80211_sta *sta, bool ps);
2036c92544dSBjoern A. Zeeb void mt76x02_bss_info_changed(struct ieee80211_hw *hw,
2046c92544dSBjoern A. Zeeb 			      struct ieee80211_vif *vif,
2056c92544dSBjoern A. Zeeb 			      struct ieee80211_bss_conf *info, u64 changed);
2066c92544dSBjoern A. Zeeb void mt76x02_reconfig_complete(struct ieee80211_hw *hw,
2076c92544dSBjoern A. Zeeb 			       enum ieee80211_reconfig_type reconfig_type);
2086c92544dSBjoern A. Zeeb 
2096c92544dSBjoern A. Zeeb struct beacon_bc_data {
2106c92544dSBjoern A. Zeeb 	struct mt76x02_dev *dev;
2116c92544dSBjoern A. Zeeb 	struct sk_buff_head q;
2126c92544dSBjoern A. Zeeb 	struct sk_buff *tail[8];
2136c92544dSBjoern A. Zeeb };
2146c92544dSBjoern A. Zeeb 
2156c92544dSBjoern A. Zeeb void mt76x02_init_beacon_config(struct mt76x02_dev *dev);
2166c92544dSBjoern A. Zeeb void mt76x02e_init_beacon_config(struct mt76x02_dev *dev);
2176c92544dSBjoern A. Zeeb void mt76x02_resync_beacon_timer(struct mt76x02_dev *dev);
2186c92544dSBjoern A. Zeeb void mt76x02_update_beacon_iter(void *priv, u8 *mac, struct ieee80211_vif *vif);
2196c92544dSBjoern A. Zeeb void mt76x02_enqueue_buffered_bc(struct mt76x02_dev *dev,
2206c92544dSBjoern A. Zeeb 				 struct beacon_bc_data *data,
2216c92544dSBjoern A. Zeeb 				 int max_nframes);
2226c92544dSBjoern A. Zeeb 
2236c92544dSBjoern A. Zeeb void mt76x02_mac_start(struct mt76x02_dev *dev);
2246c92544dSBjoern A. Zeeb 
2256c92544dSBjoern A. Zeeb void mt76x02_init_debugfs(struct mt76x02_dev *dev);
2266c92544dSBjoern A. Zeeb 
is_mt76x0(struct mt76x02_dev * dev)2276c92544dSBjoern A. Zeeb static inline bool is_mt76x0(struct mt76x02_dev *dev)
2286c92544dSBjoern A. Zeeb {
2296c92544dSBjoern A. Zeeb 	return mt76_chip(&dev->mt76) == 0x7610 ||
2306c92544dSBjoern A. Zeeb 	       mt76_chip(&dev->mt76) == 0x7630 ||
2316c92544dSBjoern A. Zeeb 	       mt76_chip(&dev->mt76) == 0x7650;
2326c92544dSBjoern A. Zeeb }
2336c92544dSBjoern A. Zeeb 
is_mt76x2(struct mt76x02_dev * dev)2346c92544dSBjoern A. Zeeb static inline bool is_mt76x2(struct mt76x02_dev *dev)
2356c92544dSBjoern A. Zeeb {
2366c92544dSBjoern A. Zeeb 	return mt76_chip(&dev->mt76) == 0x7612 ||
2376c92544dSBjoern A. Zeeb 	       mt76_chip(&dev->mt76) == 0x7632 ||
2386c92544dSBjoern A. Zeeb 	       mt76_chip(&dev->mt76) == 0x7662 ||
2396c92544dSBjoern A. Zeeb 	       mt76_chip(&dev->mt76) == 0x7602;
2406c92544dSBjoern A. Zeeb }
2416c92544dSBjoern A. Zeeb 
mt76x02_irq_enable(struct mt76x02_dev * dev,u32 mask)2426c92544dSBjoern A. Zeeb static inline void mt76x02_irq_enable(struct mt76x02_dev *dev, u32 mask)
2436c92544dSBjoern A. Zeeb {
2446c92544dSBjoern A. Zeeb 	mt76_set_irq_mask(&dev->mt76, MT_INT_MASK_CSR, 0, mask);
2456c92544dSBjoern A. Zeeb }
2466c92544dSBjoern A. Zeeb 
mt76x02_irq_disable(struct mt76x02_dev * dev,u32 mask)2476c92544dSBjoern A. Zeeb static inline void mt76x02_irq_disable(struct mt76x02_dev *dev, u32 mask)
2486c92544dSBjoern A. Zeeb {
2496c92544dSBjoern A. Zeeb 	mt76_set_irq_mask(&dev->mt76, MT_INT_MASK_CSR, mask, 0);
2506c92544dSBjoern A. Zeeb }
2516c92544dSBjoern A. Zeeb 
2526c92544dSBjoern A. Zeeb static inline bool
mt76x02_wait_for_txrx_idle(struct mt76_dev * dev)2536c92544dSBjoern A. Zeeb mt76x02_wait_for_txrx_idle(struct mt76_dev *dev)
2546c92544dSBjoern A. Zeeb {
2556c92544dSBjoern A. Zeeb 	return __mt76_poll_msec(dev, MT_MAC_STATUS,
2566c92544dSBjoern A. Zeeb 				MT_MAC_STATUS_TX | MT_MAC_STATUS_RX,
2576c92544dSBjoern A. Zeeb 				0, 100);
2586c92544dSBjoern A. Zeeb }
2596c92544dSBjoern A. Zeeb 
2606c92544dSBjoern A. Zeeb static inline struct mt76x02_sta *
mt76x02_rx_get_sta(struct mt76_dev * dev,u8 idx)2616c92544dSBjoern A. Zeeb mt76x02_rx_get_sta(struct mt76_dev *dev, u8 idx)
2626c92544dSBjoern A. Zeeb {
2636c92544dSBjoern A. Zeeb 	struct mt76_wcid *wcid;
2646c92544dSBjoern A. Zeeb 
2656c92544dSBjoern A. Zeeb 	if (idx >= MT76x02_N_WCIDS)
2666c92544dSBjoern A. Zeeb 		return NULL;
2676c92544dSBjoern A. Zeeb 
2686c92544dSBjoern A. Zeeb 	wcid = rcu_dereference(dev->wcid[idx]);
2696c92544dSBjoern A. Zeeb 	if (!wcid)
2706c92544dSBjoern A. Zeeb 		return NULL;
2716c92544dSBjoern A. Zeeb 
2726c92544dSBjoern A. Zeeb 	return container_of(wcid, struct mt76x02_sta, wcid);
2736c92544dSBjoern A. Zeeb }
2746c92544dSBjoern A. Zeeb 
2756c92544dSBjoern A. Zeeb static inline struct mt76_wcid *
mt76x02_rx_get_sta_wcid(struct mt76x02_sta * sta,bool unicast)2766c92544dSBjoern A. Zeeb mt76x02_rx_get_sta_wcid(struct mt76x02_sta *sta, bool unicast)
2776c92544dSBjoern A. Zeeb {
2786c92544dSBjoern A. Zeeb 	if (!sta)
2796c92544dSBjoern A. Zeeb 		return NULL;
2806c92544dSBjoern A. Zeeb 
2816c92544dSBjoern A. Zeeb 	if (unicast)
2826c92544dSBjoern A. Zeeb 		return &sta->wcid;
2836c92544dSBjoern A. Zeeb 	else
2846c92544dSBjoern A. Zeeb 		return &sta->vif->group_wcid;
2856c92544dSBjoern A. Zeeb }
2866c92544dSBjoern A. Zeeb 
2876c92544dSBjoern A. Zeeb #endif /* __MT76x02_H */
288