xref: /freebsd/sys/contrib/dev/mediatek/mt76/mt7603/dma.c (revision 8ba4d145d351db26e07695b8e90697398c5dfec2)
16c92544dSBjoern A. Zeeb // SPDX-License-Identifier: ISC
26c92544dSBjoern A. Zeeb 
36c92544dSBjoern A. Zeeb #include "mt7603.h"
46c92544dSBjoern A. Zeeb #include "mac.h"
56c92544dSBjoern A. Zeeb #include "../dma.h"
66c92544dSBjoern A. Zeeb 
7*8ba4d145SBjoern A. Zeeb static const u8 wmm_queue_map[] = {
8*8ba4d145SBjoern A. Zeeb 	[IEEE80211_AC_BK] = 0,
9*8ba4d145SBjoern A. Zeeb 	[IEEE80211_AC_BE] = 1,
10*8ba4d145SBjoern A. Zeeb 	[IEEE80211_AC_VI] = 2,
11*8ba4d145SBjoern A. Zeeb 	[IEEE80211_AC_VO] = 3,
12*8ba4d145SBjoern A. Zeeb };
13*8ba4d145SBjoern A. Zeeb 
146c92544dSBjoern A. Zeeb static void
mt7603_rx_loopback_skb(struct mt7603_dev * dev,struct sk_buff * skb)156c92544dSBjoern A. Zeeb mt7603_rx_loopback_skb(struct mt7603_dev *dev, struct sk_buff *skb)
166c92544dSBjoern A. Zeeb {
176c92544dSBjoern A. Zeeb 	static const u8 tid_to_ac[8] = {
186c92544dSBjoern A. Zeeb 		IEEE80211_AC_BE,
196c92544dSBjoern A. Zeeb 		IEEE80211_AC_BK,
206c92544dSBjoern A. Zeeb 		IEEE80211_AC_BK,
216c92544dSBjoern A. Zeeb 		IEEE80211_AC_BE,
226c92544dSBjoern A. Zeeb 		IEEE80211_AC_VI,
236c92544dSBjoern A. Zeeb 		IEEE80211_AC_VI,
246c92544dSBjoern A. Zeeb 		IEEE80211_AC_VO,
256c92544dSBjoern A. Zeeb 		IEEE80211_AC_VO
266c92544dSBjoern A. Zeeb 	};
276c92544dSBjoern A. Zeeb 	__le32 *txd = (__le32 *)skb->data;
286c92544dSBjoern A. Zeeb 	struct ieee80211_hdr *hdr;
296c92544dSBjoern A. Zeeb 	struct ieee80211_sta *sta;
306c92544dSBjoern A. Zeeb 	struct mt7603_sta *msta;
316c92544dSBjoern A. Zeeb 	struct mt76_wcid *wcid;
32*8ba4d145SBjoern A. Zeeb 	u8 qid, tid = 0, hwq = 0;
336c92544dSBjoern A. Zeeb 	void *priv;
346c92544dSBjoern A. Zeeb 	int idx;
356c92544dSBjoern A. Zeeb 	u32 val;
366c92544dSBjoern A. Zeeb 
376c92544dSBjoern A. Zeeb 	if (skb->len < MT_TXD_SIZE + sizeof(struct ieee80211_hdr))
386c92544dSBjoern A. Zeeb 		goto free;
396c92544dSBjoern A. Zeeb 
406c92544dSBjoern A. Zeeb 	val = le32_to_cpu(txd[1]);
416c92544dSBjoern A. Zeeb 	idx = FIELD_GET(MT_TXD1_WLAN_IDX, val);
426c92544dSBjoern A. Zeeb 	skb->priority = FIELD_GET(MT_TXD1_TID, val);
436c92544dSBjoern A. Zeeb 
446c92544dSBjoern A. Zeeb 	if (idx >= MT7603_WTBL_STA - 1)
456c92544dSBjoern A. Zeeb 		goto free;
466c92544dSBjoern A. Zeeb 
476c92544dSBjoern A. Zeeb 	wcid = rcu_dereference(dev->mt76.wcid[idx]);
486c92544dSBjoern A. Zeeb 	if (!wcid)
496c92544dSBjoern A. Zeeb 		goto free;
506c92544dSBjoern A. Zeeb 
516c92544dSBjoern A. Zeeb 	priv = msta = container_of(wcid, struct mt7603_sta, wcid);
526c92544dSBjoern A. Zeeb 
536c92544dSBjoern A. Zeeb 	sta = container_of(priv, struct ieee80211_sta, drv_priv);
546c92544dSBjoern A. Zeeb 	hdr = (struct ieee80211_hdr *)&skb->data[MT_TXD_SIZE];
55*8ba4d145SBjoern A. Zeeb 
56*8ba4d145SBjoern A. Zeeb 	hwq = wmm_queue_map[IEEE80211_AC_BE];
57*8ba4d145SBjoern A. Zeeb 	if (ieee80211_is_data_qos(hdr->frame_control)) {
586c92544dSBjoern A. Zeeb 		tid = *ieee80211_get_qos_ctl(hdr) &
596c92544dSBjoern A. Zeeb 			 IEEE80211_QOS_CTL_TAG1D_MASK;
60*8ba4d145SBjoern A. Zeeb 		qid = tid_to_ac[tid];
61*8ba4d145SBjoern A. Zeeb 		hwq = wmm_queue_map[qid];
62*8ba4d145SBjoern A. Zeeb 		skb_set_queue_mapping(skb, qid);
63*8ba4d145SBjoern A. Zeeb 	} else if (ieee80211_is_data(hdr->frame_control)) {
64*8ba4d145SBjoern A. Zeeb 		skb_set_queue_mapping(skb, IEEE80211_AC_BE);
65*8ba4d145SBjoern A. Zeeb 		hwq = wmm_queue_map[IEEE80211_AC_BE];
66*8ba4d145SBjoern A. Zeeb 	} else {
67*8ba4d145SBjoern A. Zeeb 		skb_pull(skb, MT_TXD_SIZE);
68*8ba4d145SBjoern A. Zeeb 		if (!ieee80211_is_bufferable_mmpdu(skb))
69*8ba4d145SBjoern A. Zeeb 			goto free;
70*8ba4d145SBjoern A. Zeeb 		skb_push(skb, MT_TXD_SIZE);
71*8ba4d145SBjoern A. Zeeb 		skb_set_queue_mapping(skb, MT_TXQ_PSD);
72*8ba4d145SBjoern A. Zeeb 		hwq = MT_TX_HW_QUEUE_MGMT;
73*8ba4d145SBjoern A. Zeeb 	}
74*8ba4d145SBjoern A. Zeeb 
756c92544dSBjoern A. Zeeb 	ieee80211_sta_set_buffered(sta, tid, true);
766c92544dSBjoern A. Zeeb 
77*8ba4d145SBjoern A. Zeeb 	val = le32_to_cpu(txd[0]);
78*8ba4d145SBjoern A. Zeeb 	val &= ~(MT_TXD0_P_IDX | MT_TXD0_Q_IDX);
79*8ba4d145SBjoern A. Zeeb 	val |= FIELD_PREP(MT_TXD0_Q_IDX, hwq);
80*8ba4d145SBjoern A. Zeeb 	txd[0] = cpu_to_le32(val);
81*8ba4d145SBjoern A. Zeeb 
826c92544dSBjoern A. Zeeb 	spin_lock_bh(&dev->ps_lock);
836c92544dSBjoern A. Zeeb 	__skb_queue_tail(&msta->psq, skb);
846c92544dSBjoern A. Zeeb 	if (skb_queue_len(&msta->psq) >= 64) {
856c92544dSBjoern A. Zeeb 		skb = __skb_dequeue(&msta->psq);
866c92544dSBjoern A. Zeeb 		dev_kfree_skb(skb);
876c92544dSBjoern A. Zeeb 	}
886c92544dSBjoern A. Zeeb 	spin_unlock_bh(&dev->ps_lock);
896c92544dSBjoern A. Zeeb 	return;
906c92544dSBjoern A. Zeeb 
916c92544dSBjoern A. Zeeb free:
926c92544dSBjoern A. Zeeb 	dev_kfree_skb(skb);
936c92544dSBjoern A. Zeeb }
946c92544dSBjoern A. Zeeb 
mt7603_queue_rx_skb(struct mt76_dev * mdev,enum mt76_rxq_id q,struct sk_buff * skb,u32 * info)956c92544dSBjoern A. Zeeb void mt7603_queue_rx_skb(struct mt76_dev *mdev, enum mt76_rxq_id q,
96cbb3ec25SBjoern A. Zeeb 			 struct sk_buff *skb, u32 *info)
976c92544dSBjoern A. Zeeb {
986c92544dSBjoern A. Zeeb 	struct mt7603_dev *dev = container_of(mdev, struct mt7603_dev, mt76);
996c92544dSBjoern A. Zeeb 	__le32 *rxd = (__le32 *)skb->data;
1006c92544dSBjoern A. Zeeb 	__le32 *end = (__le32 *)&skb->data[skb->len];
1016c92544dSBjoern A. Zeeb 	enum rx_pkt_type type;
1026c92544dSBjoern A. Zeeb 
1036c92544dSBjoern A. Zeeb 	type = le32_get_bits(rxd[0], MT_RXD0_PKT_TYPE);
1046c92544dSBjoern A. Zeeb 
1056c92544dSBjoern A. Zeeb 	if (q == MT_RXQ_MCU) {
1066c92544dSBjoern A. Zeeb 		if (type == PKT_TYPE_RX_EVENT)
1076c92544dSBjoern A. Zeeb 			mt76_mcu_rx_event(&dev->mt76, skb);
1086c92544dSBjoern A. Zeeb 		else
1096c92544dSBjoern A. Zeeb 			mt7603_rx_loopback_skb(dev, skb);
1106c92544dSBjoern A. Zeeb 		return;
1116c92544dSBjoern A. Zeeb 	}
1126c92544dSBjoern A. Zeeb 
1136c92544dSBjoern A. Zeeb 	switch (type) {
1146c92544dSBjoern A. Zeeb 	case PKT_TYPE_TXS:
1156c92544dSBjoern A. Zeeb 		for (rxd++; rxd + 5 <= end; rxd += 5)
1166c92544dSBjoern A. Zeeb 			mt7603_mac_add_txs(dev, rxd);
1176c92544dSBjoern A. Zeeb 		dev_kfree_skb(skb);
1186c92544dSBjoern A. Zeeb 		break;
1196c92544dSBjoern A. Zeeb 	case PKT_TYPE_RX_EVENT:
1206c92544dSBjoern A. Zeeb 		mt76_mcu_rx_event(&dev->mt76, skb);
1216c92544dSBjoern A. Zeeb 		return;
1226c92544dSBjoern A. Zeeb 	case PKT_TYPE_NORMAL:
1236c92544dSBjoern A. Zeeb 		if (mt7603_mac_fill_rx(dev, skb) == 0) {
1246c92544dSBjoern A. Zeeb 			mt76_rx(&dev->mt76, q, skb);
1256c92544dSBjoern A. Zeeb 			return;
1266c92544dSBjoern A. Zeeb 		}
1276c92544dSBjoern A. Zeeb 		fallthrough;
1286c92544dSBjoern A. Zeeb 	default:
1296c92544dSBjoern A. Zeeb 		dev_kfree_skb(skb);
1306c92544dSBjoern A. Zeeb 		break;
1316c92544dSBjoern A. Zeeb 	}
1326c92544dSBjoern A. Zeeb }
1336c92544dSBjoern A. Zeeb 
1346c92544dSBjoern A. Zeeb static int
mt7603_init_rx_queue(struct mt7603_dev * dev,struct mt76_queue * q,int idx,int n_desc,int bufsize)1356c92544dSBjoern A. Zeeb mt7603_init_rx_queue(struct mt7603_dev *dev, struct mt76_queue *q,
1366c92544dSBjoern A. Zeeb 		     int idx, int n_desc, int bufsize)
1376c92544dSBjoern A. Zeeb {
1386c92544dSBjoern A. Zeeb 	int err;
1396c92544dSBjoern A. Zeeb 
1406c92544dSBjoern A. Zeeb 	err = mt76_queue_alloc(dev, q, idx, n_desc, bufsize,
1416c92544dSBjoern A. Zeeb 			       MT_RX_RING_BASE);
1426c92544dSBjoern A. Zeeb 	if (err < 0)
1436c92544dSBjoern A. Zeeb 		return err;
1446c92544dSBjoern A. Zeeb 
1456c92544dSBjoern A. Zeeb 	mt7603_irq_enable(dev, MT_INT_RX_DONE(idx));
1466c92544dSBjoern A. Zeeb 
1476c92544dSBjoern A. Zeeb 	return 0;
1486c92544dSBjoern A. Zeeb }
1496c92544dSBjoern A. Zeeb 
mt7603_poll_tx(struct napi_struct * napi,int budget)1506c92544dSBjoern A. Zeeb static int mt7603_poll_tx(struct napi_struct *napi, int budget)
1516c92544dSBjoern A. Zeeb {
1526c92544dSBjoern A. Zeeb 	struct mt7603_dev *dev;
1536c92544dSBjoern A. Zeeb 	int i;
1546c92544dSBjoern A. Zeeb 
1556c92544dSBjoern A. Zeeb 	dev = container_of(napi, struct mt7603_dev, mt76.tx_napi);
1566c92544dSBjoern A. Zeeb 	dev->tx_dma_check = 0;
1576c92544dSBjoern A. Zeeb 
1586c92544dSBjoern A. Zeeb 	mt76_queue_tx_cleanup(dev, dev->mt76.q_mcu[MT_MCUQ_WM], false);
1596c92544dSBjoern A. Zeeb 	for (i = MT_TXQ_PSD; i >= 0; i--)
1606c92544dSBjoern A. Zeeb 		mt76_queue_tx_cleanup(dev, dev->mphy.q_tx[i], false);
1616c92544dSBjoern A. Zeeb 
1626c92544dSBjoern A. Zeeb 	if (napi_complete_done(napi, 0))
1636c92544dSBjoern A. Zeeb 		mt7603_irq_enable(dev, MT_INT_TX_DONE_ALL);
1646c92544dSBjoern A. Zeeb 
1656c92544dSBjoern A. Zeeb 	mt76_queue_tx_cleanup(dev, dev->mt76.q_mcu[MT_MCUQ_WM], false);
1666c92544dSBjoern A. Zeeb 	for (i = MT_TXQ_PSD; i >= 0; i--)
1676c92544dSBjoern A. Zeeb 		mt76_queue_tx_cleanup(dev, dev->mphy.q_tx[i], false);
1686c92544dSBjoern A. Zeeb 
1696c92544dSBjoern A. Zeeb 	mt7603_mac_sta_poll(dev);
1706c92544dSBjoern A. Zeeb 
1716c92544dSBjoern A. Zeeb 	mt76_worker_schedule(&dev->mt76.tx_worker);
1726c92544dSBjoern A. Zeeb 
1736c92544dSBjoern A. Zeeb 	return 0;
1746c92544dSBjoern A. Zeeb }
1756c92544dSBjoern A. Zeeb 
mt7603_dma_init(struct mt7603_dev * dev)1766c92544dSBjoern A. Zeeb int mt7603_dma_init(struct mt7603_dev *dev)
1776c92544dSBjoern A. Zeeb {
1786c92544dSBjoern A. Zeeb 	int ret;
1796c92544dSBjoern A. Zeeb 	int i;
1806c92544dSBjoern A. Zeeb 
1816c92544dSBjoern A. Zeeb 	mt76_dma_attach(&dev->mt76);
1826c92544dSBjoern A. Zeeb 
1836c92544dSBjoern A. Zeeb 	mt76_clear(dev, MT_WPDMA_GLO_CFG,
1846c92544dSBjoern A. Zeeb 		   MT_WPDMA_GLO_CFG_TX_DMA_EN |
1856c92544dSBjoern A. Zeeb 		   MT_WPDMA_GLO_CFG_RX_DMA_EN |
1866c92544dSBjoern A. Zeeb 		   MT_WPDMA_GLO_CFG_DMA_BURST_SIZE |
1876c92544dSBjoern A. Zeeb 		   MT_WPDMA_GLO_CFG_TX_WRITEBACK_DONE);
1886c92544dSBjoern A. Zeeb 
1896c92544dSBjoern A. Zeeb 	mt76_wr(dev, MT_WPDMA_RST_IDX, ~0);
1906c92544dSBjoern A. Zeeb 	mt7603_pse_client_reset(dev);
1916c92544dSBjoern A. Zeeb 
1926c92544dSBjoern A. Zeeb 	for (i = 0; i < ARRAY_SIZE(wmm_queue_map); i++) {
1936c92544dSBjoern A. Zeeb 		ret = mt76_init_tx_queue(&dev->mphy, i, wmm_queue_map[i],
194*8ba4d145SBjoern A. Zeeb 					 MT7603_TX_RING_SIZE, MT_TX_RING_BASE,
195*8ba4d145SBjoern A. Zeeb 					 NULL, 0);
1966c92544dSBjoern A. Zeeb 		if (ret)
1976c92544dSBjoern A. Zeeb 			return ret;
1986c92544dSBjoern A. Zeeb 	}
1996c92544dSBjoern A. Zeeb 
2006c92544dSBjoern A. Zeeb 	ret = mt76_init_tx_queue(&dev->mphy, MT_TXQ_PSD, MT_TX_HW_QUEUE_MGMT,
201*8ba4d145SBjoern A. Zeeb 				 MT7603_PSD_RING_SIZE, MT_TX_RING_BASE, NULL, 0);
2026c92544dSBjoern A. Zeeb 	if (ret)
2036c92544dSBjoern A. Zeeb 		return ret;
2046c92544dSBjoern A. Zeeb 
2056c92544dSBjoern A. Zeeb 	ret = mt76_init_mcu_queue(&dev->mt76, MT_MCUQ_WM, MT_TX_HW_QUEUE_MCU,
2066c92544dSBjoern A. Zeeb 				  MT_MCU_RING_SIZE, MT_TX_RING_BASE);
2076c92544dSBjoern A. Zeeb 	if (ret)
2086c92544dSBjoern A. Zeeb 		return ret;
2096c92544dSBjoern A. Zeeb 
2106c92544dSBjoern A. Zeeb 	ret = mt76_init_tx_queue(&dev->mphy, MT_TXQ_BEACON, MT_TX_HW_QUEUE_BCN,
211*8ba4d145SBjoern A. Zeeb 				 MT_MCU_RING_SIZE, MT_TX_RING_BASE, NULL, 0);
2126c92544dSBjoern A. Zeeb 	if (ret)
2136c92544dSBjoern A. Zeeb 		return ret;
2146c92544dSBjoern A. Zeeb 
2156c92544dSBjoern A. Zeeb 	ret = mt76_init_tx_queue(&dev->mphy, MT_TXQ_CAB, MT_TX_HW_QUEUE_BMC,
216*8ba4d145SBjoern A. Zeeb 				 MT_MCU_RING_SIZE, MT_TX_RING_BASE, NULL, 0);
2176c92544dSBjoern A. Zeeb 	if (ret)
2186c92544dSBjoern A. Zeeb 		return ret;
2196c92544dSBjoern A. Zeeb 
2206c92544dSBjoern A. Zeeb 	mt7603_irq_enable(dev,
2216c92544dSBjoern A. Zeeb 			  MT_INT_TX_DONE(IEEE80211_AC_VO) |
2226c92544dSBjoern A. Zeeb 			  MT_INT_TX_DONE(IEEE80211_AC_VI) |
2236c92544dSBjoern A. Zeeb 			  MT_INT_TX_DONE(IEEE80211_AC_BE) |
2246c92544dSBjoern A. Zeeb 			  MT_INT_TX_DONE(IEEE80211_AC_BK) |
2256c92544dSBjoern A. Zeeb 			  MT_INT_TX_DONE(MT_TX_HW_QUEUE_MGMT) |
2266c92544dSBjoern A. Zeeb 			  MT_INT_TX_DONE(MT_TX_HW_QUEUE_MCU) |
2276c92544dSBjoern A. Zeeb 			  MT_INT_TX_DONE(MT_TX_HW_QUEUE_BCN) |
2286c92544dSBjoern A. Zeeb 			  MT_INT_TX_DONE(MT_TX_HW_QUEUE_BMC));
2296c92544dSBjoern A. Zeeb 
2306c92544dSBjoern A. Zeeb 	ret = mt7603_init_rx_queue(dev, &dev->mt76.q_rx[MT_RXQ_MCU], 1,
2316c92544dSBjoern A. Zeeb 				   MT7603_MCU_RX_RING_SIZE, MT_RX_BUF_SIZE);
2326c92544dSBjoern A. Zeeb 	if (ret)
2336c92544dSBjoern A. Zeeb 		return ret;
2346c92544dSBjoern A. Zeeb 
2356c92544dSBjoern A. Zeeb 	ret = mt7603_init_rx_queue(dev, &dev->mt76.q_rx[MT_RXQ_MAIN], 0,
2366c92544dSBjoern A. Zeeb 				   MT7603_RX_RING_SIZE, MT_RX_BUF_SIZE);
2376c92544dSBjoern A. Zeeb 	if (ret)
2386c92544dSBjoern A. Zeeb 		return ret;
2396c92544dSBjoern A. Zeeb 
2406c92544dSBjoern A. Zeeb 	mt76_wr(dev, MT_DELAY_INT_CFG, 0);
2416c92544dSBjoern A. Zeeb 	ret = mt76_init_queues(dev, mt76_dma_rx_poll);
2426c92544dSBjoern A. Zeeb 	if (ret)
2436c92544dSBjoern A. Zeeb 		return ret;
2446c92544dSBjoern A. Zeeb 
245*8ba4d145SBjoern A. Zeeb 	netif_napi_add_tx(dev->mt76.tx_napi_dev, &dev->mt76.tx_napi,
2466c92544dSBjoern A. Zeeb 			  mt7603_poll_tx);
2476c92544dSBjoern A. Zeeb 	napi_enable(&dev->mt76.tx_napi);
2486c92544dSBjoern A. Zeeb 
2496c92544dSBjoern A. Zeeb 	return 0;
2506c92544dSBjoern A. Zeeb }
2516c92544dSBjoern A. Zeeb 
mt7603_dma_cleanup(struct mt7603_dev * dev)2526c92544dSBjoern A. Zeeb void mt7603_dma_cleanup(struct mt7603_dev *dev)
2536c92544dSBjoern A. Zeeb {
2546c92544dSBjoern A. Zeeb 	mt76_clear(dev, MT_WPDMA_GLO_CFG,
2556c92544dSBjoern A. Zeeb 		   MT_WPDMA_GLO_CFG_TX_DMA_EN |
2566c92544dSBjoern A. Zeeb 		   MT_WPDMA_GLO_CFG_RX_DMA_EN |
2576c92544dSBjoern A. Zeeb 		   MT_WPDMA_GLO_CFG_TX_WRITEBACK_DONE);
2586c92544dSBjoern A. Zeeb 
2596c92544dSBjoern A. Zeeb 	mt76_dma_cleanup(&dev->mt76);
2606c92544dSBjoern A. Zeeb }
261