xref: /freebsd/sys/contrib/dev/mediatek/mt76/dma.h (revision 8ba4d145d351db26e07695b8e90697398c5dfec2)
16c92544dSBjoern A. Zeeb /* SPDX-License-Identifier: ISC */
26c92544dSBjoern A. Zeeb /*
36c92544dSBjoern A. Zeeb  * Copyright (C) 2016 Felix Fietkau <nbd@nbd.name>
46c92544dSBjoern A. Zeeb  */
56c92544dSBjoern A. Zeeb #ifndef __MT76_DMA_H
66c92544dSBjoern A. Zeeb #define __MT76_DMA_H
76c92544dSBjoern A. Zeeb 
86c92544dSBjoern A. Zeeb #define DMA_DUMMY_DATA			((void *)~0)
96c92544dSBjoern A. Zeeb 
106c92544dSBjoern A. Zeeb #define MT_RING_SIZE			0x10
116c92544dSBjoern A. Zeeb 
126c92544dSBjoern A. Zeeb #define MT_DMA_CTL_SD_LEN1		GENMASK(13, 0)
136c92544dSBjoern A. Zeeb #define MT_DMA_CTL_LAST_SEC1		BIT(14)
146c92544dSBjoern A. Zeeb #define MT_DMA_CTL_BURST		BIT(15)
156c92544dSBjoern A. Zeeb #define MT_DMA_CTL_SD_LEN0		GENMASK(29, 16)
166c92544dSBjoern A. Zeeb #define MT_DMA_CTL_LAST_SEC0		BIT(30)
176c92544dSBjoern A. Zeeb #define MT_DMA_CTL_DMA_DONE		BIT(31)
18cbb3ec25SBjoern A. Zeeb #define MT_DMA_CTL_TO_HOST		BIT(8)
19cbb3ec25SBjoern A. Zeeb #define MT_DMA_CTL_TO_HOST_A		BIT(12)
20cbb3ec25SBjoern A. Zeeb #define MT_DMA_CTL_DROP			BIT(14)
21cbb3ec25SBjoern A. Zeeb #define MT_DMA_CTL_TOKEN		GENMASK(31, 16)
22*8ba4d145SBjoern A. Zeeb #define MT_DMA_CTL_SDP1_H		GENMASK(19, 16)
23*8ba4d145SBjoern A. Zeeb #define MT_DMA_CTL_SDP0_H		GENMASK(3, 0)
24cbb3ec25SBjoern A. Zeeb #define MT_DMA_CTL_WO_DROP		BIT(8)
25cbb3ec25SBjoern A. Zeeb 
26cbb3ec25SBjoern A. Zeeb #define MT_DMA_PPE_CPU_REASON		GENMASK(15, 11)
27cbb3ec25SBjoern A. Zeeb #define MT_DMA_PPE_ENTRY		GENMASK(30, 16)
28*8ba4d145SBjoern A. Zeeb #define MT_DMA_INFO_DMA_FRAG		BIT(9)
29cbb3ec25SBjoern A. Zeeb #define MT_DMA_INFO_PPE_VLD		BIT(31)
306c92544dSBjoern A. Zeeb 
31*8ba4d145SBjoern A. Zeeb #define MT_DMA_CTL_PN_CHK_FAIL		BIT(13)
32*8ba4d145SBjoern A. Zeeb #define MT_DMA_CTL_VER_MASK		BIT(7)
33*8ba4d145SBjoern A. Zeeb 
34*8ba4d145SBjoern A. Zeeb #define MT_DMA_RRO_EN		BIT(13)
35*8ba4d145SBjoern A. Zeeb 
36*8ba4d145SBjoern A. Zeeb #define MT_DMA_WED_IND_CMD_CNT		8
37*8ba4d145SBjoern A. Zeeb #define MT_DMA_WED_IND_REASON		GENMASK(15, 12)
38*8ba4d145SBjoern A. Zeeb 
396c92544dSBjoern A. Zeeb #define MT_DMA_HDR_LEN			4
406c92544dSBjoern A. Zeeb #define MT_RX_INFO_LEN			4
416c92544dSBjoern A. Zeeb #define MT_FCE_INFO_LEN			4
426c92544dSBjoern A. Zeeb #define MT_RX_RXWI_LEN			32
436c92544dSBjoern A. Zeeb 
446c92544dSBjoern A. Zeeb struct mt76_desc {
456c92544dSBjoern A. Zeeb 	__le32 buf0;
466c92544dSBjoern A. Zeeb 	__le32 ctrl;
476c92544dSBjoern A. Zeeb 	__le32 buf1;
486c92544dSBjoern A. Zeeb 	__le32 info;
496c92544dSBjoern A. Zeeb } __packed __aligned(4);
506c92544dSBjoern A. Zeeb 
51*8ba4d145SBjoern A. Zeeb struct mt76_wed_rro_desc {
52*8ba4d145SBjoern A. Zeeb 	__le32 buf0;
53*8ba4d145SBjoern A. Zeeb 	__le32 buf1;
54*8ba4d145SBjoern A. Zeeb } __packed __aligned(4);
55*8ba4d145SBjoern A. Zeeb 
566c92544dSBjoern A. Zeeb enum mt76_qsel {
576c92544dSBjoern A. Zeeb 	MT_QSEL_MGMT,
586c92544dSBjoern A. Zeeb 	MT_QSEL_HCCA,
596c92544dSBjoern A. Zeeb 	MT_QSEL_EDCA,
606c92544dSBjoern A. Zeeb 	MT_QSEL_EDCA_2,
616c92544dSBjoern A. Zeeb };
626c92544dSBjoern A. Zeeb 
636c92544dSBjoern A. Zeeb enum mt76_mcu_evt_type {
646c92544dSBjoern A. Zeeb 	EVT_CMD_DONE,
656c92544dSBjoern A. Zeeb 	EVT_CMD_ERROR,
666c92544dSBjoern A. Zeeb 	EVT_CMD_RETRY,
676c92544dSBjoern A. Zeeb 	EVT_EVENT_PWR_RSP,
686c92544dSBjoern A. Zeeb 	EVT_EVENT_WOW_RSP,
696c92544dSBjoern A. Zeeb 	EVT_EVENT_CARRIER_DETECT_RSP,
706c92544dSBjoern A. Zeeb 	EVT_EVENT_DFS_DETECT_RSP,
716c92544dSBjoern A. Zeeb };
726c92544dSBjoern A. Zeeb 
73*8ba4d145SBjoern A. Zeeb enum mt76_dma_wed_ind_reason {
74*8ba4d145SBjoern A. Zeeb 	MT_DMA_WED_IND_REASON_NORMAL,
75*8ba4d145SBjoern A. Zeeb 	MT_DMA_WED_IND_REASON_REPEAT,
76*8ba4d145SBjoern A. Zeeb 	MT_DMA_WED_IND_REASON_OLDPKT,
77*8ba4d145SBjoern A. Zeeb };
78*8ba4d145SBjoern A. Zeeb 
796c92544dSBjoern A. Zeeb int mt76_dma_rx_poll(struct napi_struct *napi, int budget);
806c92544dSBjoern A. Zeeb void mt76_dma_attach(struct mt76_dev *dev);
816c92544dSBjoern A. Zeeb void mt76_dma_cleanup(struct mt76_dev *dev);
82*8ba4d145SBjoern A. Zeeb int mt76_dma_rx_fill(struct mt76_dev *dev, struct mt76_queue *q,
83*8ba4d145SBjoern A. Zeeb 		     bool allow_direct);
84*8ba4d145SBjoern A. Zeeb void __mt76_dma_queue_reset(struct mt76_dev *dev, struct mt76_queue *q,
85*8ba4d145SBjoern A. Zeeb 			    bool reset_idx);
86*8ba4d145SBjoern A. Zeeb void mt76_dma_queue_reset(struct mt76_dev *dev, struct mt76_queue *q);
87*8ba4d145SBjoern A. Zeeb 
88*8ba4d145SBjoern A. Zeeb static inline void
mt76_dma_reset_tx_queue(struct mt76_dev * dev,struct mt76_queue * q)89*8ba4d145SBjoern A. Zeeb mt76_dma_reset_tx_queue(struct mt76_dev *dev, struct mt76_queue *q)
90*8ba4d145SBjoern A. Zeeb {
91*8ba4d145SBjoern A. Zeeb 	dev->queue_ops->reset_q(dev, q);
92*8ba4d145SBjoern A. Zeeb 	if (mtk_wed_device_active(&dev->mmio.wed))
93*8ba4d145SBjoern A. Zeeb 		mt76_wed_dma_setup(dev, q, true);
94*8ba4d145SBjoern A. Zeeb }
95*8ba4d145SBjoern A. Zeeb 
96*8ba4d145SBjoern A. Zeeb static inline void
mt76_dma_should_drop_buf(bool * drop,u32 ctrl,u32 buf1,u32 info)97*8ba4d145SBjoern A. Zeeb mt76_dma_should_drop_buf(bool *drop, u32 ctrl, u32 buf1, u32 info)
98*8ba4d145SBjoern A. Zeeb {
99*8ba4d145SBjoern A. Zeeb 	if (!drop)
100*8ba4d145SBjoern A. Zeeb 		return;
101*8ba4d145SBjoern A. Zeeb 
102*8ba4d145SBjoern A. Zeeb 	*drop = !!(ctrl & (MT_DMA_CTL_TO_HOST_A | MT_DMA_CTL_DROP));
103*8ba4d145SBjoern A. Zeeb 	if (!(ctrl & MT_DMA_CTL_VER_MASK))
104*8ba4d145SBjoern A. Zeeb 		return;
105*8ba4d145SBjoern A. Zeeb 
106*8ba4d145SBjoern A. Zeeb 	switch (FIELD_GET(MT_DMA_WED_IND_REASON, buf1)) {
107*8ba4d145SBjoern A. Zeeb 	case MT_DMA_WED_IND_REASON_REPEAT:
108*8ba4d145SBjoern A. Zeeb 		*drop = true;
109*8ba4d145SBjoern A. Zeeb 		break;
110*8ba4d145SBjoern A. Zeeb 	case MT_DMA_WED_IND_REASON_OLDPKT:
111*8ba4d145SBjoern A. Zeeb 		*drop = !(info & MT_DMA_INFO_DMA_FRAG);
112*8ba4d145SBjoern A. Zeeb 		break;
113*8ba4d145SBjoern A. Zeeb 	default:
114*8ba4d145SBjoern A. Zeeb 		*drop = !!(ctrl & MT_DMA_CTL_PN_CHK_FAIL);
115*8ba4d145SBjoern A. Zeeb 		break;
116*8ba4d145SBjoern A. Zeeb 	}
117*8ba4d145SBjoern A. Zeeb }
118*8ba4d145SBjoern A. Zeeb 
mt76_priv(struct net_device * dev)119*8ba4d145SBjoern A. Zeeb static inline void *mt76_priv(struct net_device *dev)
120*8ba4d145SBjoern A. Zeeb {
121*8ba4d145SBjoern A. Zeeb 	struct mt76_dev **priv;
122*8ba4d145SBjoern A. Zeeb 
123*8ba4d145SBjoern A. Zeeb 	priv = netdev_priv(dev);
124*8ba4d145SBjoern A. Zeeb 
125*8ba4d145SBjoern A. Zeeb 	return *priv;
126*8ba4d145SBjoern A. Zeeb }
1276c92544dSBjoern A. Zeeb 
1286c92544dSBjoern A. Zeeb #endif
129