xref: /freebsd/sys/arm/xilinx/zy7_slcr.h (revision 0f822edeadd0524a52d971da558372f4e6ba20f7)
1a9caca6aSWojciech A. Koszek /*-
240713190SWojciech A. Koszek  * Copyright (c) 2013 Thomas Skibo
3a9caca6aSWojciech A. Koszek  * All rights reserved.
4a9caca6aSWojciech A. Koszek  *
5a9caca6aSWojciech A. Koszek  * Redistribution and use in source and binary forms, with or without
640713190SWojciech A. Koszek  * modification, are permitted provided that the following conditions
740713190SWojciech A. Koszek  * are met:
840713190SWojciech A. Koszek  * 1. Redistributions of source code must retain the above copyright
9a9caca6aSWojciech A. Koszek  *    notice, this list of conditions and the following disclaimer.
1040713190SWojciech A. Koszek  * 2. Redistributions in binary form must reproduce the above copyright
11a9caca6aSWojciech A. Koszek  *    notice, this list of conditions and the following disclaimer in the
12a9caca6aSWojciech A. Koszek  *    documentation and/or other materials provided with the distribution.
13a9caca6aSWojciech A. Koszek  *
1440713190SWojciech A. Koszek  * THIS SOFTWARE IS PROVIDED BY THE AUTHOR AND CONTRIBUTORS ``AS IS'' AND
1540713190SWojciech A. Koszek  * ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
16a9caca6aSWojciech A. Koszek  * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
1740713190SWojciech A. Koszek  * ARE DISCLAIMED.  IN NO EVENT SHALL THE AUTHOR OR CONTRIBUTORS BE LIABLE
1840713190SWojciech A. Koszek  * FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL
1940713190SWojciech A. Koszek  * DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS
2040713190SWojciech A. Koszek  * OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION)
2140713190SWojciech A. Koszek  * HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
22a9caca6aSWojciech A. Koszek  * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
2340713190SWojciech A. Koszek  * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF
2440713190SWojciech A. Koszek  * SUCH DAMAGE.
25a9caca6aSWojciech A. Koszek  *
2640713190SWojciech A. Koszek  * $FreeBSD$
27a9caca6aSWojciech A. Koszek  */
28a9caca6aSWojciech A. Koszek 
2940713190SWojciech A. Koszek /*
3040713190SWojciech A. Koszek  * Defines for Zynq-7000 SLCR registers.
31a9caca6aSWojciech A. Koszek  *
32a9caca6aSWojciech A. Koszek  * Most of these registers are initialized by the First Stage Boot
33a9caca6aSWojciech A. Koszek  * Loader and are not modified by the kernel.
34a9caca6aSWojciech A. Koszek  *
35a9caca6aSWojciech A. Koszek  * Reference: Zynq-7000 All Programmable SoC Technical Reference Manual.
36a9caca6aSWojciech A. Koszek  * (v1.4) November 16, 2012.  Xilinx doc UG585.  SLCR register definitions
37a9caca6aSWojciech A. Koszek  * are in appendix B.28.
38a9caca6aSWojciech A. Koszek  */
39a9caca6aSWojciech A. Koszek 
40a9caca6aSWojciech A. Koszek 
41a9caca6aSWojciech A. Koszek #ifndef _ZY7_SLCR_H_
42a9caca6aSWojciech A. Koszek #define _ZY7_SLCR_H_
43a9caca6aSWojciech A. Koszek 
44a9caca6aSWojciech A. Koszek #define ZY7_SCLR_SCL			0x0000
45a9caca6aSWojciech A. Koszek #define ZY7_SLCR_LOCK			0x0004
46a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_LOCK_MAGIC				0x767b
47a9caca6aSWojciech A. Koszek #define ZY7_SLCR_UNLOCK			0x0008
48a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_UNLOCK_MAGIC				0xdf0d
49a9caca6aSWojciech A. Koszek #define ZY7_SLCR_LOCKSTA		0x000c
50a9caca6aSWojciech A. Koszek 
51a9caca6aSWojciech A. Koszek /* PLL controls. */
52a9caca6aSWojciech A. Koszek #define ZY7_SLCR_ARM_PLL_CTRL		0x0100
53a9caca6aSWojciech A. Koszek #define ZY7_SLCR_DDR_PLL_CTRL		0x0104
54a9caca6aSWojciech A. Koszek #define ZY7_SLCR_IO_PLL_CTRL		0x0108
55a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_PLL_CTRL_RESET			(1<<0)
56a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_PLL_CTRL_PWRDWN			(1<<1)
57a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_PLL_CTRL_BYPASS_QUAL			(1<<3)
58a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_PLL_CTRL_BYPASS_FORCE		(1<<4)
59a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_PLL_CTRL_FDIV_SHIFT			12
60a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_PLL_CTRL_FDIV_MASK			(0x7f<<12)
61a9caca6aSWojciech A. Koszek #define ZY7_SLCR_PLL_STATUS		0x010c
62a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_PLL_STAT_ARM_PLL_LOCK		(1<<0)
63a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_PLL_STAT_DDR_PLL_LOCK		(1<<1)
64a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_PLL_STAT_IO_PLL_LOCK			(1<<2)
65a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_PLL_STAT_ARM_PLL_STABLE		(1<<3)
66a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_PLL_STAT_DDR_PLL_STABLE		(1<<4)
67a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_PLL_STAT_IO_PLL_STABLE		(1<<5)
68a9caca6aSWojciech A. Koszek #define ZY7_SLCR_ARM_PLL_CFG		0x0110
69a9caca6aSWojciech A. Koszek #define ZY7_SLCR_DDR_PLL_CFG		0x0114
70a9caca6aSWojciech A. Koszek #define ZY7_SLCR_IO_PLL_CFG		0x0118
71a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_PLL_CFG_RES_SHIFT			4
72a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_PLL_CFG_RES_MASK			(0xf<<4)
73a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_PLL_CFG_PLL_CP_SHIFT			8
74a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_PLL_CFG_PLL_CP_MASK			(0xf<<8)
75a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_PLL_CFG_LOCK_CNT_SHIFT		12
76a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_PLL_CFG_LOCK_CNT_MASK		(0x3ff<<12)
77a9caca6aSWojciech A. Koszek 
78a9caca6aSWojciech A. Koszek /* Clock controls. */
79a9caca6aSWojciech A. Koszek #define ZY7_SLCR_ARM_CLK_CTRL		0x0120
80a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_ARM_CLK_CTRL_CPU_PERI_CLKACT		(1<<28)
81a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_ARM_CLK_CTRL_CPU_1XCLKACT		(1<<27)
82a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_ARM_CLK_CTRL_CPU_2XCLKACT		(1<<26)
83a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_ARM_CLK_CTRL_CPU_3OR2XCLKACT 	(1<<25)
84a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_ARM_CLK_CTRL_CPU_6OR4XCLKACT 	(1<<24)
85a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_ARM_CLK_CTRL_SRCSEL_MASK		(3<<4)
86a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_ARM_CLK_CTRL_SRCSEL_ARM_PLL		(0<<4)
87a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_ARM_CLK_CTRL_SRCSEL_DDR_PLL		(2<<4)
88a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_ARM_CLK_CTRL_SRCSEL_IO_PLL		(3<<4)
89a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_ARM_CLK_CTRL_DIVISOR_SHIFT		8
90a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_ARM_CLK_CTRL_DIVISOR_MASK		(0x3f<<8)
91a9caca6aSWojciech A. Koszek #define ZY7_SLCR_DDR_CLK_CTRL		0x0124
92a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_DDR_CLK_CTRL_2XCLK_DIV_SHIFT 	26
93a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_DDR_CLK_CTRL_2XCLK_DIV_MASK		(0x3f<<26)
94a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_DDR_CLK_CTRL_3XCLK_DIV_SHIFT		20
95a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_DDR_CLK_CTRL_3XCLK_DIV_MASK		(0x3f<<20)
96a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_DDR_CLK_CTRL_2XCLKACT		(1<<1)
97a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_DDR_CLK_CTRL_3XCLKACT		(1<<0)
98a9caca6aSWojciech A. Koszek #define ZY7_SLCR_DCI_CLK_CTRL		0x0128
99a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_DCI_CLK_CTRL_DIVISOR1_SHIFT		20
100a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_DCI_CLK_CTRL_DIVISOR1_MASK		(0x3f<<20)
101a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_DCI_CLK_CTRL_DIVISOR0_SHIFT		8
102a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_DCI_CLK_CTRL_DIVISOR0_MASK		(0x3f<<8)
103a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_DCI_CLK_CTRL_CLKACT			(1<<0)
104a9caca6aSWojciech A. Koszek #define ZY7_SLCR_APER_CLK_CTRL		0x012c	/* amba periph clk ctrl */
105a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_APER_CLK_CTRL_SMC_CPU_1XCLKACT	(1<<24)
106a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_APER_CLK_CTRL_LQSPI_CPU_1XCLKACT	(1<<23)
107a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_APER_CLK_CTRL_GPIO_CPU_1XCLKACT	(1<<22)
108a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_APER_CLK_CTRL_UART1_CPU_1XCLKACT	(1<<21)
109a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_APER_CLK_CTRL_UART0_CPU_1XCLKACT	(1<<20)
110a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_APER_CLK_CTRL_I2C1_CPU_1XCLKACT	(1<<19)
111a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_APER_CLK_CTRL_I2C0_CPU_1XCLKACT	(1<<18)
112a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_APER_CLK_CTRL_CAN1_CPU_1XCLKACT	(1<<17)
113a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_APER_CLK_CTRL_CAN0_CPU_1XCLKACT	(1<<16)
114a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_APER_CLK_CTRL_SPI1_CPU_1XCLKACT	(1<<15)
115a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_APER_CLK_CTRL_SPI0_CPU_1XCLKACT	(1<<14)
116a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_APER_CLK_CTRL_SDI1_CPU_1XCLKACT	(1<<11)
117a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_APER_CLK_CTRL_SDI0_CPU_1XCLKACT	(1<<10)
118a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_APER_CLK_CTRL_GEM1_CPU_1XCLKACT	(1<<7)
119a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_APER_CLK_CTRL_GEM0_CPU_1XCLKACT	(1<<6)
120a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_APER_CLK_CTRL_USB1_CPU_1XCLKACT	(1<<3)
121a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_APER_CLK_CTRL_USB0_CPU_1XCLKACT	(1<<2)
122a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_APER_CLK_CTRL_DMA_CPU_1XCLKACT	(1<<0)
123a9caca6aSWojciech A. Koszek #define ZY7_SLCR_USB0_CLK_CTRL		0x0130
124a9caca6aSWojciech A. Koszek #define ZY7_SLCR_USB1_CLK_CTRL		0x0134
125a9caca6aSWojciech A. Koszek #define ZY7_SLCR_GEM0_RCLK_CTRL		0x0138
126a9caca6aSWojciech A. Koszek #define ZY7_SLCR_GEM1_RCLK_CTRL		0x013c
127a9caca6aSWojciech A. Koszek #define ZY7_SLCR_GEM0_CLK_CTRL		0x0140
128a9caca6aSWojciech A. Koszek #define ZY7_SLCR_GEM1_CLK_CTRL		0x0144
129*0f822edeSIan Lepore #define   ZY7_SLCR_GEM_CLK_CTRL_DIVISOR1_MASK		(0x3f<<20)
130*0f822edeSIan Lepore #define   ZY7_SLCR_GEM_CLK_CTRL_DIVISOR1_SHIFT		20
131*0f822edeSIan Lepore #define   ZY7_SLCR_GEM_CLK_CTRL_DIVISOR1_MAX		0x3f
132*0f822edeSIan Lepore #define   ZY7_SLCR_GEM_CLK_CTRL_DIVISOR_MASK		(0x3f<<8)
133*0f822edeSIan Lepore #define   ZY7_SLCR_GEM_CLK_CTRL_DIVISOR_SHIFT		8
134*0f822edeSIan Lepore #define   ZY7_SLCR_GEM_CLK_CTRL_DIVISOR_MAX		0x3f
135*0f822edeSIan Lepore #define   ZY7_SLCR_GEM_CLK_CTRL_SRCSEL_MASK		(7<<4)
136*0f822edeSIan Lepore #define   ZY7_SLCR_GEM_CLK_CTRL_SRCSEL_IO_PLL		(0<<4)
137*0f822edeSIan Lepore #define   ZY7_SLCR_GEM_CLK_CTRL_SRCSEL_ARM_PLL		(2<<4)
138*0f822edeSIan Lepore #define   ZY7_SLCR_GEM_CLK_CTRL_SRCSEL_DDR_PLL		(3<<4)
139*0f822edeSIan Lepore #define   ZY7_SLCR_GEM_CLK_CTRL_SRCSEL_EMIO_CLK		(4<<4)
140*0f822edeSIan Lepore #define   ZY7_SLCR_GEM_CLK_CTRL_CLKACT			1
141a9caca6aSWojciech A. Koszek #define ZY7_SLCR_SMC_CLK_CTRL		0x0148
142a9caca6aSWojciech A. Koszek #define ZY7_SLCR_LQSPI_CLK_CTRL		0x014c
143a9caca6aSWojciech A. Koszek #define ZY7_SLCR_SDIO_CLK_CTRL		0x0150
144a9caca6aSWojciech A. Koszek #define ZY7_SLCR_UART_CLK_CTRL		0x0154
145a9caca6aSWojciech A. Koszek #define ZY7_SLCR_SPI_CLK_CTRL		0x0158
146a9caca6aSWojciech A. Koszek #define ZY7_SLCR_CAN_CLK_CTRL		0x015c
147a9caca6aSWojciech A. Koszek #define ZY7_SLCR_CAN_MIOCLK_CTRL	0x0160
148a9caca6aSWojciech A. Koszek #define ZY7_SLCR_DBG_CLK_CTRL		0x0164
149a9caca6aSWojciech A. Koszek #define ZY7_SLCR_PCAP_CLK_CTRL		0x0168
150a9caca6aSWojciech A. Koszek #define ZY7_SLCR_TOPSW_CLK_CTRL		0x016c	/* central intercnn clk ctrl */
151a9caca6aSWojciech A. Koszek #define ZY7_SLCR_FPGA0_CLK_CTRL		0x0170
152a9caca6aSWojciech A. Koszek #define ZY7_SLCR_FPGA1_CLK_CTRL		0x0180
153a9caca6aSWojciech A. Koszek #define ZY7_SLCR_FPGA2_CLK_CTRL		0x0190
154a9caca6aSWojciech A. Koszek #define ZY7_SLCR_FPGA3_CLK_CTRL		0x01a0
155a9caca6aSWojciech A. Koszek #define ZY7_SLCR_CLK_621_TRUE		0x01c4	/* cpu clock ratio mode */
156a9caca6aSWojciech A. Koszek 
157a9caca6aSWojciech A. Koszek /* Reset controls. */
158a9caca6aSWojciech A. Koszek #define ZY7_SLCR_PSS_RST_CTRL		0x0200
159a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_PSS_RST_CTRL_SOFT_RESET		(1<<0)
160a9caca6aSWojciech A. Koszek #define ZY7_SLCR_DDR_RST_CTRL		0x0204
161a9caca6aSWojciech A. Koszek #define ZY7_SLCR_TOPSW_RST_CTRL		0x0208
162a9caca6aSWojciech A. Koszek #define ZY7_SLCR_DMAC_RST_CTRL		0x020c
163a9caca6aSWojciech A. Koszek #define ZY7_SLCR_USB_RST_CTRL		0x0210
164a9caca6aSWojciech A. Koszek #define ZY7_SLCR_GEM_RST_CTRL		0x0214
165a9caca6aSWojciech A. Koszek #define ZY7_SLCR_SDIO_RST_CTRL		0x0218
166a9caca6aSWojciech A. Koszek #define ZY7_SLCR_SPI_RST_CTRL		0x021c
167a9caca6aSWojciech A. Koszek #define ZY7_SLCR_CAN_RST_CTRL		0x0220
168a9caca6aSWojciech A. Koszek #define ZY7_SLCR_I2C_RST_CTRL		0x0224
169a9caca6aSWojciech A. Koszek #define ZY7_SLCR_UART_RST_CTRL		0x0228
170a9caca6aSWojciech A. Koszek #define ZY7_SLCR_GPIO_RST_CTRL		0x022c
171a9caca6aSWojciech A. Koszek #define ZY7_SLCR_LQSPI_RST_CTRL		0x0230
172a9caca6aSWojciech A. Koszek #define ZY7_SLCR_SMC_RST_CTRL		0x0234
173a9caca6aSWojciech A. Koszek #define ZY7_SLCR_OCM_RST_CTRL		0x0238
174a9caca6aSWojciech A. Koszek #define ZY7_SLCR_DEVCI_RST_CTRL		0x023c
175a9caca6aSWojciech A. Koszek #define ZY7_SLCR_FPGA_RST_CTRL		0x0240
176a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_FPGA_RST_CTRL_FPGA3_OUT_RST		(1<<3)
177a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_FPGA_RST_CTRL_FPGA2_OUT_RST		(1<<2)
178a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_FPGA_RST_CTRL_FPGA1_OUT_RST		(1<<1)
179a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_FPGA_RST_CTRL_FPGA0_OUT_RST		(1<<0)
180a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_FPGA_RST_CTRL_RST_ALL		0xf
181a9caca6aSWojciech A. Koszek #define ZY7_SLCR_A9_CPU_RST_CTRL	0x0244
182a9caca6aSWojciech A. Koszek #define ZY7_SLCR_RS_AWDT_CTRL		0x024c
183a9caca6aSWojciech A. Koszek 
184a9caca6aSWojciech A. Koszek #define ZY7_SLCR_REBOOT_STAT		0x0258
185a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_REBOOT_STAT_STATE_MASK		(0xff<<24)
186a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_REBOOT_STAT_POR			(1<<22)
187a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_REBOOT_STAT_SRST_B			(1<<21)
188a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_REBOOT_STAT_DBG_RST			(1<<20)
189a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_REBOOT_STAT_SLC_RST			(1<<19)
190a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_REBOOT_STAT_AWDT1_RST		(1<<18)
191a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_REBOOT_STAT_AWDT0_RST		(1<<17)
192a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_REBOOT_STAT_SWDT_RST			(1<<16)
193a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_REBOOT_STAT_BOOTROM_ERR_CODE_MASK 	(0xffff)
194a9caca6aSWojciech A. Koszek #define ZY7_SLCR_BOOT_MODE		0x025c
195a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_BOOT_MODE_PLL_BYPASS			(1<<4)
196a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_BOOT_MODE_JTAG_INDEP			(1<<3)
197a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_BOOT_MODE_BOOTDEV_MASK		7
198a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_BOOT_MODE_BOOTDEV_JTAG		0
199a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_BOOT_MODE_BOOTDEV_QUAD_SPI		1
200a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_BOOT_MODE_BOOTDEV_NOR		2
201a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_BOOT_MODE_BOOTDEV_NAND		4
202a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_BOOT_MODE_BOOTDEV_SD_CARD		5
203a9caca6aSWojciech A. Koszek #define ZY7_SLCR_APU_CTRL		0x0300
204a9caca6aSWojciech A. Koszek #define ZY7_SLCR_WDT_CLK_SEL		0x0304
205a9caca6aSWojciech A. Koszek 
206a9caca6aSWojciech A. Koszek #define ZY7_SLCR_PSS_IDCODE		0x0530
207a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_PSS_IDCODE_REVISION_MASK		(0xf<<28)
208a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_PSS_IDCODE_REVISION_SHIFT		28
209a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_PSS_IDCODE_FAMILY_MASK		(0x7f<<21)
210a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_PSS_IDCODE_FAMILY_SHIFT		21
211a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_PSS_IDCODE_SUB_FAMILY_MASK		(0xf<<17)
212a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_PSS_IDCODE_SUB_FAMILY_SHIFT		17
213a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_PSS_IDCODE_DEVICE_MASK		(0x1f<<12)
214a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_PSS_IDCODE_DEVICE_SHIFT		12
215a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_PSS_IDCODE_MNFR_ID_MASK		(0x7ff<<1)
216a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_PSS_IDCODE_MNFR_ID_SHIFT		1
217a9caca6aSWojciech A. Koszek 
218a9caca6aSWojciech A. Koszek #define ZY7_SLCR_DDR_URGENT		0x0600
219a9caca6aSWojciech A. Koszek #define ZY7_SLCR_DDR_CAL_START		0x060c
220a9caca6aSWojciech A. Koszek #define ZY7_SLCR_DDR_REF_START		0x0614
221a9caca6aSWojciech A. Koszek #define ZY7_SLCR_DDR_CMD_STA		0x0618
222a9caca6aSWojciech A. Koszek #define ZY7_SLCR_DDR_URGENT_SEL		0x061c
223a9caca6aSWojciech A. Koszek #define ZY7_SLCR_DDR_DFI_STATUS		0x0620
224a9caca6aSWojciech A. Koszek 
225a9caca6aSWojciech A. Koszek /* MIO Pin controls */
226a9caca6aSWojciech A. Koszek #define ZY7_SLCR_MIO_PIN(n)		(0x0700+(n)*4)		/* 0-53 */
227a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_MIO_PIN_RCVR_DIS			(1<<13)
228a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_MIO_PIN_PULLUP_EN			(1<<12)
229a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_MIO_PIN_IO_TYPE_MASK			(7<<9)
230a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_MIO_PIN_IO_TYPE_LVTTL		(0<<9)
231a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_MIO_PIN_IO_TYPE_LVCMOS18		(1<<9)
232a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_MIO_PIN_IO_TYPE_LVCMOS25		(2<<9)
233a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_MIO_PIN_IO_TYPE_LVCMOS33		(3<<9)
234a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_MIO_PIN_IO_TYPE_HSTL			(4<<9)
235a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_MIO_PIN_L2_SEL_MASK			(3<<3)
236a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_MIO_PIN_L2_SEL_L3_MUX		(0<<3)
237a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_MIO_PIN_L2_SEL_SRAM_NOR_CS0		(1<<3)
238a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_MIO_PIN_L2_SEL_NAND_CS		(2<<3)
239a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_MIO_PIN_L2_SEL_SDIO0_PC		(3<<3)
240a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_MIO_PIN_L1_SEL			(1<<2)
241a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_MIO_PIN_L0_SEL			(1<<1)
242a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_MIO_PIN_TRI_EN			(1<<0)
243a9caca6aSWojciech A. Koszek 
244a9caca6aSWojciech A. Koszek #define ZY7_SLCR_MIO_LOOPBACK		0x0804
245a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_MIO_LOOPBACK_I2C0_I2C1		(1<<3)
246a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_MIO_LOOPBACK_CAN0_CAN1		(1<<2)
247a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_MIO_LOOPBACK_UA0_UA1			(1<<1)
248a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_MIO_LOOPBACK_SPI0_SPI1		(1<<0)
249a9caca6aSWojciech A. Koszek #define ZY7_SLCR_MIO_MST_TRI0		0x080c
250a9caca6aSWojciech A. Koszek #define ZY7_SLCR_MIO_MST_TRI1		0x0810
251a9caca6aSWojciech A. Koszek #define ZY7_SLCR_SD0_WP_CD_SEL		0x0830
252a9caca6aSWojciech A. Koszek #define ZY7_SLCR_SD1_WP_CD_SEL		0x0834
253a9caca6aSWojciech A. Koszek 
254a9caca6aSWojciech A. Koszek /* PS-PL level shifter control. */
255a9caca6aSWojciech A. Koszek #define ZY7_SLCR_LVL_SHFTR_EN		0x900
256a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_LVL_SHFTR_EN_USER_LVL_IN_EN_0	(1<<3)	/* PL to PS */
257a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_LVL_SHFTR_EN_USER_LVL_OUT_EN_0	(1<<2)	/* PS to PL */
258a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_LVL_SHFTR_EN_USER_LVL_IN_EN_1	(1<<1)	/* PL to PS */
259a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_LVL_SHFTR_EN_USER_LVL_OUT_EN_1	(1<<0)	/* PS to PL */
260a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_LVL_SHFTR_EN_ALL			0xf
261a9caca6aSWojciech A. Koszek 
262a9caca6aSWojciech A. Koszek #define ZY7_SLCR_OCM_CFG		0x0910
263a9caca6aSWojciech A. Koszek 
264a9caca6aSWojciech A. Koszek #define ZY7_SLCR_GPIOB_CTRL		0x0b00
265a9caca6aSWojciech A. Koszek #define ZY7_SLCR_GPIOB_CFG_CMOS18	0x0b04
266a9caca6aSWojciech A. Koszek #define ZY7_SLCR_GPIOB_CFG_CMOS25	0x0b08
267a9caca6aSWojciech A. Koszek #define ZY7_SLCR_GPIOB_CFG_CMOS33	0x0b0c
268a9caca6aSWojciech A. Koszek #define ZY7_SLCR_GPIOB_CFG_LVTTL	0x0b10
269a9caca6aSWojciech A. Koszek #define ZY7_SLCR_GPIOB_CFG_HSTL		0x0b14
270a9caca6aSWojciech A. Koszek #define ZY7_SLCR_GPIOB_DRVR_BIAS_CTRL	0x0b18
271a9caca6aSWojciech A. Koszek 
272a9caca6aSWojciech A. Koszek #define ZY7_SLCR_DDRIOB_ADDR0		0x0b40
273a9caca6aSWojciech A. Koszek #define ZY7_SLCR_DDRIOB_ADDR1		0x0b44
274a9caca6aSWojciech A. Koszek #define ZY7_SLCR_DDRIOB_DATA0		0x0b48
275a9caca6aSWojciech A. Koszek #define ZY7_SLCR_DDRIOB_DATA1		0x0b4c
276a9caca6aSWojciech A. Koszek #define ZY7_SLCR_DDRIOB_DIFF0		0x0b50
277a9caca6aSWojciech A. Koszek #define ZY7_SLCR_DDRIOB_DIFF1		0x0b54
278a9caca6aSWojciech A. Koszek #define ZY7_SLCR_DDRIOB_CLK		0x0b58
279a9caca6aSWojciech A. Koszek #define ZY7_SLCR_DDRIOB_DRIVE_SLEW_ADDR	0x0b5c
280a9caca6aSWojciech A. Koszek #define ZY7_SLCR_DDRIOB_DRIVE_SLEW_DATA	0x0b60
281a9caca6aSWojciech A. Koszek #define ZY7_SLCR_DDRIOB_DRIVE_SLEW_DIFF	0x0b64
282a9caca6aSWojciech A. Koszek #define ZY7_SLCR_DDRIOB_DRIVE_SLEW_CLK 	0x0b68
283a9caca6aSWojciech A. Koszek #define ZY7_SLCR_DDRIOB_DDR_CTRL	0x0b6c
284a9caca6aSWojciech A. Koszek #define ZY7_SLCR_DDRIOB_DCI_CTRL	0x0b70
285a9caca6aSWojciech A. Koszek #define ZY7_SLCR_DDRIOB_DCI_STATUS	0x0b74
286a9caca6aSWojciech A. Koszek 
287a9caca6aSWojciech A. Koszek #ifdef _KERNEL
288a9caca6aSWojciech A. Koszek extern void zy7_slcr_preload_pl(void);
289*0f822edeSIan Lepore extern void zy7_slcr_postload_pl(int en_level_shifters);
290*0f822edeSIan Lepore extern int cgem_set_ref_clk(int unit, int frequency);
291a9caca6aSWojciech A. Koszek #endif
292a9caca6aSWojciech A. Koszek #endif /* _ZY7_SLCR_H_ */
293