xref: /freebsd/sys/arm/xilinx/zy7_slcr.h (revision 95ee2897e98f5d444f26ed2334cc7c439f9c16c6)
1a9caca6aSWojciech A. Koszek /*-
2*4d846d26SWarner Losh  * SPDX-License-Identifier: BSD-2-Clause
3af3dc4a7SPedro F. Giffuni  *
440713190SWojciech A. Koszek  * Copyright (c) 2013 Thomas Skibo
5a9caca6aSWojciech A. Koszek  * All rights reserved.
6a9caca6aSWojciech A. Koszek  *
7a9caca6aSWojciech A. Koszek  * Redistribution and use in source and binary forms, with or without
840713190SWojciech A. Koszek  * modification, are permitted provided that the following conditions
940713190SWojciech A. Koszek  * are met:
1040713190SWojciech A. Koszek  * 1. Redistributions of source code must retain the above copyright
11a9caca6aSWojciech A. Koszek  *    notice, this list of conditions and the following disclaimer.
1240713190SWojciech A. Koszek  * 2. Redistributions in binary form must reproduce the above copyright
13a9caca6aSWojciech A. Koszek  *    notice, this list of conditions and the following disclaimer in the
14a9caca6aSWojciech A. Koszek  *    documentation and/or other materials provided with the distribution.
15a9caca6aSWojciech A. Koszek  *
1640713190SWojciech A. Koszek  * THIS SOFTWARE IS PROVIDED BY THE AUTHOR AND CONTRIBUTORS ``AS IS'' AND
1740713190SWojciech A. Koszek  * ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
18a9caca6aSWojciech A. Koszek  * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
1940713190SWojciech A. Koszek  * ARE DISCLAIMED.  IN NO EVENT SHALL THE AUTHOR OR CONTRIBUTORS BE LIABLE
2040713190SWojciech A. Koszek  * FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL
2140713190SWojciech A. Koszek  * DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS
2240713190SWojciech A. Koszek  * OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION)
2340713190SWojciech A. Koszek  * HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
24a9caca6aSWojciech A. Koszek  * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
2540713190SWojciech A. Koszek  * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF
2640713190SWojciech A. Koszek  * SUCH DAMAGE.
27a9caca6aSWojciech A. Koszek  */
28a9caca6aSWojciech A. Koszek 
2940713190SWojciech A. Koszek /*
3040713190SWojciech A. Koszek  * Defines for Zynq-7000 SLCR registers.
31a9caca6aSWojciech A. Koszek  *
32a9caca6aSWojciech A. Koszek  * Most of these registers are initialized by the First Stage Boot
33a9caca6aSWojciech A. Koszek  * Loader and are not modified by the kernel.
34a9caca6aSWojciech A. Koszek  *
35a9caca6aSWojciech A. Koszek  * Reference: Zynq-7000 All Programmable SoC Technical Reference Manual.
36a9caca6aSWojciech A. Koszek  * (v1.4) November 16, 2012.  Xilinx doc UG585.  SLCR register definitions
37a9caca6aSWojciech A. Koszek  * are in appendix B.28.
38a9caca6aSWojciech A. Koszek  */
39a9caca6aSWojciech A. Koszek 
40a9caca6aSWojciech A. Koszek #ifndef _ZY7_SLCR_H_
41a9caca6aSWojciech A. Koszek #define _ZY7_SLCR_H_
42a9caca6aSWojciech A. Koszek 
43a9caca6aSWojciech A. Koszek #define ZY7_SCLR_SCL			0x0000
44a9caca6aSWojciech A. Koszek #define ZY7_SLCR_LOCK			0x0004
45a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_LOCK_MAGIC				0x767b
46a9caca6aSWojciech A. Koszek #define ZY7_SLCR_UNLOCK			0x0008
47a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_UNLOCK_MAGIC				0xdf0d
48a9caca6aSWojciech A. Koszek #define ZY7_SLCR_LOCKSTA		0x000c
49a9caca6aSWojciech A. Koszek 
50a9caca6aSWojciech A. Koszek /* PLL controls. */
51a9caca6aSWojciech A. Koszek #define ZY7_SLCR_ARM_PLL_CTRL		0x0100
52a9caca6aSWojciech A. Koszek #define ZY7_SLCR_DDR_PLL_CTRL		0x0104
53a9caca6aSWojciech A. Koszek #define ZY7_SLCR_IO_PLL_CTRL		0x0108
54a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_PLL_CTRL_RESET			(1 << 0)
55a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_PLL_CTRL_PWRDWN			(1 << 1)
56a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_PLL_CTRL_BYPASS_QUAL			(1 << 3)
57a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_PLL_CTRL_BYPASS_FORCE		(1 << 4)
58a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_PLL_CTRL_FDIV_SHIFT			12
59a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_PLL_CTRL_FDIV_MASK			(0x7f << 12)
60a9caca6aSWojciech A. Koszek #define ZY7_SLCR_PLL_STATUS		0x010c
61a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_PLL_STAT_ARM_PLL_LOCK		(1 << 0)
62a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_PLL_STAT_DDR_PLL_LOCK		(1 << 1)
63a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_PLL_STAT_IO_PLL_LOCK			(1 << 2)
64a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_PLL_STAT_ARM_PLL_STABLE		(1 << 3)
65a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_PLL_STAT_DDR_PLL_STABLE		(1 << 4)
66a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_PLL_STAT_IO_PLL_STABLE		(1 << 5)
67a9caca6aSWojciech A. Koszek #define ZY7_SLCR_ARM_PLL_CFG		0x0110
68a9caca6aSWojciech A. Koszek #define ZY7_SLCR_DDR_PLL_CFG		0x0114
69a9caca6aSWojciech A. Koszek #define ZY7_SLCR_IO_PLL_CFG		0x0118
70a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_PLL_CFG_RES_SHIFT			4
71a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_PLL_CFG_RES_MASK			(0xf << 4)
72a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_PLL_CFG_PLL_CP_SHIFT			8
73a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_PLL_CFG_PLL_CP_MASK			(0xf << 8)
74a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_PLL_CFG_LOCK_CNT_SHIFT		12
75a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_PLL_CFG_LOCK_CNT_MASK		(0x3ff << 12)
76a9caca6aSWojciech A. Koszek 
77a9caca6aSWojciech A. Koszek /* Clock controls. */
78a9caca6aSWojciech A. Koszek #define ZY7_SLCR_ARM_CLK_CTRL		0x0120
79a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_ARM_CLK_CTRL_CPU_PERI_CLKACT		(1 << 28)
80a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_ARM_CLK_CTRL_CPU_1XCLKACT		(1 << 27)
81a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_ARM_CLK_CTRL_CPU_2XCLKACT		(1 << 26)
82a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_ARM_CLK_CTRL_CPU_3OR2XCLKACT		(1 << 25)
83a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_ARM_CLK_CTRL_CPU_6OR4XCLKACT		(1 << 24)
84a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_ARM_CLK_CTRL_SRCSEL_MASK		(3 << 4)
85a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_ARM_CLK_CTRL_SRCSEL_ARM_PLL		(0 << 4)
86a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_ARM_CLK_CTRL_SRCSEL_DDR_PLL		(2 << 4)
87a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_ARM_CLK_CTRL_SRCSEL_IO_PLL		(3 << 4)
88a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_ARM_CLK_CTRL_DIVISOR_SHIFT		8
89a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_ARM_CLK_CTRL_DIVISOR_MASK		(0x3f << 8)
90a9caca6aSWojciech A. Koszek #define ZY7_SLCR_DDR_CLK_CTRL		0x0124
91a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_DDR_CLK_CTRL_2XCLK_DIV_SHIFT		26
92a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_DDR_CLK_CTRL_2XCLK_DIV_MASK		(0x3f << 26)
93a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_DDR_CLK_CTRL_3XCLK_DIV_SHIFT		20
94a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_DDR_CLK_CTRL_3XCLK_DIV_MASK		(0x3f << 20)
95a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_DDR_CLK_CTRL_2XCLKACT		(1 << 1)
96a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_DDR_CLK_CTRL_3XCLKACT		(1 << 0)
97a9caca6aSWojciech A. Koszek #define ZY7_SLCR_DCI_CLK_CTRL		0x0128
98a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_DCI_CLK_CTRL_DIVISOR1_SHIFT		20
99a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_DCI_CLK_CTRL_DIVISOR1_MASK		(0x3f << 20)
100a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_DCI_CLK_CTRL_DIVISOR0_SHIFT		8
101a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_DCI_CLK_CTRL_DIVISOR0_MASK		(0x3f << 8)
102a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_DCI_CLK_CTRL_CLKACT			(1 << 0)
103a9caca6aSWojciech A. Koszek #define ZY7_SLCR_APER_CLK_CTRL		0x012c	/* amba periph clk ctrl */
104a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_APER_CLK_CTRL_SMC_CPU_1XCLKACT	(1 << 24)
105a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_APER_CLK_CTRL_LQSPI_CPU_1XCLKACT	(1 << 23)
106a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_APER_CLK_CTRL_GPIO_CPU_1XCLKACT	(1 << 22)
107a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_APER_CLK_CTRL_UART1_CPU_1XCLKACT	(1 << 21)
108a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_APER_CLK_CTRL_UART0_CPU_1XCLKACT	(1 << 20)
109a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_APER_CLK_CTRL_I2C1_CPU_1XCLKACT	(1 << 19)
110a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_APER_CLK_CTRL_I2C0_CPU_1XCLKACT	(1 << 18)
111a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_APER_CLK_CTRL_CAN1_CPU_1XCLKACT	(1 << 17)
112a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_APER_CLK_CTRL_CAN0_CPU_1XCLKACT	(1 << 16)
113a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_APER_CLK_CTRL_SPI1_CPU_1XCLKACT	(1 << 15)
114a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_APER_CLK_CTRL_SPI0_CPU_1XCLKACT	(1 << 14)
115a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_APER_CLK_CTRL_SDI1_CPU_1XCLKACT	(1 << 11)
116a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_APER_CLK_CTRL_SDI0_CPU_1XCLKACT	(1 << 10)
117a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_APER_CLK_CTRL_GEM1_CPU_1XCLKACT	(1 << 7)
118a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_APER_CLK_CTRL_GEM0_CPU_1XCLKACT	(1 << 6)
119a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_APER_CLK_CTRL_USB1_CPU_1XCLKACT	(1 << 3)
120a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_APER_CLK_CTRL_USB0_CPU_1XCLKACT	(1 << 2)
121a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_APER_CLK_CTRL_DMA_CPU_1XCLKACT	(1 << 0)
122a9caca6aSWojciech A. Koszek #define ZY7_SLCR_USB0_CLK_CTRL		0x0130
123a9caca6aSWojciech A. Koszek #define ZY7_SLCR_USB1_CLK_CTRL		0x0134
124a9caca6aSWojciech A. Koszek #define ZY7_SLCR_GEM0_RCLK_CTRL		0x0138
125a9caca6aSWojciech A. Koszek #define ZY7_SLCR_GEM1_RCLK_CTRL		0x013c
126a9caca6aSWojciech A. Koszek #define ZY7_SLCR_GEM0_CLK_CTRL		0x0140
127a9caca6aSWojciech A. Koszek #define ZY7_SLCR_GEM1_CLK_CTRL		0x0144
1280f822edeSIan Lepore #define   ZY7_SLCR_GEM_CLK_CTRL_DIVISOR1_MASK		(0x3f << 20)
1290f822edeSIan Lepore #define   ZY7_SLCR_GEM_CLK_CTRL_DIVISOR1_SHIFT		20
1300f822edeSIan Lepore #define   ZY7_SLCR_GEM_CLK_CTRL_DIVISOR1_MAX		0x3f
1310f822edeSIan Lepore #define   ZY7_SLCR_GEM_CLK_CTRL_DIVISOR_MASK		(0x3f << 8)
1320f822edeSIan Lepore #define   ZY7_SLCR_GEM_CLK_CTRL_DIVISOR_SHIFT		8
1330f822edeSIan Lepore #define   ZY7_SLCR_GEM_CLK_CTRL_DIVISOR_MAX		0x3f
1340f822edeSIan Lepore #define   ZY7_SLCR_GEM_CLK_CTRL_SRCSEL_MASK		(7 << 4)
1350f822edeSIan Lepore #define   ZY7_SLCR_GEM_CLK_CTRL_SRCSEL_IO_PLL		(0 << 4)
1360f822edeSIan Lepore #define   ZY7_SLCR_GEM_CLK_CTRL_SRCSEL_ARM_PLL		(2 << 4)
1370f822edeSIan Lepore #define   ZY7_SLCR_GEM_CLK_CTRL_SRCSEL_DDR_PLL		(3 << 4)
1380f822edeSIan Lepore #define   ZY7_SLCR_GEM_CLK_CTRL_SRCSEL_EMIO_CLK		(4 << 4)
1390f822edeSIan Lepore #define   ZY7_SLCR_GEM_CLK_CTRL_CLKACT			1
140a9caca6aSWojciech A. Koszek #define ZY7_SLCR_SMC_CLK_CTRL		0x0148
141a9caca6aSWojciech A. Koszek #define ZY7_SLCR_LQSPI_CLK_CTRL		0x014c
142a9caca6aSWojciech A. Koszek #define ZY7_SLCR_SDIO_CLK_CTRL		0x0150
143a9caca6aSWojciech A. Koszek #define ZY7_SLCR_UART_CLK_CTRL		0x0154
144a9caca6aSWojciech A. Koszek #define ZY7_SLCR_SPI_CLK_CTRL		0x0158
145a9caca6aSWojciech A. Koszek #define ZY7_SLCR_CAN_CLK_CTRL		0x015c
146a9caca6aSWojciech A. Koszek #define ZY7_SLCR_CAN_MIOCLK_CTRL	0x0160
147a9caca6aSWojciech A. Koszek #define ZY7_SLCR_DBG_CLK_CTRL		0x0164
148a9caca6aSWojciech A. Koszek #define ZY7_SLCR_PCAP_CLK_CTRL		0x0168
149a9caca6aSWojciech A. Koszek #define ZY7_SLCR_TOPSW_CLK_CTRL		0x016c	/* central intercnn clk ctrl */
1508e01fdeaSOleksandr Tymoshenko #define ZY7_SLCR_FPGA_CLK_CTRL(unit)	(0x0170 + 0x10 * (unit))
1518e01fdeaSOleksandr Tymoshenko #define	  ZY7_SLCR_FPGA_CLK_CTRL_DIVISOR1_SHIFT		20
1528e01fdeaSOleksandr Tymoshenko #define	  ZY7_SLCR_FPGA_CLK_CTRL_DIVISOR1_MASK		(0x3f << 20)
1538e01fdeaSOleksandr Tymoshenko #define	  ZY7_SLCR_FPGA_CLK_CTRL_DIVISOR0_SHIFT		8
1548e01fdeaSOleksandr Tymoshenko #define	  ZY7_SLCR_FPGA_CLK_CTRL_DIVISOR0_MASK		(0x3f << 8)
1558e01fdeaSOleksandr Tymoshenko #define	  ZY7_SLCR_FPGA_CLK_CTRL_DIVISOR_MAX		0x3f
1568e01fdeaSOleksandr Tymoshenko #define	  ZY7_SLCR_FPGA_CLK_CTRL_SRCSEL_SHIFT		4
1578e01fdeaSOleksandr Tymoshenko #define	  ZY7_SLCR_FPGA_CLK_CTRL_SRCSEL_MASK		(3 << 4)
1588e01fdeaSOleksandr Tymoshenko #define ZY7_SLCR_FPGA_THR_CTRL(unit)	(0x0174 + 0x10 * (unit))
1598e01fdeaSOleksandr Tymoshenko #define ZY7_SLCR_FPGA_THR_CTRL_CNT_RST			(1 << 1)
1608e01fdeaSOleksandr Tymoshenko #define ZY7_SLCR_FPGA_THR_CTRL_CPU_START		(1 << 0)
1618e01fdeaSOleksandr Tymoshenko #define ZY7_SLCR_FPGA_THR_CNT(unit)	(0x0178 + 0x10 * (unit))
1628e01fdeaSOleksandr Tymoshenko #define ZY7_SLCR_FPGA_THR_STA(unit)	(0x017c + 0x10 * (unit))
163a9caca6aSWojciech A. Koszek #define ZY7_SLCR_CLK_621_TRUE		0x01c4	/* cpu clock ratio mode */
164a9caca6aSWojciech A. Koszek 
165a9caca6aSWojciech A. Koszek /* Reset controls. */
166a9caca6aSWojciech A. Koszek #define ZY7_SLCR_PSS_RST_CTRL		0x0200
167a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_PSS_RST_CTRL_SOFT_RESET		(1 << 0)
168a9caca6aSWojciech A. Koszek #define ZY7_SLCR_DDR_RST_CTRL		0x0204
169a9caca6aSWojciech A. Koszek #define ZY7_SLCR_TOPSW_RST_CTRL		0x0208
170a9caca6aSWojciech A. Koszek #define ZY7_SLCR_DMAC_RST_CTRL		0x020c
171a9caca6aSWojciech A. Koszek #define ZY7_SLCR_USB_RST_CTRL		0x0210
172a9caca6aSWojciech A. Koszek #define ZY7_SLCR_GEM_RST_CTRL		0x0214
173a9caca6aSWojciech A. Koszek #define ZY7_SLCR_SDIO_RST_CTRL		0x0218
174a9caca6aSWojciech A. Koszek #define ZY7_SLCR_SPI_RST_CTRL		0x021c
175a9caca6aSWojciech A. Koszek #define ZY7_SLCR_CAN_RST_CTRL		0x0220
176a9caca6aSWojciech A. Koszek #define ZY7_SLCR_I2C_RST_CTRL		0x0224
177a9caca6aSWojciech A. Koszek #define ZY7_SLCR_UART_RST_CTRL		0x0228
178a9caca6aSWojciech A. Koszek #define ZY7_SLCR_GPIO_RST_CTRL		0x022c
179a9caca6aSWojciech A. Koszek #define ZY7_SLCR_LQSPI_RST_CTRL		0x0230
180a9caca6aSWojciech A. Koszek #define ZY7_SLCR_SMC_RST_CTRL		0x0234
181a9caca6aSWojciech A. Koszek #define ZY7_SLCR_OCM_RST_CTRL		0x0238
182a9caca6aSWojciech A. Koszek #define ZY7_SLCR_DEVCI_RST_CTRL		0x023c
183a9caca6aSWojciech A. Koszek #define ZY7_SLCR_FPGA_RST_CTRL		0x0240
184a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_FPGA_RST_CTRL_FPGA3_OUT_RST		(1 << 3)
185a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_FPGA_RST_CTRL_FPGA2_OUT_RST		(1 << 2)
186a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_FPGA_RST_CTRL_FPGA1_OUT_RST		(1 << 1)
187a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_FPGA_RST_CTRL_FPGA0_OUT_RST		(1 << 0)
188a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_FPGA_RST_CTRL_RST_ALL		0xf
189a9caca6aSWojciech A. Koszek #define ZY7_SLCR_A9_CPU_RST_CTRL	0x0244
190a9caca6aSWojciech A. Koszek #define ZY7_SLCR_RS_AWDT_CTRL		0x024c
191a9caca6aSWojciech A. Koszek 
192a9caca6aSWojciech A. Koszek #define ZY7_SLCR_REBOOT_STAT		0x0258
19380d7c14cSJohn-Mark Gurney #define   ZY7_SLCR_REBOOT_STAT_STATE_MASK		(0xffU << 24)
194a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_REBOOT_STAT_POR			(1 << 22)
195a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_REBOOT_STAT_SRST_B			(1 << 21)
196a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_REBOOT_STAT_DBG_RST			(1 << 20)
197a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_REBOOT_STAT_SLC_RST			(1 << 19)
198a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_REBOOT_STAT_AWDT1_RST		(1 << 18)
199a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_REBOOT_STAT_AWDT0_RST		(1 << 17)
200a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_REBOOT_STAT_SWDT_RST			(1 << 16)
201a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_REBOOT_STAT_BOOTROM_ERR_CODE_MASK	(0xffff)
202a9caca6aSWojciech A. Koszek #define ZY7_SLCR_BOOT_MODE		0x025c
203a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_BOOT_MODE_PLL_BYPASS			(1 << 4)
204a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_BOOT_MODE_JTAG_INDEP			(1 << 3)
205a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_BOOT_MODE_BOOTDEV_MASK		7
206a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_BOOT_MODE_BOOTDEV_JTAG		0
207a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_BOOT_MODE_BOOTDEV_QUAD_SPI		1
208a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_BOOT_MODE_BOOTDEV_NOR		2
209a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_BOOT_MODE_BOOTDEV_NAND		4
210a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_BOOT_MODE_BOOTDEV_SD_CARD		5
211a9caca6aSWojciech A. Koszek #define ZY7_SLCR_APU_CTRL		0x0300
212a9caca6aSWojciech A. Koszek #define ZY7_SLCR_WDT_CLK_SEL		0x0304
213a9caca6aSWojciech A. Koszek 
214a9caca6aSWojciech A. Koszek #define ZY7_SLCR_PSS_IDCODE		0x0530
21580d7c14cSJohn-Mark Gurney #define   ZY7_SLCR_PSS_IDCODE_REVISION_MASK		(0xfU << 28)
216a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_PSS_IDCODE_REVISION_SHIFT		28
217a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_PSS_IDCODE_FAMILY_MASK		(0x7f << 21)
218a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_PSS_IDCODE_FAMILY_SHIFT		21
219a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_PSS_IDCODE_SUB_FAMILY_MASK		(0xf << 17)
220a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_PSS_IDCODE_SUB_FAMILY_SHIFT		17
221a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_PSS_IDCODE_DEVICE_MASK		(0x1f << 12)
22280d7c14cSJohn-Mark Gurney #define   ZY7_SLCR_PSS_IDCODE_DEVICE_7Z007S		(0x03 << 12)
22380d7c14cSJohn-Mark Gurney #define   ZY7_SLCR_PSS_IDCODE_DEVICE_7Z010		(0x02 << 12)
22480d7c14cSJohn-Mark Gurney #define   ZY7_SLCR_PSS_IDCODE_DEVICE_7Z012S		(0x1c << 12)
22580d7c14cSJohn-Mark Gurney #define   ZY7_SLCR_PSS_IDCODE_DEVICE_7Z014S		(0x08 << 12)
22680d7c14cSJohn-Mark Gurney #define   ZY7_SLCR_PSS_IDCODE_DEVICE_7Z015		(0x1b << 12)
22780d7c14cSJohn-Mark Gurney #define   ZY7_SLCR_PSS_IDCODE_DEVICE_7Z020		(0x07 << 12)
22880d7c14cSJohn-Mark Gurney #define   ZY7_SLCR_PSS_IDCODE_DEVICE_7Z030		(0x0c << 12)
22980d7c14cSJohn-Mark Gurney #define   ZY7_SLCR_PSS_IDCODE_DEVICE_7Z045		(0x11 << 12)
23080d7c14cSJohn-Mark Gurney #define   ZY7_SLCR_PSS_IDCODE_DEVICE_7Z100		(0x16 << 12)
231a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_PSS_IDCODE_DEVICE_SHIFT		12
232a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_PSS_IDCODE_MNFR_ID_MASK		(0x7ff << 1)
233a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_PSS_IDCODE_MNFR_ID_SHIFT		1
234a9caca6aSWojciech A. Koszek 
235a9caca6aSWojciech A. Koszek #define ZY7_SLCR_DDR_URGENT		0x0600
236a9caca6aSWojciech A. Koszek #define ZY7_SLCR_DDR_CAL_START		0x060c
237a9caca6aSWojciech A. Koszek #define ZY7_SLCR_DDR_REF_START		0x0614
238a9caca6aSWojciech A. Koszek #define ZY7_SLCR_DDR_CMD_STA		0x0618
239a9caca6aSWojciech A. Koszek #define ZY7_SLCR_DDR_URGENT_SEL		0x061c
240a9caca6aSWojciech A. Koszek #define ZY7_SLCR_DDR_DFI_STATUS		0x0620
241a9caca6aSWojciech A. Koszek 
242a9caca6aSWojciech A. Koszek /* MIO Pin controls */
243a9caca6aSWojciech A. Koszek #define ZY7_SLCR_MIO_PIN(n)		(0x0700 + (n) * 4)	/* 0-53 */
244a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_MIO_PIN_RCVR_DIS			(1 << 13)
245a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_MIO_PIN_PULLUP_EN			(1 << 12)
246a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_MIO_PIN_IO_TYPE_MASK			(7 << 9)
247a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_MIO_PIN_IO_TYPE_LVTTL		(0 << 9)
248a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_MIO_PIN_IO_TYPE_LVCMOS18		(1 << 9)
249a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_MIO_PIN_IO_TYPE_LVCMOS25		(2 << 9)
250a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_MIO_PIN_IO_TYPE_LVCMOS33		(3 << 9)
251a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_MIO_PIN_IO_TYPE_HSTL			(4 << 9)
252a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_MIO_PIN_L2_SEL_MASK			(3 << 3)
253a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_MIO_PIN_L2_SEL_L3_MUX		(0 << 3)
254a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_MIO_PIN_L2_SEL_SRAM_NOR_CS0		(1 << 3)
255a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_MIO_PIN_L2_SEL_NAND_CS		(2 << 3)
256a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_MIO_PIN_L2_SEL_SDIO0_PC		(3 << 3)
257a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_MIO_PIN_L1_SEL			(1 << 2)
258a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_MIO_PIN_L0_SEL			(1 << 1)
259a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_MIO_PIN_TRI_EN			(1 << 0)
260a9caca6aSWojciech A. Koszek 
261a9caca6aSWojciech A. Koszek #define ZY7_SLCR_MIO_LOOPBACK		0x0804
262a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_MIO_LOOPBACK_I2C0_I2C1		(1 << 3)
263a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_MIO_LOOPBACK_CAN0_CAN1		(1 << 2)
264a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_MIO_LOOPBACK_UA0_UA1			(1 << 1)
265a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_MIO_LOOPBACK_SPI0_SPI1		(1 << 0)
266a9caca6aSWojciech A. Koszek #define ZY7_SLCR_MIO_MST_TRI0		0x080c
267a9caca6aSWojciech A. Koszek #define ZY7_SLCR_MIO_MST_TRI1		0x0810
268a9caca6aSWojciech A. Koszek #define ZY7_SLCR_SD0_WP_CD_SEL		0x0830
269a9caca6aSWojciech A. Koszek #define ZY7_SLCR_SD1_WP_CD_SEL		0x0834
270a9caca6aSWojciech A. Koszek 
271a9caca6aSWojciech A. Koszek /* PS-PL level shifter control. */
272a9caca6aSWojciech A. Koszek #define ZY7_SLCR_LVL_SHFTR_EN		0x900
273a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_LVL_SHFTR_EN_USER_LVL_IN_EN_0	(1 << 3) /* PL to PS */
274a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_LVL_SHFTR_EN_USER_LVL_OUT_EN_0	(1 << 2) /* PS to PL */
275a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_LVL_SHFTR_EN_USER_LVL_IN_EN_1	(1 << 1) /* PL to PS */
276a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_LVL_SHFTR_EN_USER_LVL_OUT_EN_1	(1 << 0) /* PS to PL */
277a9caca6aSWojciech A. Koszek #define   ZY7_SLCR_LVL_SHFTR_EN_ALL			0xf
278a9caca6aSWojciech A. Koszek 
279a9caca6aSWojciech A. Koszek #define ZY7_SLCR_OCM_CFG		0x0910
280a9caca6aSWojciech A. Koszek 
281a9caca6aSWojciech A. Koszek #define ZY7_SLCR_GPIOB_CTRL		0x0b00
282a9caca6aSWojciech A. Koszek #define ZY7_SLCR_GPIOB_CFG_CMOS18	0x0b04
283a9caca6aSWojciech A. Koszek #define ZY7_SLCR_GPIOB_CFG_CMOS25	0x0b08
284a9caca6aSWojciech A. Koszek #define ZY7_SLCR_GPIOB_CFG_CMOS33	0x0b0c
285a9caca6aSWojciech A. Koszek #define ZY7_SLCR_GPIOB_CFG_LVTTL	0x0b10
286a9caca6aSWojciech A. Koszek #define ZY7_SLCR_GPIOB_CFG_HSTL		0x0b14
287a9caca6aSWojciech A. Koszek #define ZY7_SLCR_GPIOB_DRVR_BIAS_CTRL	0x0b18
288a9caca6aSWojciech A. Koszek 
289a9caca6aSWojciech A. Koszek #define ZY7_SLCR_DDRIOB_ADDR0		0x0b40
290a9caca6aSWojciech A. Koszek #define ZY7_SLCR_DDRIOB_ADDR1		0x0b44
291a9caca6aSWojciech A. Koszek #define ZY7_SLCR_DDRIOB_DATA0		0x0b48
292a9caca6aSWojciech A. Koszek #define ZY7_SLCR_DDRIOB_DATA1		0x0b4c
293a9caca6aSWojciech A. Koszek #define ZY7_SLCR_DDRIOB_DIFF0		0x0b50
294a9caca6aSWojciech A. Koszek #define ZY7_SLCR_DDRIOB_DIFF1		0x0b54
295a9caca6aSWojciech A. Koszek #define ZY7_SLCR_DDRIOB_CLK		0x0b58
296a9caca6aSWojciech A. Koszek #define ZY7_SLCR_DDRIOB_DRIVE_SLEW_ADDR	0x0b5c
297a9caca6aSWojciech A. Koszek #define ZY7_SLCR_DDRIOB_DRIVE_SLEW_DATA	0x0b60
298a9caca6aSWojciech A. Koszek #define ZY7_SLCR_DDRIOB_DRIVE_SLEW_DIFF	0x0b64
299a9caca6aSWojciech A. Koszek #define ZY7_SLCR_DDRIOB_DRIVE_SLEW_CLK	0x0b68
300a9caca6aSWojciech A. Koszek #define ZY7_SLCR_DDRIOB_DDR_CTRL	0x0b6c
301a9caca6aSWojciech A. Koszek #define ZY7_SLCR_DDRIOB_DCI_CTRL	0x0b70
302a9caca6aSWojciech A. Koszek #define ZY7_SLCR_DDRIOB_DCI_STATUS	0x0b74
303a9caca6aSWojciech A. Koszek 
304a9caca6aSWojciech A. Koszek #ifdef _KERNEL
305a9caca6aSWojciech A. Koszek extern void zy7_slcr_preload_pl(void);
3060f822edeSIan Lepore extern void zy7_slcr_postload_pl(int en_level_shifters);
3070f822edeSIan Lepore extern int cgem_set_ref_clk(int unit, int frequency);
3088e01fdeaSOleksandr Tymoshenko 
3098e01fdeaSOleksandr Tymoshenko /* Should be consistent with SRCSEL field of FPGAx_CLK_CTRL */
3108e01fdeaSOleksandr Tymoshenko #define	ZY7_PL_FCLK_SRC_IO	0
3118e01fdeaSOleksandr Tymoshenko #define	ZY7_PL_FCLK_SRC_IO_ALT	1 /* ZY7_PL_FCLK_SRC_IO is b0x */
3128e01fdeaSOleksandr Tymoshenko #define	ZY7_PL_FCLK_SRC_ARM	2
3138e01fdeaSOleksandr Tymoshenko #define	ZY7_PL_FCLK_SRC_DDR	3
3148e01fdeaSOleksandr Tymoshenko 
3158e01fdeaSOleksandr Tymoshenko int zy7_pl_fclk_set_source(int unit, int source);
3168e01fdeaSOleksandr Tymoshenko int zy7_pl_fclk_get_source(int unit);
3178e01fdeaSOleksandr Tymoshenko int zy7_pl_fclk_set_freq(int unit, int freq);
3188e01fdeaSOleksandr Tymoshenko int zy7_pl_fclk_get_freq(int unit);
3198e01fdeaSOleksandr Tymoshenko int zy7_pl_fclk_enable(int unit);
3208e01fdeaSOleksandr Tymoshenko int zy7_pl_fclk_disable(int unit);
3218e01fdeaSOleksandr Tymoshenko int zy7_pl_fclk_enabled(int unit);
3228e01fdeaSOleksandr Tymoshenko int zy7_pl_level_shifters_enabled(void);
3238e01fdeaSOleksandr Tymoshenko void zy7_pl_level_shifters_enable(void);
3248e01fdeaSOleksandr Tymoshenko void zy7_pl_level_shifters_disable(void);
3258e01fdeaSOleksandr Tymoshenko 
326a9caca6aSWojciech A. Koszek #endif
327a9caca6aSWojciech A. Koszek #endif /* _ZY7_SLCR_H_ */
328