1a9caca6aSWojciech A. Koszek /*- 240713190SWojciech A. Koszek * Copyright (c) 2013 Thomas Skibo 3a9caca6aSWojciech A. Koszek * All rights reserved. 4a9caca6aSWojciech A. Koszek * 5a9caca6aSWojciech A. Koszek * Redistribution and use in source and binary forms, with or without 640713190SWojciech A. Koszek * modification, are permitted provided that the following conditions 740713190SWojciech A. Koszek * are met: 840713190SWojciech A. Koszek * 1. Redistributions of source code must retain the above copyright 9a9caca6aSWojciech A. Koszek * notice, this list of conditions and the following disclaimer. 1040713190SWojciech A. Koszek * 2. Redistributions in binary form must reproduce the above copyright 11a9caca6aSWojciech A. Koszek * notice, this list of conditions and the following disclaimer in the 12a9caca6aSWojciech A. Koszek * documentation and/or other materials provided with the distribution. 13a9caca6aSWojciech A. Koszek * 1440713190SWojciech A. Koszek * THIS SOFTWARE IS PROVIDED BY THE AUTHOR AND CONTRIBUTORS ``AS IS'' AND 1540713190SWojciech A. Koszek * ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE 16a9caca6aSWojciech A. Koszek * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE 1740713190SWojciech A. Koszek * ARE DISCLAIMED. IN NO EVENT SHALL THE AUTHOR OR CONTRIBUTORS BE LIABLE 1840713190SWojciech A. Koszek * FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL 1940713190SWojciech A. Koszek * DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS 2040713190SWojciech A. Koszek * OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) 2140713190SWojciech A. Koszek * HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT 22a9caca6aSWojciech A. Koszek * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY 2340713190SWojciech A. Koszek * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF 2440713190SWojciech A. Koszek * SUCH DAMAGE. 25a9caca6aSWojciech A. Koszek * 2640713190SWojciech A. Koszek * $FreeBSD$ 27a9caca6aSWojciech A. Koszek */ 28a9caca6aSWojciech A. Koszek 2940713190SWojciech A. Koszek /* 3040713190SWojciech A. Koszek * Zynq-700 SLCR driver. Provides hooks for cpu_reset and PL control stuff. 31a9caca6aSWojciech A. Koszek * In the future, maybe MIO control, clock control, etc. could go here. 32a9caca6aSWojciech A. Koszek * 33a9caca6aSWojciech A. Koszek * Reference: Zynq-7000 All Programmable SoC Technical Reference Manual. 34a9caca6aSWojciech A. Koszek * (v1.4) November 16, 2012. Xilinx doc UG585. 35a9caca6aSWojciech A. Koszek */ 36a9caca6aSWojciech A. Koszek 37a9caca6aSWojciech A. Koszek #include <sys/cdefs.h> 38a9caca6aSWojciech A. Koszek __FBSDID("$FreeBSD$"); 39a9caca6aSWojciech A. Koszek 40a9caca6aSWojciech A. Koszek #include <sys/param.h> 41a9caca6aSWojciech A. Koszek #include <sys/systm.h> 42a9caca6aSWojciech A. Koszek #include <sys/conf.h> 43a9caca6aSWojciech A. Koszek #include <sys/kernel.h> 44a9caca6aSWojciech A. Koszek #include <sys/module.h> 45a9caca6aSWojciech A. Koszek #include <sys/lock.h> 46a9caca6aSWojciech A. Koszek #include <sys/mutex.h> 47a9caca6aSWojciech A. Koszek #include <sys/resource.h> 48a9caca6aSWojciech A. Koszek #include <sys/sysctl.h> 49a9caca6aSWojciech A. Koszek #include <sys/rman.h> 50a9caca6aSWojciech A. Koszek 51a9caca6aSWojciech A. Koszek #include <machine/bus.h> 52a9caca6aSWojciech A. Koszek #include <machine/resource.h> 53a9caca6aSWojciech A. Koszek #include <machine/stdarg.h> 54a9caca6aSWojciech A. Koszek 55a9caca6aSWojciech A. Koszek #include <dev/fdt/fdt_common.h> 56a9caca6aSWojciech A. Koszek #include <dev/ofw/ofw_bus.h> 57a9caca6aSWojciech A. Koszek #include <dev/ofw/ofw_bus_subr.h> 58a9caca6aSWojciech A. Koszek 59a9caca6aSWojciech A. Koszek #include <arm/xilinx/zy7_slcr.h> 60a9caca6aSWojciech A. Koszek 61a9caca6aSWojciech A. Koszek struct zy7_slcr_softc { 62a9caca6aSWojciech A. Koszek device_t dev; 63a9caca6aSWojciech A. Koszek struct mtx sc_mtx; 64a9caca6aSWojciech A. Koszek struct resource *mem_res; 65a9caca6aSWojciech A. Koszek }; 66a9caca6aSWojciech A. Koszek 67a9caca6aSWojciech A. Koszek static struct zy7_slcr_softc *zy7_slcr_softc_p; 68a9caca6aSWojciech A. Koszek extern void (*zynq7_cpu_reset); 69a9caca6aSWojciech A. Koszek 70a9caca6aSWojciech A. Koszek #define ZSLCR_LOCK(sc) mtx_lock(&(sc)->sc_mtx) 71a9caca6aSWojciech A. Koszek #define ZSLCR_UNLOCK(sc) mtx_unlock(&(sc)->sc_mtx) 72a9caca6aSWojciech A. Koszek #define ZSLCR_LOCK_INIT(sc) \ 73a9caca6aSWojciech A. Koszek mtx_init(&(sc)->sc_mtx, device_get_nameunit((sc)->dev), \ 74*0f822edeSIan Lepore "zy7_slcr", MTX_DEF) 75a9caca6aSWojciech A. Koszek #define ZSLCR_LOCK_DESTROY(_sc) mtx_destroy(&_sc->sc_mtx); 76a9caca6aSWojciech A. Koszek 77a9caca6aSWojciech A. Koszek #define RD4(sc, off) (bus_read_4((sc)->mem_res, (off))) 78a9caca6aSWojciech A. Koszek #define WR4(sc, off, val) (bus_write_4((sc)->mem_res, (off), (val))) 79a9caca6aSWojciech A. Koszek 80*0f822edeSIan Lepore #define ZYNQ_DEFAULT_PS_CLK_FREQUENCY 33333333 /* 33.3 Mhz */ 81*0f822edeSIan Lepore 82a9caca6aSWojciech A. Koszek 83a9caca6aSWojciech A. Koszek SYSCTL_NODE(_hw, OID_AUTO, zynq, CTLFLAG_RD, 0, "Xilinx Zynq-7000"); 84a9caca6aSWojciech A. Koszek 85a9caca6aSWojciech A. Koszek static char zynq_bootmode[64]; 86a9caca6aSWojciech A. Koszek SYSCTL_STRING(_hw_zynq, OID_AUTO, bootmode, CTLFLAG_RD, zynq_bootmode, 0, 87a9caca6aSWojciech A. Koszek "Zynq boot mode"); 88a9caca6aSWojciech A. Koszek 89*0f822edeSIan Lepore static char zynq_pssid[100]; 90a9caca6aSWojciech A. Koszek SYSCTL_STRING(_hw_zynq, OID_AUTO, pssid, CTLFLAG_RD, zynq_pssid, 0, 91a9caca6aSWojciech A. Koszek "Zynq PSS IDCODE"); 92a9caca6aSWojciech A. Koszek 93a9caca6aSWojciech A. Koszek static uint32_t zynq_reboot_status; 94a9caca6aSWojciech A. Koszek SYSCTL_INT(_hw_zynq, OID_AUTO, reboot_status, CTLFLAG_RD, &zynq_reboot_status, 95a9caca6aSWojciech A. Koszek 0, "Zynq REBOOT_STATUS register"); 96a9caca6aSWojciech A. Koszek 97*0f822edeSIan Lepore static int ps_clk_frequency; 98*0f822edeSIan Lepore SYSCTL_INT(_hw_zynq, OID_AUTO, ps_clk_frequency, CTLFLAG_RD, &ps_clk_frequency, 99*0f822edeSIan Lepore 0, "Zynq PS_CLK Frequency"); 100*0f822edeSIan Lepore 101*0f822edeSIan Lepore static int io_pll_frequency; 102*0f822edeSIan Lepore SYSCTL_INT(_hw_zynq, OID_AUTO, io_pll_frequency, CTLFLAG_RD, &io_pll_frequency, 103*0f822edeSIan Lepore 0, "Zynq IO PLL Frequency"); 104*0f822edeSIan Lepore 105*0f822edeSIan Lepore static int arm_pll_frequency; 106*0f822edeSIan Lepore SYSCTL_INT(_hw_zynq, OID_AUTO, arm_pll_frequency, CTLFLAG_RD, 107*0f822edeSIan Lepore &arm_pll_frequency, 0, "Zynq ARM PLL Frequency"); 108*0f822edeSIan Lepore 109*0f822edeSIan Lepore static int ddr_pll_frequency; 110*0f822edeSIan Lepore SYSCTL_INT(_hw_zynq, OID_AUTO, ddr_pll_frequency, CTLFLAG_RD, 111*0f822edeSIan Lepore &ddr_pll_frequency, 0, "Zynq DDR PLL Frequency"); 112*0f822edeSIan Lepore 113a9caca6aSWojciech A. Koszek static void 114a9caca6aSWojciech A. Koszek zy7_slcr_unlock(struct zy7_slcr_softc *sc) 115a9caca6aSWojciech A. Koszek { 116a9caca6aSWojciech A. Koszek 117a9caca6aSWojciech A. Koszek /* Unlock SLCR with magic number. */ 118a9caca6aSWojciech A. Koszek WR4(sc, ZY7_SLCR_UNLOCK, ZY7_SLCR_UNLOCK_MAGIC); 119a9caca6aSWojciech A. Koszek } 120a9caca6aSWojciech A. Koszek 121a9caca6aSWojciech A. Koszek static void 122a9caca6aSWojciech A. Koszek zy7_slcr_lock(struct zy7_slcr_softc *sc) 123a9caca6aSWojciech A. Koszek { 124a9caca6aSWojciech A. Koszek 125a9caca6aSWojciech A. Koszek /* Lock SLCR with magic number. */ 126a9caca6aSWojciech A. Koszek WR4(sc, ZY7_SLCR_LOCK, ZY7_SLCR_LOCK_MAGIC); 127a9caca6aSWojciech A. Koszek } 128a9caca6aSWojciech A. Koszek 129a9caca6aSWojciech A. Koszek 130a9caca6aSWojciech A. Koszek static void 131a9caca6aSWojciech A. Koszek zy7_slcr_cpu_reset(void) 132a9caca6aSWojciech A. Koszek { 133a9caca6aSWojciech A. Koszek struct zy7_slcr_softc *sc = zy7_slcr_softc_p; 134a9caca6aSWojciech A. Koszek 135a9caca6aSWojciech A. Koszek /* Unlock SLCR registers. */ 136a9caca6aSWojciech A. Koszek zy7_slcr_unlock(sc); 137a9caca6aSWojciech A. Koszek 138a9caca6aSWojciech A. Koszek /* This has something to do with a work-around so the fsbl will load 139a9caca6aSWojciech A. Koszek * the bitstream after soft-reboot. It's very important. 140a9caca6aSWojciech A. Koszek */ 141a9caca6aSWojciech A. Koszek WR4(sc, ZY7_SLCR_REBOOT_STAT, 142a9caca6aSWojciech A. Koszek RD4(sc, ZY7_SLCR_REBOOT_STAT) & 0xf0ffffff); 143a9caca6aSWojciech A. Koszek 144a9caca6aSWojciech A. Koszek /* Soft reset */ 145a9caca6aSWojciech A. Koszek WR4(sc, ZY7_SLCR_PSS_RST_CTRL, ZY7_SLCR_PSS_RST_CTRL_SOFT_RESET); 146a9caca6aSWojciech A. Koszek 147a9caca6aSWojciech A. Koszek for (;;) 148a9caca6aSWojciech A. Koszek ; 149a9caca6aSWojciech A. Koszek } 150a9caca6aSWojciech A. Koszek 151a9caca6aSWojciech A. Koszek /* Assert PL resets and disable level shifters in preparation of programming 152a9caca6aSWojciech A. Koszek * the PL (FPGA) section. Called from zy7_devcfg.c. 153a9caca6aSWojciech A. Koszek */ 154a9caca6aSWojciech A. Koszek void 155a9caca6aSWojciech A. Koszek zy7_slcr_preload_pl(void) 156a9caca6aSWojciech A. Koszek { 157a9caca6aSWojciech A. Koszek struct zy7_slcr_softc *sc = zy7_slcr_softc_p; 158a9caca6aSWojciech A. Koszek 159a9caca6aSWojciech A. Koszek if (!sc) 160a9caca6aSWojciech A. Koszek return; 161a9caca6aSWojciech A. Koszek 162a9caca6aSWojciech A. Koszek ZSLCR_LOCK(sc); 163a9caca6aSWojciech A. Koszek 164a9caca6aSWojciech A. Koszek /* Unlock SLCR registers. */ 165a9caca6aSWojciech A. Koszek zy7_slcr_unlock(sc); 166a9caca6aSWojciech A. Koszek 167a9caca6aSWojciech A. Koszek /* Assert top level output resets. */ 168a9caca6aSWojciech A. Koszek WR4(sc, ZY7_SLCR_FPGA_RST_CTRL, ZY7_SLCR_FPGA_RST_CTRL_RST_ALL); 169a9caca6aSWojciech A. Koszek 170a9caca6aSWojciech A. Koszek /* Disable all level shifters. */ 171a9caca6aSWojciech A. Koszek WR4(sc, ZY7_SLCR_LVL_SHFTR_EN, 0); 172a9caca6aSWojciech A. Koszek 173a9caca6aSWojciech A. Koszek /* Lock SLCR registers. */ 174a9caca6aSWojciech A. Koszek zy7_slcr_lock(sc); 175a9caca6aSWojciech A. Koszek 176a9caca6aSWojciech A. Koszek ZSLCR_UNLOCK(sc); 177a9caca6aSWojciech A. Koszek } 178a9caca6aSWojciech A. Koszek 179a9caca6aSWojciech A. Koszek /* After PL configuration, enable level shifters and deassert top-level 180a9caca6aSWojciech A. Koszek * PL resets. Called from zy7_devcfg.c. Optionally, the level shifters 181a9caca6aSWojciech A. Koszek * can be left disabled but that's rare of an FPGA application. That option 182a9caca6aSWojciech A. Koszek * is controled by a sysctl in the devcfg driver. 183a9caca6aSWojciech A. Koszek */ 184a9caca6aSWojciech A. Koszek void 185a9caca6aSWojciech A. Koszek zy7_slcr_postload_pl(int en_level_shifters) 186a9caca6aSWojciech A. Koszek { 187a9caca6aSWojciech A. Koszek struct zy7_slcr_softc *sc = zy7_slcr_softc_p; 188a9caca6aSWojciech A. Koszek 189a9caca6aSWojciech A. Koszek if (!sc) 190a9caca6aSWojciech A. Koszek return; 191a9caca6aSWojciech A. Koszek 192a9caca6aSWojciech A. Koszek ZSLCR_LOCK(sc); 193a9caca6aSWojciech A. Koszek 194a9caca6aSWojciech A. Koszek /* Unlock SLCR registers. */ 195a9caca6aSWojciech A. Koszek zy7_slcr_unlock(sc); 196a9caca6aSWojciech A. Koszek 197a9caca6aSWojciech A. Koszek if (en_level_shifters) 198a9caca6aSWojciech A. Koszek /* Enable level shifters. */ 199a9caca6aSWojciech A. Koszek WR4(sc, ZY7_SLCR_LVL_SHFTR_EN, ZY7_SLCR_LVL_SHFTR_EN_ALL); 200a9caca6aSWojciech A. Koszek 201a9caca6aSWojciech A. Koszek /* Deassert top level output resets. */ 202a9caca6aSWojciech A. Koszek WR4(sc, ZY7_SLCR_FPGA_RST_CTRL, 0); 203a9caca6aSWojciech A. Koszek 204a9caca6aSWojciech A. Koszek /* Lock SLCR registers. */ 205a9caca6aSWojciech A. Koszek zy7_slcr_lock(sc); 206a9caca6aSWojciech A. Koszek 207a9caca6aSWojciech A. Koszek ZSLCR_UNLOCK(sc); 208a9caca6aSWojciech A. Koszek } 209a9caca6aSWojciech A. Koszek 210*0f822edeSIan Lepore /* Override cgem_set_refclk() in gigabit ethernet driver 211*0f822edeSIan Lepore * (sys/dev/cadence/if_cgem.c). This function is called to 212*0f822edeSIan Lepore * request a change in the gem's reference clock speed. 213*0f822edeSIan Lepore */ 214*0f822edeSIan Lepore int 215*0f822edeSIan Lepore cgem_set_ref_clk(int unit, int frequency) 216*0f822edeSIan Lepore { 217*0f822edeSIan Lepore struct zy7_slcr_softc *sc = zy7_slcr_softc_p; 218*0f822edeSIan Lepore int div0, div1; 219*0f822edeSIan Lepore 220*0f822edeSIan Lepore if (!sc) 221*0f822edeSIan Lepore return (-1); 222*0f822edeSIan Lepore 223*0f822edeSIan Lepore /* Find suitable divisor pairs. Round result to nearest khz 224*0f822edeSIan Lepore * to test for match. 225*0f822edeSIan Lepore */ 226*0f822edeSIan Lepore for (div1 = 1; div1 <= ZY7_SLCR_GEM_CLK_CTRL_DIVISOR1_MAX; div1++) { 227*0f822edeSIan Lepore div0 = (io_pll_frequency + div1 * frequency / 2) / 228*0f822edeSIan Lepore div1 / frequency; 229*0f822edeSIan Lepore if (div0 > 0 && div0 <= ZY7_SLCR_GEM_CLK_CTRL_DIVISOR_MAX && 230*0f822edeSIan Lepore ((io_pll_frequency / div0 / div1) + 500) / 1000 == 231*0f822edeSIan Lepore (frequency + 500) / 1000) 232*0f822edeSIan Lepore break; 233*0f822edeSIan Lepore } 234*0f822edeSIan Lepore 235*0f822edeSIan Lepore if (div1 > ZY7_SLCR_GEM_CLK_CTRL_DIVISOR1_MAX) 236*0f822edeSIan Lepore return (-1); 237*0f822edeSIan Lepore 238*0f822edeSIan Lepore ZSLCR_LOCK(sc); 239*0f822edeSIan Lepore 240*0f822edeSIan Lepore /* Unlock SLCR registers. */ 241*0f822edeSIan Lepore zy7_slcr_unlock(sc); 242*0f822edeSIan Lepore 243*0f822edeSIan Lepore /* Modify GEM reference clock. */ 244*0f822edeSIan Lepore WR4(sc, unit ? ZY7_SLCR_GEM1_CLK_CTRL : ZY7_SLCR_GEM0_CLK_CTRL, 245*0f822edeSIan Lepore (div1 << ZY7_SLCR_GEM_CLK_CTRL_DIVISOR1_SHIFT) | 246*0f822edeSIan Lepore (div0 << ZY7_SLCR_GEM_CLK_CTRL_DIVISOR_SHIFT) | 247*0f822edeSIan Lepore ZY7_SLCR_GEM_CLK_CTRL_SRCSEL_IO_PLL | 248*0f822edeSIan Lepore ZY7_SLCR_GEM_CLK_CTRL_CLKACT); 249*0f822edeSIan Lepore 250*0f822edeSIan Lepore /* Lock SLCR registers. */ 251*0f822edeSIan Lepore zy7_slcr_lock(sc); 252*0f822edeSIan Lepore 253*0f822edeSIan Lepore ZSLCR_UNLOCK(sc); 254*0f822edeSIan Lepore 255*0f822edeSIan Lepore return (0); 256*0f822edeSIan Lepore } 257*0f822edeSIan Lepore 258a9caca6aSWojciech A. Koszek static int 259a9caca6aSWojciech A. Koszek zy7_slcr_probe(device_t dev) 260a9caca6aSWojciech A. Koszek { 261add35ed5SIan Lepore 262add35ed5SIan Lepore if (!ofw_bus_status_okay(dev)) 263add35ed5SIan Lepore return (ENXIO); 264add35ed5SIan Lepore 265a9caca6aSWojciech A. Koszek if (!ofw_bus_is_compatible(dev, "xlnx,zy7_slcr")) 266a9caca6aSWojciech A. Koszek return (ENXIO); 267a9caca6aSWojciech A. Koszek 268a9caca6aSWojciech A. Koszek device_set_desc(dev, "Zynq-7000 slcr block"); 269a9caca6aSWojciech A. Koszek return (0); 270a9caca6aSWojciech A. Koszek } 271a9caca6aSWojciech A. Koszek 272a9caca6aSWojciech A. Koszek static int 273a9caca6aSWojciech A. Koszek zy7_slcr_attach(device_t dev) 274a9caca6aSWojciech A. Koszek { 275a9caca6aSWojciech A. Koszek struct zy7_slcr_softc *sc = device_get_softc(dev); 276a9caca6aSWojciech A. Koszek int rid; 277*0f822edeSIan Lepore phandle_t node; 278*0f822edeSIan Lepore pcell_t cell; 279a9caca6aSWojciech A. Koszek uint32_t bootmode; 280a9caca6aSWojciech A. Koszek uint32_t pss_idcode; 281*0f822edeSIan Lepore uint32_t arm_pll_ctrl; 282*0f822edeSIan Lepore uint32_t ddr_pll_ctrl; 283*0f822edeSIan Lepore uint32_t io_pll_ctrl; 284a9caca6aSWojciech A. Koszek static char *bootdev_names[] = { 285a9caca6aSWojciech A. Koszek "JTAG", "Quad-SPI", "NOR", "(3?)", 286a9caca6aSWojciech A. Koszek "NAND", "SD Card", "(6?)", "(7?)" 287a9caca6aSWojciech A. Koszek }; 288a9caca6aSWojciech A. Koszek 289a9caca6aSWojciech A. Koszek /* Allow only one attach. */ 290a9caca6aSWojciech A. Koszek if (zy7_slcr_softc_p != NULL) 291a9caca6aSWojciech A. Koszek return (ENXIO); 292a9caca6aSWojciech A. Koszek 293a9caca6aSWojciech A. Koszek sc->dev = dev; 294a9caca6aSWojciech A. Koszek 295a9caca6aSWojciech A. Koszek ZSLCR_LOCK_INIT(sc); 296a9caca6aSWojciech A. Koszek 297a9caca6aSWojciech A. Koszek /* Get memory resource. */ 298a9caca6aSWojciech A. Koszek rid = 0; 299a9caca6aSWojciech A. Koszek sc->mem_res = bus_alloc_resource_any(dev, SYS_RES_MEMORY, &rid, 300a9caca6aSWojciech A. Koszek RF_ACTIVE); 301a9caca6aSWojciech A. Koszek if (sc->mem_res == NULL) { 302a9caca6aSWojciech A. Koszek device_printf(dev, "could not allocate memory resources.\n"); 303a9caca6aSWojciech A. Koszek return (ENOMEM); 304a9caca6aSWojciech A. Koszek } 305a9caca6aSWojciech A. Koszek 306a9caca6aSWojciech A. Koszek /* Hook up cpu_reset. */ 307a9caca6aSWojciech A. Koszek zy7_slcr_softc_p = sc; 308a9caca6aSWojciech A. Koszek zynq7_cpu_reset = zy7_slcr_cpu_reset; 309a9caca6aSWojciech A. Koszek 310a9caca6aSWojciech A. Koszek /* Read info and set sysctls. */ 311a9caca6aSWojciech A. Koszek bootmode = RD4(sc, ZY7_SLCR_BOOT_MODE); 312a9caca6aSWojciech A. Koszek snprintf(zynq_bootmode, sizeof(zynq_bootmode), 313a9caca6aSWojciech A. Koszek "0x%x: boot device: %s", bootmode, 314a9caca6aSWojciech A. Koszek bootdev_names[bootmode & ZY7_SLCR_BOOT_MODE_BOOTDEV_MASK]); 315a9caca6aSWojciech A. Koszek 316a9caca6aSWojciech A. Koszek pss_idcode = RD4(sc, ZY7_SLCR_PSS_IDCODE); 317a9caca6aSWojciech A. Koszek snprintf(zynq_pssid, sizeof(zynq_pssid), 318a9caca6aSWojciech A. Koszek "0x%x: manufacturer: 0x%x device: 0x%x " 319a9caca6aSWojciech A. Koszek "family: 0x%x sub-family: 0x%x rev: 0x%x", 320a9caca6aSWojciech A. Koszek pss_idcode, 321a9caca6aSWojciech A. Koszek (pss_idcode & ZY7_SLCR_PSS_IDCODE_MNFR_ID_MASK) >> 322a9caca6aSWojciech A. Koszek ZY7_SLCR_PSS_IDCODE_MNFR_ID_SHIFT, 323a9caca6aSWojciech A. Koszek (pss_idcode & ZY7_SLCR_PSS_IDCODE_DEVICE_MASK) >> 324a9caca6aSWojciech A. Koszek ZY7_SLCR_PSS_IDCODE_DEVICE_SHIFT, 325a9caca6aSWojciech A. Koszek (pss_idcode & ZY7_SLCR_PSS_IDCODE_FAMILY_MASK) >> 326a9caca6aSWojciech A. Koszek ZY7_SLCR_PSS_IDCODE_FAMILY_SHIFT, 327a9caca6aSWojciech A. Koszek (pss_idcode & ZY7_SLCR_PSS_IDCODE_SUB_FAMILY_MASK) >> 328a9caca6aSWojciech A. Koszek ZY7_SLCR_PSS_IDCODE_SUB_FAMILY_SHIFT, 329a9caca6aSWojciech A. Koszek (pss_idcode & ZY7_SLCR_PSS_IDCODE_REVISION_MASK) >> 330a9caca6aSWojciech A. Koszek ZY7_SLCR_PSS_IDCODE_REVISION_SHIFT); 331a9caca6aSWojciech A. Koszek 332a9caca6aSWojciech A. Koszek zynq_reboot_status = RD4(sc, ZY7_SLCR_REBOOT_STAT); 333a9caca6aSWojciech A. Koszek 334*0f822edeSIan Lepore /* Derive PLL frequencies from PS_CLK. */ 335*0f822edeSIan Lepore node = ofw_bus_get_node(dev); 336*0f822edeSIan Lepore if (OF_getprop(node, "clock-frequency", &cell, sizeof(cell)) > 0) 337*0f822edeSIan Lepore ps_clk_frequency = fdt32_to_cpu(cell); 338*0f822edeSIan Lepore else 339*0f822edeSIan Lepore ps_clk_frequency = ZYNQ_DEFAULT_PS_CLK_FREQUENCY; 340*0f822edeSIan Lepore 341*0f822edeSIan Lepore arm_pll_ctrl = RD4(sc, ZY7_SLCR_ARM_PLL_CTRL); 342*0f822edeSIan Lepore ddr_pll_ctrl = RD4(sc, ZY7_SLCR_DDR_PLL_CTRL); 343*0f822edeSIan Lepore io_pll_ctrl = RD4(sc, ZY7_SLCR_IO_PLL_CTRL); 344*0f822edeSIan Lepore 345*0f822edeSIan Lepore /* Determine ARM PLL frequency. */ 346*0f822edeSIan Lepore if (((arm_pll_ctrl & ZY7_SLCR_PLL_CTRL_BYPASS_QUAL) == 0 && 347*0f822edeSIan Lepore (arm_pll_ctrl & ZY7_SLCR_PLL_CTRL_BYPASS_FORCE) != 0) || 348*0f822edeSIan Lepore ((arm_pll_ctrl & ZY7_SLCR_PLL_CTRL_BYPASS_QUAL) != 0 && 349*0f822edeSIan Lepore (bootmode & ZY7_SLCR_BOOT_MODE_PLL_BYPASS) != 0)) 350*0f822edeSIan Lepore /* PLL is bypassed. */ 351*0f822edeSIan Lepore arm_pll_frequency = ps_clk_frequency; 352*0f822edeSIan Lepore else 353*0f822edeSIan Lepore arm_pll_frequency = ps_clk_frequency * 354*0f822edeSIan Lepore ((arm_pll_ctrl & ZY7_SLCR_PLL_CTRL_FDIV_MASK) >> 355*0f822edeSIan Lepore ZY7_SLCR_PLL_CTRL_FDIV_SHIFT); 356*0f822edeSIan Lepore 357*0f822edeSIan Lepore /* Determine DDR PLL frequency. */ 358*0f822edeSIan Lepore if (((ddr_pll_ctrl & ZY7_SLCR_PLL_CTRL_BYPASS_QUAL) == 0 && 359*0f822edeSIan Lepore (ddr_pll_ctrl & ZY7_SLCR_PLL_CTRL_BYPASS_FORCE) != 0) || 360*0f822edeSIan Lepore ((ddr_pll_ctrl & ZY7_SLCR_PLL_CTRL_BYPASS_QUAL) != 0 && 361*0f822edeSIan Lepore (bootmode & ZY7_SLCR_BOOT_MODE_PLL_BYPASS) != 0)) 362*0f822edeSIan Lepore /* PLL is bypassed. */ 363*0f822edeSIan Lepore ddr_pll_frequency = ps_clk_frequency; 364*0f822edeSIan Lepore else 365*0f822edeSIan Lepore ddr_pll_frequency = ps_clk_frequency * 366*0f822edeSIan Lepore ((ddr_pll_ctrl & ZY7_SLCR_PLL_CTRL_FDIV_MASK) >> 367*0f822edeSIan Lepore ZY7_SLCR_PLL_CTRL_FDIV_SHIFT); 368*0f822edeSIan Lepore 369*0f822edeSIan Lepore /* Determine IO PLL frequency. */ 370*0f822edeSIan Lepore if (((io_pll_ctrl & ZY7_SLCR_PLL_CTRL_BYPASS_QUAL) == 0 && 371*0f822edeSIan Lepore (io_pll_ctrl & ZY7_SLCR_PLL_CTRL_BYPASS_FORCE) != 0) || 372*0f822edeSIan Lepore ((io_pll_ctrl & ZY7_SLCR_PLL_CTRL_BYPASS_QUAL) != 0 && 373*0f822edeSIan Lepore (bootmode & ZY7_SLCR_BOOT_MODE_PLL_BYPASS) != 0)) 374*0f822edeSIan Lepore /* PLL is bypassed. */ 375*0f822edeSIan Lepore io_pll_frequency = ps_clk_frequency; 376*0f822edeSIan Lepore else 377*0f822edeSIan Lepore io_pll_frequency = ps_clk_frequency * 378*0f822edeSIan Lepore ((io_pll_ctrl & ZY7_SLCR_PLL_CTRL_FDIV_MASK) >> 379*0f822edeSIan Lepore ZY7_SLCR_PLL_CTRL_FDIV_SHIFT); 380*0f822edeSIan Lepore 381a9caca6aSWojciech A. Koszek /* Lock SLCR registers. */ 382a9caca6aSWojciech A. Koszek zy7_slcr_lock(sc); 383a9caca6aSWojciech A. Koszek 384a9caca6aSWojciech A. Koszek return (0); 385a9caca6aSWojciech A. Koszek } 386a9caca6aSWojciech A. Koszek 387a9caca6aSWojciech A. Koszek static int 388a9caca6aSWojciech A. Koszek zy7_slcr_detach(device_t dev) 389a9caca6aSWojciech A. Koszek { 390a9caca6aSWojciech A. Koszek struct zy7_slcr_softc *sc = device_get_softc(dev); 391a9caca6aSWojciech A. Koszek 392a9caca6aSWojciech A. Koszek bus_generic_detach(dev); 393a9caca6aSWojciech A. Koszek 394a9caca6aSWojciech A. Koszek /* Release memory resource. */ 395a9caca6aSWojciech A. Koszek if (sc->mem_res != NULL) 396a9caca6aSWojciech A. Koszek bus_release_resource(dev, SYS_RES_MEMORY, 397a9caca6aSWojciech A. Koszek rman_get_rid(sc->mem_res), sc->mem_res); 398a9caca6aSWojciech A. Koszek 399a9caca6aSWojciech A. Koszek zy7_slcr_softc_p = NULL; 400a9caca6aSWojciech A. Koszek zynq7_cpu_reset = NULL; 401a9caca6aSWojciech A. Koszek 402a9caca6aSWojciech A. Koszek ZSLCR_LOCK_DESTROY(sc); 403a9caca6aSWojciech A. Koszek 404a9caca6aSWojciech A. Koszek return (0); 405a9caca6aSWojciech A. Koszek } 406a9caca6aSWojciech A. Koszek 407a9caca6aSWojciech A. Koszek static device_method_t zy7_slcr_methods[] = { 408a9caca6aSWojciech A. Koszek /* device_if */ 409a9caca6aSWojciech A. Koszek DEVMETHOD(device_probe, zy7_slcr_probe), 410a9caca6aSWojciech A. Koszek DEVMETHOD(device_attach, zy7_slcr_attach), 411a9caca6aSWojciech A. Koszek DEVMETHOD(device_detach, zy7_slcr_detach), 412a9caca6aSWojciech A. Koszek 413a9caca6aSWojciech A. Koszek DEVMETHOD_END 414a9caca6aSWojciech A. Koszek }; 415a9caca6aSWojciech A. Koszek 416a9caca6aSWojciech A. Koszek static driver_t zy7_slcr_driver = { 417a9caca6aSWojciech A. Koszek "zy7_slcr", 418a9caca6aSWojciech A. Koszek zy7_slcr_methods, 419a9caca6aSWojciech A. Koszek sizeof(struct zy7_slcr_softc), 420a9caca6aSWojciech A. Koszek }; 421a9caca6aSWojciech A. Koszek static devclass_t zy7_slcr_devclass; 422a9caca6aSWojciech A. Koszek 423a9caca6aSWojciech A. Koszek DRIVER_MODULE(zy7_slcr, simplebus, zy7_slcr_driver, zy7_slcr_devclass, 0, 0); 424a9caca6aSWojciech A. Koszek MODULE_VERSION(zy7_slcr, 1); 425