xref: /freebsd/sys/arm/annapurna/alpine/alpine_pci.c (revision fdafd315ad0d0f28a11b9fb4476a9ab059c62b92)
1988d9b35SWojciech Macek /*-
2988d9b35SWojciech Macek  * Copyright (c) 2015,2016 Annapurna Labs Ltd. and affiliates
3988d9b35SWojciech Macek  * All rights reserved.
4988d9b35SWojciech Macek  *
5988d9b35SWojciech Macek  * Developed by Semihalf.
6988d9b35SWojciech Macek  *
7988d9b35SWojciech Macek  * Redistribution and use in source and binary forms, with or without
8988d9b35SWojciech Macek  * modification, are permitted provided that the following conditions
9988d9b35SWojciech Macek  * are met:
10988d9b35SWojciech Macek  * 1. Redistributions of source code must retain the above copyright
11988d9b35SWojciech Macek  *    notice, this list of conditions and the following disclaimer.
12988d9b35SWojciech Macek  * 2. Redistributions in binary form must reproduce the above copyright
13988d9b35SWojciech Macek  *    notice, this list of conditions and the following disclaimer in the
14988d9b35SWojciech Macek  *    documentation and/or other materials provided with the distribution.
15988d9b35SWojciech Macek  *
16988d9b35SWojciech Macek  * THIS SOFTWARE IS PROVIDED BY THE AUTHOR AND CONTRIBUTORS ``AS IS'' AND
17988d9b35SWojciech Macek  * ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
18988d9b35SWojciech Macek  * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
19988d9b35SWojciech Macek  * ARE DISCLAIMED. IN NO EVENT SHALL THE AUTHOR OR CONTRIBUTORS BE LIABLE
20988d9b35SWojciech Macek  * FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL
21988d9b35SWojciech Macek  * DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS
22988d9b35SWojciech Macek  * OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION)
23988d9b35SWojciech Macek  * HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
24988d9b35SWojciech Macek  * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
25988d9b35SWojciech Macek  * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF
26988d9b35SWojciech Macek  * SUCH DAMAGE.
27988d9b35SWojciech Macek  */
28988d9b35SWojciech Macek 
29988d9b35SWojciech Macek /*
30988d9b35SWojciech Macek  * Alpine PCI/PCI-Express controller driver.
31988d9b35SWojciech Macek  */
32988d9b35SWojciech Macek 
33988d9b35SWojciech Macek #include <sys/param.h>
34988d9b35SWojciech Macek #include <sys/systm.h>
35988d9b35SWojciech Macek #include <sys/kernel.h>
36988d9b35SWojciech Macek #include <sys/module.h>
37988d9b35SWojciech Macek #include <sys/bus.h>
38988d9b35SWojciech Macek #include <sys/rman.h>
39988d9b35SWojciech Macek #include <sys/intr.h>
40988d9b35SWojciech Macek 
41988d9b35SWojciech Macek #include <dev/ofw/openfirm.h>
42988d9b35SWojciech Macek #include <dev/ofw/ofw_bus.h>
43988d9b35SWojciech Macek #include <dev/ofw/ofw_bus_subr.h>
44988d9b35SWojciech Macek #include <dev/pci/pci_host_generic.h>
45f94f8e62SAndrew Turner #include <dev/pci/pci_host_generic_fdt.h>
46988d9b35SWojciech Macek #include <dev/pci/pcivar.h>
47988d9b35SWojciech Macek #include <dev/pci/pcireg.h>
48988d9b35SWojciech Macek 
49988d9b35SWojciech Macek #include "pcib_if.h"
50988d9b35SWojciech Macek 
51988d9b35SWojciech Macek #include "contrib/alpine-hal/al_hal_unit_adapter_regs.h"
52988d9b35SWojciech Macek #include "contrib/alpine-hal/al_hal_pcie.h"
53988d9b35SWojciech Macek #include "contrib/alpine-hal/al_hal_pcie_axi_reg.h"
54988d9b35SWojciech Macek 
55988d9b35SWojciech Macek #define ANNAPURNA_VENDOR_ID		0x1c36
56988d9b35SWojciech Macek 
57988d9b35SWojciech Macek /* Forward prototypes */
58988d9b35SWojciech Macek static int al_pcib_probe(device_t);
59988d9b35SWojciech Macek static int al_pcib_attach(device_t);
60988d9b35SWojciech Macek static void al_pcib_fixup(device_t);
61988d9b35SWojciech Macek 
62988d9b35SWojciech Macek static struct ofw_compat_data compat_data[] = {
63988d9b35SWojciech Macek 	{"annapurna-labs,al-internal-pcie",	true},
64988d9b35SWojciech Macek 	{"annapurna-labs,alpine-internal-pcie",	true},
65988d9b35SWojciech Macek 	{NULL,					false}
66988d9b35SWojciech Macek };
67988d9b35SWojciech Macek 
68988d9b35SWojciech Macek /*
69988d9b35SWojciech Macek  * Bus interface definitions.
70988d9b35SWojciech Macek  */
71988d9b35SWojciech Macek static device_method_t al_pcib_methods[] = {
72988d9b35SWojciech Macek 	/* Device interface */
73988d9b35SWojciech Macek 	DEVMETHOD(device_probe,			al_pcib_probe),
74988d9b35SWojciech Macek 	DEVMETHOD(device_attach,		al_pcib_attach),
75988d9b35SWojciech Macek 
76988d9b35SWojciech Macek 	DEVMETHOD_END
77988d9b35SWojciech Macek };
78988d9b35SWojciech Macek 
79988d9b35SWojciech Macek DEFINE_CLASS_1(pcib, al_pcib_driver, al_pcib_methods,
80f94f8e62SAndrew Turner     sizeof(struct generic_pcie_fdt_softc), generic_pcie_fdt_driver);
81988d9b35SWojciech Macek 
82b596f9b8SJohn Baldwin DRIVER_MODULE(alpine_pcib, simplebus, al_pcib_driver, 0, 0);
83b596f9b8SJohn Baldwin DRIVER_MODULE(alpine_pcib, ofwbus, al_pcib_driver, 0, 0);
84988d9b35SWojciech Macek 
85988d9b35SWojciech Macek static int
al_pcib_probe(device_t dev)86988d9b35SWojciech Macek al_pcib_probe(device_t dev)
87988d9b35SWojciech Macek {
88988d9b35SWojciech Macek 
89988d9b35SWojciech Macek 	if (!ofw_bus_status_okay(dev))
90988d9b35SWojciech Macek 		return (ENXIO);
91988d9b35SWojciech Macek 
92988d9b35SWojciech Macek 	if (!ofw_bus_search_compatible(dev, compat_data)->ocd_data)
93988d9b35SWojciech Macek 		return (ENXIO);
94988d9b35SWojciech Macek 
95988d9b35SWojciech Macek 	device_set_desc(dev,
96988d9b35SWojciech Macek 	    "Annapurna-Labs Integrated Internal PCI-E Controller");
97988d9b35SWojciech Macek 	return (BUS_PROBE_DEFAULT);
98988d9b35SWojciech Macek }
99988d9b35SWojciech Macek 
100988d9b35SWojciech Macek static int
al_pcib_attach(device_t dev)101988d9b35SWojciech Macek al_pcib_attach(device_t dev)
102988d9b35SWojciech Macek {
103988d9b35SWojciech Macek 	int rv;
104988d9b35SWojciech Macek 
105*ad52fba1SAndrew Turner 	rv = pci_host_generic_fdt_attach(dev);
106988d9b35SWojciech Macek 
107988d9b35SWojciech Macek 	/* Annapurna quirk: configure vendor-specific registers */
108988d9b35SWojciech Macek 	if (rv == 0)
109988d9b35SWojciech Macek 		al_pcib_fixup(dev);
110988d9b35SWojciech Macek 
111988d9b35SWojciech Macek 	return (rv);
112988d9b35SWojciech Macek }
113988d9b35SWojciech Macek 
114988d9b35SWojciech Macek static void
al_pcib_fixup(device_t dev)115988d9b35SWojciech Macek al_pcib_fixup(device_t dev)
116988d9b35SWojciech Macek {
117988d9b35SWojciech Macek 	uint32_t val;
118988d9b35SWojciech Macek 	uint16_t vid;
119988d9b35SWojciech Macek 	uint8_t hdrtype;
120988d9b35SWojciech Macek 	int bus, slot, func, maxfunc;
121988d9b35SWojciech Macek 
122988d9b35SWojciech Macek 	/* Fixup is only needed on bus 0 */
123988d9b35SWojciech Macek 	bus = 0;
124988d9b35SWojciech Macek 	for (slot = 0; slot <= PCI_SLOTMAX; slot++) {
125988d9b35SWojciech Macek 		maxfunc = 0;
126988d9b35SWojciech Macek 		for (func = 0; func <= maxfunc; func++) {
127988d9b35SWojciech Macek 			hdrtype = PCIB_READ_CONFIG(dev, bus, slot, func,
128988d9b35SWojciech Macek 			    PCIR_HDRTYPE, 1);
129988d9b35SWojciech Macek 
130988d9b35SWojciech Macek 			if ((hdrtype & PCIM_HDRTYPE) > PCI_MAXHDRTYPE)
131988d9b35SWojciech Macek 				continue;
132988d9b35SWojciech Macek 
133988d9b35SWojciech Macek 			if (func == 0 && (hdrtype & PCIM_MFDEV) != 0)
134988d9b35SWojciech Macek 				maxfunc = PCI_FUNCMAX;
135988d9b35SWojciech Macek 
136988d9b35SWojciech Macek 			vid = PCIB_READ_CONFIG(dev, bus, slot, func,
137988d9b35SWojciech Macek 			    PCIR_VENDOR, 2);
138988d9b35SWojciech Macek 			if (vid == ANNAPURNA_VENDOR_ID) {
139988d9b35SWojciech Macek 				val = PCIB_READ_CONFIG(dev, bus, slot, func,
140988d9b35SWojciech Macek 				    AL_PCI_AXI_CFG_AND_CTR_0, 4);
141988d9b35SWojciech Macek 				val |= PCIE_AXI_PF_AXI_ATTR_OVRD_FUNC_CTRL_2_PF_VEC_PH_VEC_OVRD_FROM_AXUSER_MASK;
142988d9b35SWojciech Macek 				PCIB_WRITE_CONFIG(dev, bus, slot, func,
143988d9b35SWojciech Macek 				    AL_PCI_AXI_CFG_AND_CTR_0, val, 4);
144988d9b35SWojciech Macek 
145988d9b35SWojciech Macek 				val = PCIB_READ_CONFIG(dev, bus, slot, func,
146988d9b35SWojciech Macek 				    AL_PCI_APP_CONTROL, 4);
147988d9b35SWojciech Macek 				val &= ~0xffff;
148988d9b35SWojciech Macek 				val |= PCIE_AXI_PF_AXI_ATTR_OVRD_FUNC_CTRL_4_PF_VEC_MEM_ADDR54_63_SEL_TGTID_MASK;
149988d9b35SWojciech Macek 				PCIB_WRITE_CONFIG(dev, bus, slot, func,
150988d9b35SWojciech Macek 				    AL_PCI_APP_CONTROL, val, 4);
151988d9b35SWojciech Macek 			}
152988d9b35SWojciech Macek 		}
153988d9b35SWojciech Macek 	}
154988d9b35SWojciech Macek }
155