1d3810ff9SJared McNeill /*- 2d3810ff9SJared McNeill * Copyright (c) 2016 Jared McNeill <jmcneill@invisible.ca> 3d3810ff9SJared McNeill * All rights reserved. 4d3810ff9SJared McNeill * 5d3810ff9SJared McNeill * Redistribution and use in source and binary forms, with or without 6d3810ff9SJared McNeill * modification, are permitted provided that the following conditions 7d3810ff9SJared McNeill * are met: 8d3810ff9SJared McNeill * 1. Redistributions of source code must retain the above copyright 9d3810ff9SJared McNeill * notice, this list of conditions and the following disclaimer. 10d3810ff9SJared McNeill * 2. Redistributions in binary form must reproduce the above copyright 11d3810ff9SJared McNeill * notice, this list of conditions and the following disclaimer in the 12d3810ff9SJared McNeill * documentation and/or other materials provided with the distribution. 13d3810ff9SJared McNeill * 14d3810ff9SJared McNeill * THIS SOFTWARE IS PROVIDED BY THE AUTHOR ``AS IS'' AND ANY EXPRESS OR 15d3810ff9SJared McNeill * IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE IMPLIED WARRANTIES 16d3810ff9SJared McNeill * OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE ARE DISCLAIMED. 17d3810ff9SJared McNeill * IN NO EVENT SHALL THE AUTHOR BE LIABLE FOR ANY DIRECT, INDIRECT, 18d3810ff9SJared McNeill * INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, 19d3810ff9SJared McNeill * BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; 20d3810ff9SJared McNeill * LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED 21d3810ff9SJared McNeill * AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, 22d3810ff9SJared McNeill * OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY 23d3810ff9SJared McNeill * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF 24d3810ff9SJared McNeill * SUCH DAMAGE. 25d3810ff9SJared McNeill * 26d3810ff9SJared McNeill * $FreeBSD$ 27d3810ff9SJared McNeill */ 28d3810ff9SJared McNeill 29d3810ff9SJared McNeill /* 30d3810ff9SJared McNeill * Allwinner Gigabit Ethernet MAC (EMAC) controller 31d3810ff9SJared McNeill */ 32d3810ff9SJared McNeill 3316928528SJared McNeill #include "opt_device_polling.h" 3416928528SJared McNeill 35d3810ff9SJared McNeill #include <sys/cdefs.h> 36d3810ff9SJared McNeill __FBSDID("$FreeBSD$"); 37d3810ff9SJared McNeill 38d3810ff9SJared McNeill #include <sys/param.h> 39d3810ff9SJared McNeill #include <sys/systm.h> 40d3810ff9SJared McNeill #include <sys/bus.h> 41d3810ff9SJared McNeill #include <sys/rman.h> 42d3810ff9SJared McNeill #include <sys/kernel.h> 43d3810ff9SJared McNeill #include <sys/endian.h> 44d3810ff9SJared McNeill #include <sys/mbuf.h> 45d3810ff9SJared McNeill #include <sys/socket.h> 46d3810ff9SJared McNeill #include <sys/sockio.h> 47d3810ff9SJared McNeill #include <sys/module.h> 48d3810ff9SJared McNeill #include <sys/taskqueue.h> 4901a469b8SJared McNeill #include <sys/gpio.h> 50d3810ff9SJared McNeill 51d3810ff9SJared McNeill #include <net/bpf.h> 52d3810ff9SJared McNeill #include <net/if.h> 53d3810ff9SJared McNeill #include <net/ethernet.h> 54d3810ff9SJared McNeill #include <net/if_dl.h> 55d3810ff9SJared McNeill #include <net/if_media.h> 56d3810ff9SJared McNeill #include <net/if_types.h> 57d3810ff9SJared McNeill #include <net/if_var.h> 58d3810ff9SJared McNeill 59d3810ff9SJared McNeill #include <machine/bus.h> 60d3810ff9SJared McNeill 61d3810ff9SJared McNeill #include <dev/ofw/ofw_bus.h> 62d3810ff9SJared McNeill #include <dev/ofw/ofw_bus_subr.h> 63d3810ff9SJared McNeill 64d3810ff9SJared McNeill #include <arm/allwinner/if_awgreg.h> 651403e695SJared McNeill #include <arm/allwinner/aw_sid.h> 66d3810ff9SJared McNeill #include <dev/mii/mii.h> 67d3810ff9SJared McNeill #include <dev/mii/miivar.h> 68d3810ff9SJared McNeill 69d3810ff9SJared McNeill #include <dev/extres/clk/clk.h> 70d3810ff9SJared McNeill #include <dev/extres/hwreset/hwreset.h> 71d3810ff9SJared McNeill #include <dev/extres/regulator/regulator.h> 72d3810ff9SJared McNeill 73d3810ff9SJared McNeill #include "miibus_if.h" 7401a469b8SJared McNeill #include "gpio_if.h" 75d3810ff9SJared McNeill 7601a469b8SJared McNeill #define RD4(sc, reg) bus_read_4((sc)->res[_RES_EMAC], (reg)) 7701a469b8SJared McNeill #define WR4(sc, reg, val) bus_write_4((sc)->res[_RES_EMAC], (reg), (val)) 78d3810ff9SJared McNeill 79d3810ff9SJared McNeill #define AWG_LOCK(sc) mtx_lock(&(sc)->mtx) 80d3810ff9SJared McNeill #define AWG_UNLOCK(sc) mtx_unlock(&(sc)->mtx); 81d3810ff9SJared McNeill #define AWG_ASSERT_LOCKED(sc) mtx_assert(&(sc)->mtx, MA_OWNED) 82d3810ff9SJared McNeill #define AWG_ASSERT_UNLOCKED(sc) mtx_assert(&(sc)->mtx, MA_NOTOWNED) 83d3810ff9SJared McNeill 84d3810ff9SJared McNeill #define DESC_ALIGN 4 8516928528SJared McNeill #define TX_DESC_COUNT 1024 86d3810ff9SJared McNeill #define TX_DESC_SIZE (sizeof(struct emac_desc) * TX_DESC_COUNT) 87d3810ff9SJared McNeill #define RX_DESC_COUNT 256 88d3810ff9SJared McNeill #define RX_DESC_SIZE (sizeof(struct emac_desc) * RX_DESC_COUNT) 89d3810ff9SJared McNeill 90d3810ff9SJared McNeill #define DESC_OFF(n) ((n) * sizeof(struct emac_desc)) 91d3810ff9SJared McNeill #define TX_NEXT(n) (((n) + 1) & (TX_DESC_COUNT - 1)) 92d3810ff9SJared McNeill #define TX_SKIP(n, o) (((n) + (o)) & (TX_DESC_COUNT - 1)) 93d3810ff9SJared McNeill #define RX_NEXT(n) (((n) + 1) & (RX_DESC_COUNT - 1)) 94d3810ff9SJared McNeill 95031d5777SOleksandr Tymoshenko #define TX_MAX_SEGS 20 96d3810ff9SJared McNeill 97d3810ff9SJared McNeill #define SOFT_RST_RETRY 1000 98d3810ff9SJared McNeill #define MII_BUSY_RETRY 1000 99d3810ff9SJared McNeill #define MDIO_FREQ 2500000 100d3810ff9SJared McNeill 101d3810ff9SJared McNeill #define BURST_LEN_DEFAULT 8 102d3810ff9SJared McNeill #define RX_TX_PRI_DEFAULT 0 103d3810ff9SJared McNeill #define PAUSE_TIME_DEFAULT 0x400 104d3810ff9SJared McNeill #define TX_INTERVAL_DEFAULT 64 10516928528SJared McNeill #define RX_BATCH_DEFAULT 64 106d3810ff9SJared McNeill 10701a469b8SJared McNeill /* syscon EMAC clock register */ 10801a469b8SJared McNeill #define EMAC_CLK_EPHY_ADDR (0x1f << 20) /* H3 */ 10901a469b8SJared McNeill #define EMAC_CLK_EPHY_ADDR_SHIFT 20 11001a469b8SJared McNeill #define EMAC_CLK_EPHY_LED_POL (1 << 17) /* H3 */ 11101a469b8SJared McNeill #define EMAC_CLK_EPHY_SHUTDOWN (1 << 16) /* H3 */ 11201a469b8SJared McNeill #define EMAC_CLK_EPHY_SELECT (1 << 15) /* H3 */ 11301a469b8SJared McNeill #define EMAC_CLK_RMII_EN (1 << 13) 11401a469b8SJared McNeill #define EMAC_CLK_ETXDC (0x7 << 10) 11501a469b8SJared McNeill #define EMAC_CLK_ETXDC_SHIFT 10 11601a469b8SJared McNeill #define EMAC_CLK_ERXDC (0x1f << 5) 11701a469b8SJared McNeill #define EMAC_CLK_ERXDC_SHIFT 5 11801a469b8SJared McNeill #define EMAC_CLK_PIT (0x1 << 2) 11901a469b8SJared McNeill #define EMAC_CLK_PIT_MII (0 << 2) 12001a469b8SJared McNeill #define EMAC_CLK_PIT_RGMII (1 << 2) 12101a469b8SJared McNeill #define EMAC_CLK_SRC (0x3 << 0) 12201a469b8SJared McNeill #define EMAC_CLK_SRC_MII (0 << 0) 12301a469b8SJared McNeill #define EMAC_CLK_SRC_EXT_RGMII (1 << 0) 12401a469b8SJared McNeill #define EMAC_CLK_SRC_RGMII (2 << 0) 12501a469b8SJared McNeill 126d3810ff9SJared McNeill /* Burst length of RX and TX DMA transfers */ 127d3810ff9SJared McNeill static int awg_burst_len = BURST_LEN_DEFAULT; 128d3810ff9SJared McNeill TUNABLE_INT("hw.awg.burst_len", &awg_burst_len); 129d3810ff9SJared McNeill 130d3810ff9SJared McNeill /* RX / TX DMA priority. If 1, RX DMA has priority over TX DMA. */ 131d3810ff9SJared McNeill static int awg_rx_tx_pri = RX_TX_PRI_DEFAULT; 132d3810ff9SJared McNeill TUNABLE_INT("hw.awg.rx_tx_pri", &awg_rx_tx_pri); 133d3810ff9SJared McNeill 134d3810ff9SJared McNeill /* Pause time field in the transmitted control frame */ 135d3810ff9SJared McNeill static int awg_pause_time = PAUSE_TIME_DEFAULT; 136d3810ff9SJared McNeill TUNABLE_INT("hw.awg.pause_time", &awg_pause_time); 137d3810ff9SJared McNeill 138d3810ff9SJared McNeill /* Request a TX interrupt every <n> descriptors */ 139d3810ff9SJared McNeill static int awg_tx_interval = TX_INTERVAL_DEFAULT; 140d3810ff9SJared McNeill TUNABLE_INT("hw.awg.tx_interval", &awg_tx_interval); 141d3810ff9SJared McNeill 14216928528SJared McNeill /* Maximum number of mbufs to send to if_input */ 14316928528SJared McNeill static int awg_rx_batch = RX_BATCH_DEFAULT; 14416928528SJared McNeill TUNABLE_INT("hw.awg.rx_batch", &awg_rx_batch); 14516928528SJared McNeill 14601a469b8SJared McNeill enum awg_type { 14701a469b8SJared McNeill EMAC_A83T = 1, 14801a469b8SJared McNeill EMAC_H3, 14950bb2d50SEmmanuel Vadot EMAC_A64, 15001a469b8SJared McNeill }; 15101a469b8SJared McNeill 152d3810ff9SJared McNeill static struct ofw_compat_data compat_data[] = { 15301a469b8SJared McNeill { "allwinner,sun8i-a83t-emac", EMAC_A83T }, 15401a469b8SJared McNeill { "allwinner,sun8i-h3-emac", EMAC_H3 }, 15550bb2d50SEmmanuel Vadot { "allwinner,sun50i-a64-emac", EMAC_A64 }, 156d3810ff9SJared McNeill { NULL, 0 } 157d3810ff9SJared McNeill }; 158d3810ff9SJared McNeill 159d3810ff9SJared McNeill struct awg_bufmap { 160d3810ff9SJared McNeill bus_dmamap_t map; 161d3810ff9SJared McNeill struct mbuf *mbuf; 162d3810ff9SJared McNeill }; 163d3810ff9SJared McNeill 164d3810ff9SJared McNeill struct awg_txring { 165d3810ff9SJared McNeill bus_dma_tag_t desc_tag; 166d3810ff9SJared McNeill bus_dmamap_t desc_map; 167d3810ff9SJared McNeill struct emac_desc *desc_ring; 168d3810ff9SJared McNeill bus_addr_t desc_ring_paddr; 169d3810ff9SJared McNeill bus_dma_tag_t buf_tag; 170d3810ff9SJared McNeill struct awg_bufmap buf_map[TX_DESC_COUNT]; 171d3810ff9SJared McNeill u_int cur, next, queued; 1721ee5a3d3SEmmanuel Vadot u_int segs; 173d3810ff9SJared McNeill }; 174d3810ff9SJared McNeill 175d3810ff9SJared McNeill struct awg_rxring { 176d3810ff9SJared McNeill bus_dma_tag_t desc_tag; 177d3810ff9SJared McNeill bus_dmamap_t desc_map; 178d3810ff9SJared McNeill struct emac_desc *desc_ring; 179d3810ff9SJared McNeill bus_addr_t desc_ring_paddr; 180d3810ff9SJared McNeill bus_dma_tag_t buf_tag; 181d3810ff9SJared McNeill struct awg_bufmap buf_map[RX_DESC_COUNT]; 182d3810ff9SJared McNeill u_int cur; 183d3810ff9SJared McNeill }; 184d3810ff9SJared McNeill 18501a469b8SJared McNeill enum { 18601a469b8SJared McNeill _RES_EMAC, 18701a469b8SJared McNeill _RES_IRQ, 18801a469b8SJared McNeill _RES_SYSCON, 18901a469b8SJared McNeill _RES_NITEMS 19001a469b8SJared McNeill }; 19101a469b8SJared McNeill 192d3810ff9SJared McNeill struct awg_softc { 19301a469b8SJared McNeill struct resource *res[_RES_NITEMS]; 194d3810ff9SJared McNeill struct mtx mtx; 195d3810ff9SJared McNeill if_t ifp; 196031d5777SOleksandr Tymoshenko device_t dev; 197d3810ff9SJared McNeill device_t miibus; 198d3810ff9SJared McNeill struct callout stat_ch; 199d3810ff9SJared McNeill struct task link_task; 200d3810ff9SJared McNeill void *ih; 201d3810ff9SJared McNeill u_int mdc_div_ratio_m; 202d3810ff9SJared McNeill int link; 203d3810ff9SJared McNeill int if_flags; 20401a469b8SJared McNeill enum awg_type type; 205d3810ff9SJared McNeill 206d3810ff9SJared McNeill struct awg_txring tx; 207d3810ff9SJared McNeill struct awg_rxring rx; 208d3810ff9SJared McNeill }; 209d3810ff9SJared McNeill 210d3810ff9SJared McNeill static struct resource_spec awg_spec[] = { 211d3810ff9SJared McNeill { SYS_RES_MEMORY, 0, RF_ACTIVE }, 212d3810ff9SJared McNeill { SYS_RES_IRQ, 0, RF_ACTIVE }, 21301a469b8SJared McNeill { SYS_RES_MEMORY, 1, RF_ACTIVE | RF_OPTIONAL }, 214d3810ff9SJared McNeill { -1, 0 } 215d3810ff9SJared McNeill }; 216d3810ff9SJared McNeill 217d3810ff9SJared McNeill static int 218d3810ff9SJared McNeill awg_miibus_readreg(device_t dev, int phy, int reg) 219d3810ff9SJared McNeill { 220d3810ff9SJared McNeill struct awg_softc *sc; 221d3810ff9SJared McNeill int retry, val; 222d3810ff9SJared McNeill 223d3810ff9SJared McNeill sc = device_get_softc(dev); 224d3810ff9SJared McNeill val = 0; 225d3810ff9SJared McNeill 226d3810ff9SJared McNeill WR4(sc, EMAC_MII_CMD, 227d3810ff9SJared McNeill (sc->mdc_div_ratio_m << MDC_DIV_RATIO_M_SHIFT) | 228d3810ff9SJared McNeill (phy << PHY_ADDR_SHIFT) | 229d3810ff9SJared McNeill (reg << PHY_REG_ADDR_SHIFT) | 230d3810ff9SJared McNeill MII_BUSY); 231d3810ff9SJared McNeill for (retry = MII_BUSY_RETRY; retry > 0; retry--) { 232d3810ff9SJared McNeill if ((RD4(sc, EMAC_MII_CMD) & MII_BUSY) == 0) { 233d3810ff9SJared McNeill val = RD4(sc, EMAC_MII_DATA); 234d3810ff9SJared McNeill break; 235d3810ff9SJared McNeill } 236d3810ff9SJared McNeill DELAY(10); 237d3810ff9SJared McNeill } 238d3810ff9SJared McNeill 239d3810ff9SJared McNeill if (retry == 0) 240d3810ff9SJared McNeill device_printf(dev, "phy read timeout, phy=%d reg=%d\n", 241d3810ff9SJared McNeill phy, reg); 242d3810ff9SJared McNeill 243d3810ff9SJared McNeill return (val); 244d3810ff9SJared McNeill } 245d3810ff9SJared McNeill 246d3810ff9SJared McNeill static int 247d3810ff9SJared McNeill awg_miibus_writereg(device_t dev, int phy, int reg, int val) 248d3810ff9SJared McNeill { 249d3810ff9SJared McNeill struct awg_softc *sc; 250d3810ff9SJared McNeill int retry; 251d3810ff9SJared McNeill 252d3810ff9SJared McNeill sc = device_get_softc(dev); 253d3810ff9SJared McNeill 254d3810ff9SJared McNeill WR4(sc, EMAC_MII_DATA, val); 255d3810ff9SJared McNeill WR4(sc, EMAC_MII_CMD, 256d3810ff9SJared McNeill (sc->mdc_div_ratio_m << MDC_DIV_RATIO_M_SHIFT) | 257d3810ff9SJared McNeill (phy << PHY_ADDR_SHIFT) | 258d3810ff9SJared McNeill (reg << PHY_REG_ADDR_SHIFT) | 259d3810ff9SJared McNeill MII_WR | MII_BUSY); 260d3810ff9SJared McNeill for (retry = MII_BUSY_RETRY; retry > 0; retry--) { 261d3810ff9SJared McNeill if ((RD4(sc, EMAC_MII_CMD) & MII_BUSY) == 0) 262d3810ff9SJared McNeill break; 263d3810ff9SJared McNeill DELAY(10); 264d3810ff9SJared McNeill } 265d3810ff9SJared McNeill 266d3810ff9SJared McNeill if (retry == 0) 267d3810ff9SJared McNeill device_printf(dev, "phy write timeout, phy=%d reg=%d\n", 268d3810ff9SJared McNeill phy, reg); 269d3810ff9SJared McNeill 270d3810ff9SJared McNeill return (0); 271d3810ff9SJared McNeill } 272d3810ff9SJared McNeill 273d3810ff9SJared McNeill static void 274d3810ff9SJared McNeill awg_update_link_locked(struct awg_softc *sc) 275d3810ff9SJared McNeill { 276d3810ff9SJared McNeill struct mii_data *mii; 277d3810ff9SJared McNeill uint32_t val; 278d3810ff9SJared McNeill 279d3810ff9SJared McNeill AWG_ASSERT_LOCKED(sc); 280d3810ff9SJared McNeill 281d3810ff9SJared McNeill if ((if_getdrvflags(sc->ifp) & IFF_DRV_RUNNING) == 0) 282d3810ff9SJared McNeill return; 283d3810ff9SJared McNeill mii = device_get_softc(sc->miibus); 284d3810ff9SJared McNeill 285d3810ff9SJared McNeill if ((mii->mii_media_status & (IFM_ACTIVE | IFM_AVALID)) == 286d3810ff9SJared McNeill (IFM_ACTIVE | IFM_AVALID)) { 287d3810ff9SJared McNeill switch (IFM_SUBTYPE(mii->mii_media_active)) { 288d3810ff9SJared McNeill case IFM_1000_T: 289d3810ff9SJared McNeill case IFM_1000_SX: 290d3810ff9SJared McNeill case IFM_100_TX: 291d3810ff9SJared McNeill case IFM_10_T: 292d3810ff9SJared McNeill sc->link = 1; 293d3810ff9SJared McNeill break; 294d3810ff9SJared McNeill default: 295d3810ff9SJared McNeill sc->link = 0; 296d3810ff9SJared McNeill break; 297d3810ff9SJared McNeill } 298d3810ff9SJared McNeill } else 299d3810ff9SJared McNeill sc->link = 0; 300d3810ff9SJared McNeill 301d3810ff9SJared McNeill if (sc->link == 0) 302d3810ff9SJared McNeill return; 303d3810ff9SJared McNeill 304d3810ff9SJared McNeill val = RD4(sc, EMAC_BASIC_CTL_0); 305d3810ff9SJared McNeill val &= ~(BASIC_CTL_SPEED | BASIC_CTL_DUPLEX); 306d3810ff9SJared McNeill 307d3810ff9SJared McNeill if (IFM_SUBTYPE(mii->mii_media_active) == IFM_1000_T || 308d3810ff9SJared McNeill IFM_SUBTYPE(mii->mii_media_active) == IFM_1000_SX) 309d3810ff9SJared McNeill val |= BASIC_CTL_SPEED_1000 << BASIC_CTL_SPEED_SHIFT; 310d3810ff9SJared McNeill else if (IFM_SUBTYPE(mii->mii_media_active) == IFM_100_TX) 311d3810ff9SJared McNeill val |= BASIC_CTL_SPEED_100 << BASIC_CTL_SPEED_SHIFT; 312d3810ff9SJared McNeill else 313d3810ff9SJared McNeill val |= BASIC_CTL_SPEED_10 << BASIC_CTL_SPEED_SHIFT; 314d3810ff9SJared McNeill 315d3810ff9SJared McNeill if ((IFM_OPTIONS(mii->mii_media_active) & IFM_FDX) != 0) 316d3810ff9SJared McNeill val |= BASIC_CTL_DUPLEX; 317d3810ff9SJared McNeill 318d3810ff9SJared McNeill WR4(sc, EMAC_BASIC_CTL_0, val); 319d3810ff9SJared McNeill 320d3810ff9SJared McNeill val = RD4(sc, EMAC_RX_CTL_0); 321d3810ff9SJared McNeill val &= ~RX_FLOW_CTL_EN; 322d3810ff9SJared McNeill if ((IFM_OPTIONS(mii->mii_media_active) & IFM_ETH_RXPAUSE) != 0) 323d3810ff9SJared McNeill val |= RX_FLOW_CTL_EN; 324d3810ff9SJared McNeill WR4(sc, EMAC_RX_CTL_0, val); 325d3810ff9SJared McNeill 326d3810ff9SJared McNeill val = RD4(sc, EMAC_TX_FLOW_CTL); 327d3810ff9SJared McNeill val &= ~(PAUSE_TIME|TX_FLOW_CTL_EN); 328d3810ff9SJared McNeill if ((IFM_OPTIONS(mii->mii_media_active) & IFM_ETH_TXPAUSE) != 0) 329d3810ff9SJared McNeill val |= TX_FLOW_CTL_EN; 330d3810ff9SJared McNeill if ((IFM_OPTIONS(mii->mii_media_active) & IFM_FDX) != 0) 331d3810ff9SJared McNeill val |= awg_pause_time << PAUSE_TIME_SHIFT; 332d3810ff9SJared McNeill WR4(sc, EMAC_TX_FLOW_CTL, val); 333d3810ff9SJared McNeill } 334d3810ff9SJared McNeill 335d3810ff9SJared McNeill static void 336d3810ff9SJared McNeill awg_link_task(void *arg, int pending) 337d3810ff9SJared McNeill { 338d3810ff9SJared McNeill struct awg_softc *sc; 339d3810ff9SJared McNeill 340d3810ff9SJared McNeill sc = arg; 341d3810ff9SJared McNeill 342d3810ff9SJared McNeill AWG_LOCK(sc); 343d3810ff9SJared McNeill awg_update_link_locked(sc); 344d3810ff9SJared McNeill AWG_UNLOCK(sc); 345d3810ff9SJared McNeill } 346d3810ff9SJared McNeill 347d3810ff9SJared McNeill static void 348d3810ff9SJared McNeill awg_miibus_statchg(device_t dev) 349d3810ff9SJared McNeill { 350d3810ff9SJared McNeill struct awg_softc *sc; 351d3810ff9SJared McNeill 352d3810ff9SJared McNeill sc = device_get_softc(dev); 353d3810ff9SJared McNeill 354d3810ff9SJared McNeill taskqueue_enqueue(taskqueue_swi, &sc->link_task); 355d3810ff9SJared McNeill } 356d3810ff9SJared McNeill 357d3810ff9SJared McNeill static void 358d3810ff9SJared McNeill awg_media_status(if_t ifp, struct ifmediareq *ifmr) 359d3810ff9SJared McNeill { 360d3810ff9SJared McNeill struct awg_softc *sc; 361d3810ff9SJared McNeill struct mii_data *mii; 362d3810ff9SJared McNeill 363d3810ff9SJared McNeill sc = if_getsoftc(ifp); 364d3810ff9SJared McNeill mii = device_get_softc(sc->miibus); 365d3810ff9SJared McNeill 366d3810ff9SJared McNeill AWG_LOCK(sc); 367d3810ff9SJared McNeill mii_pollstat(mii); 368d3810ff9SJared McNeill ifmr->ifm_active = mii->mii_media_active; 369d3810ff9SJared McNeill ifmr->ifm_status = mii->mii_media_status; 370d3810ff9SJared McNeill AWG_UNLOCK(sc); 371d3810ff9SJared McNeill } 372d3810ff9SJared McNeill 373d3810ff9SJared McNeill static int 374d3810ff9SJared McNeill awg_media_change(if_t ifp) 375d3810ff9SJared McNeill { 376d3810ff9SJared McNeill struct awg_softc *sc; 377d3810ff9SJared McNeill struct mii_data *mii; 378d3810ff9SJared McNeill int error; 379d3810ff9SJared McNeill 380d3810ff9SJared McNeill sc = if_getsoftc(ifp); 381d3810ff9SJared McNeill mii = device_get_softc(sc->miibus); 382d3810ff9SJared McNeill 383d3810ff9SJared McNeill AWG_LOCK(sc); 384d3810ff9SJared McNeill error = mii_mediachg(mii); 385d3810ff9SJared McNeill AWG_UNLOCK(sc); 386d3810ff9SJared McNeill 387d3810ff9SJared McNeill return (error); 388d3810ff9SJared McNeill } 389d3810ff9SJared McNeill 390d3810ff9SJared McNeill static int 391d3810ff9SJared McNeill awg_setup_txbuf(struct awg_softc *sc, int index, struct mbuf **mp) 392d3810ff9SJared McNeill { 393fce9d29fSEmmanuel Vadot bus_dmamap_t map; 394d3810ff9SJared McNeill bus_dma_segment_t segs[TX_MAX_SEGS]; 395fce9d29fSEmmanuel Vadot int error, nsegs, cur, first, last, i; 396d3810ff9SJared McNeill u_int csum_flags; 397c6110e75SEmmanuel Vadot uint32_t flags, status; 398d3810ff9SJared McNeill struct mbuf *m; 399d3810ff9SJared McNeill 400c6110e75SEmmanuel Vadot cur = first = index; 401fce9d29fSEmmanuel Vadot map = sc->tx.buf_map[first].map; 402c6110e75SEmmanuel Vadot 403d3810ff9SJared McNeill m = *mp; 404fce9d29fSEmmanuel Vadot error = bus_dmamap_load_mbuf_sg(sc->tx.buf_tag, map, m, segs, 405fce9d29fSEmmanuel Vadot &nsegs, BUS_DMA_NOWAIT); 406d3810ff9SJared McNeill if (error == EFBIG) { 407d3810ff9SJared McNeill m = m_collapse(m, M_NOWAIT, TX_MAX_SEGS); 408031d5777SOleksandr Tymoshenko if (m == NULL) { 409031d5777SOleksandr Tymoshenko device_printf(sc->dev, "awg_setup_txbuf: m_collapse failed\n"); 410d3810ff9SJared McNeill return (0); 411031d5777SOleksandr Tymoshenko } 412d3810ff9SJared McNeill *mp = m; 413fce9d29fSEmmanuel Vadot error = bus_dmamap_load_mbuf_sg(sc->tx.buf_tag, map, m, 414fce9d29fSEmmanuel Vadot segs, &nsegs, BUS_DMA_NOWAIT); 415d3810ff9SJared McNeill } 416031d5777SOleksandr Tymoshenko if (error != 0) { 417031d5777SOleksandr Tymoshenko device_printf(sc->dev, "awg_setup_txbuf: bus_dmamap_load_mbuf_sg failed\n"); 418d3810ff9SJared McNeill return (0); 419031d5777SOleksandr Tymoshenko } 420d3810ff9SJared McNeill 421fce9d29fSEmmanuel Vadot bus_dmamap_sync(sc->tx.buf_tag, map, BUS_DMASYNC_PREWRITE); 422d3810ff9SJared McNeill 423d3810ff9SJared McNeill flags = TX_FIR_DESC; 424c6110e75SEmmanuel Vadot status = 0; 425d3810ff9SJared McNeill if ((m->m_pkthdr.csum_flags & CSUM_IP) != 0) { 426d3810ff9SJared McNeill if ((m->m_pkthdr.csum_flags & (CSUM_TCP|CSUM_UDP)) != 0) 427d3810ff9SJared McNeill csum_flags = TX_CHECKSUM_CTL_FULL; 428d3810ff9SJared McNeill else 429d3810ff9SJared McNeill csum_flags = TX_CHECKSUM_CTL_IP; 430d3810ff9SJared McNeill flags |= (csum_flags << TX_CHECKSUM_CTL_SHIFT); 431d3810ff9SJared McNeill } 432d3810ff9SJared McNeill 433c6110e75SEmmanuel Vadot for (i = 0; i < nsegs; i++) { 4341ee5a3d3SEmmanuel Vadot sc->tx.segs++; 4351ee5a3d3SEmmanuel Vadot if (i == nsegs - 1) { 436d3810ff9SJared McNeill flags |= TX_LAST_DESC; 4371ee5a3d3SEmmanuel Vadot /* 4381ee5a3d3SEmmanuel Vadot * Can only request TX completion 4391ee5a3d3SEmmanuel Vadot * interrupt on last descriptor. 4401ee5a3d3SEmmanuel Vadot */ 4411ee5a3d3SEmmanuel Vadot if (sc->tx.segs >= awg_tx_interval) { 4421ee5a3d3SEmmanuel Vadot sc->tx.segs = 0; 4431ee5a3d3SEmmanuel Vadot flags |= TX_INT_CTL; 4441ee5a3d3SEmmanuel Vadot } 4451ee5a3d3SEmmanuel Vadot } 446c6110e75SEmmanuel Vadot 447c6110e75SEmmanuel Vadot sc->tx.desc_ring[cur].addr = htole32((uint32_t)segs[i].ds_addr); 448c6110e75SEmmanuel Vadot sc->tx.desc_ring[cur].size = htole32(flags | segs[i].ds_len); 449c6110e75SEmmanuel Vadot sc->tx.desc_ring[cur].status = htole32(status); 450c6110e75SEmmanuel Vadot 451d3810ff9SJared McNeill flags &= ~TX_FIR_DESC; 452c6110e75SEmmanuel Vadot /* 453c6110e75SEmmanuel Vadot * Setting of the valid bit in the first descriptor is 454c6110e75SEmmanuel Vadot * deferred until the whole chain is fully set up. 455c6110e75SEmmanuel Vadot */ 456c6110e75SEmmanuel Vadot status = TX_DESC_CTL; 457c6110e75SEmmanuel Vadot 458c6110e75SEmmanuel Vadot ++sc->tx.queued; 459d3810ff9SJared McNeill cur = TX_NEXT(cur); 460d3810ff9SJared McNeill } 461d3810ff9SJared McNeill 462fce9d29fSEmmanuel Vadot /* Store mapping and mbuf in the last segment */ 463fce9d29fSEmmanuel Vadot last = TX_SKIP(cur, TX_DESC_COUNT - 1); 464fce9d29fSEmmanuel Vadot sc->tx.buf_map[first].map = sc->tx.buf_map[last].map; 465fce9d29fSEmmanuel Vadot sc->tx.buf_map[last].map = map; 466fce9d29fSEmmanuel Vadot sc->tx.buf_map[last].mbuf = m; 467c6110e75SEmmanuel Vadot 468c6110e75SEmmanuel Vadot /* 469c6110e75SEmmanuel Vadot * The whole mbuf chain has been DMA mapped, 470c6110e75SEmmanuel Vadot * fix the first descriptor. 471c6110e75SEmmanuel Vadot */ 472c6110e75SEmmanuel Vadot sc->tx.desc_ring[first].status = htole32(TX_DESC_CTL); 473c6110e75SEmmanuel Vadot 474d3810ff9SJared McNeill return (nsegs); 475d3810ff9SJared McNeill } 476d3810ff9SJared McNeill 477d3810ff9SJared McNeill static void 478c6110e75SEmmanuel Vadot awg_clean_txbuf(struct awg_softc *sc, int index) 479c6110e75SEmmanuel Vadot { 480c6110e75SEmmanuel Vadot struct awg_bufmap *bmap; 481c6110e75SEmmanuel Vadot 482c6110e75SEmmanuel Vadot --sc->tx.queued; 483c6110e75SEmmanuel Vadot 484c6110e75SEmmanuel Vadot bmap = &sc->tx.buf_map[index]; 485c6110e75SEmmanuel Vadot if (bmap->mbuf != NULL) { 486c6110e75SEmmanuel Vadot bus_dmamap_sync(sc->tx.buf_tag, bmap->map, 487c6110e75SEmmanuel Vadot BUS_DMASYNC_POSTWRITE); 488c6110e75SEmmanuel Vadot bus_dmamap_unload(sc->tx.buf_tag, bmap->map); 489c6110e75SEmmanuel Vadot m_freem(bmap->mbuf); 490c6110e75SEmmanuel Vadot bmap->mbuf = NULL; 491c6110e75SEmmanuel Vadot } 492c6110e75SEmmanuel Vadot } 493c6110e75SEmmanuel Vadot 494c6110e75SEmmanuel Vadot static void 495d3810ff9SJared McNeill awg_setup_rxdesc(struct awg_softc *sc, int index, bus_addr_t paddr) 496d3810ff9SJared McNeill { 497d3810ff9SJared McNeill uint32_t status, size; 498d3810ff9SJared McNeill 499d3810ff9SJared McNeill status = RX_DESC_CTL; 500d3810ff9SJared McNeill size = MCLBYTES - 1; 501d3810ff9SJared McNeill 502d3810ff9SJared McNeill sc->rx.desc_ring[index].addr = htole32((uint32_t)paddr); 503d3810ff9SJared McNeill sc->rx.desc_ring[index].size = htole32(size); 504d3810ff9SJared McNeill sc->rx.desc_ring[index].next = 505d3810ff9SJared McNeill htole32(sc->rx.desc_ring_paddr + DESC_OFF(RX_NEXT(index))); 506d3810ff9SJared McNeill sc->rx.desc_ring[index].status = htole32(status); 507d3810ff9SJared McNeill } 508d3810ff9SJared McNeill 509d3810ff9SJared McNeill static int 510d3810ff9SJared McNeill awg_setup_rxbuf(struct awg_softc *sc, int index, struct mbuf *m) 511d3810ff9SJared McNeill { 512d3810ff9SJared McNeill bus_dma_segment_t seg; 513d3810ff9SJared McNeill int error, nsegs; 514d3810ff9SJared McNeill 515d3810ff9SJared McNeill m_adj(m, ETHER_ALIGN); 516d3810ff9SJared McNeill 517d3810ff9SJared McNeill error = bus_dmamap_load_mbuf_sg(sc->rx.buf_tag, 518d3810ff9SJared McNeill sc->rx.buf_map[index].map, m, &seg, &nsegs, 0); 519d3810ff9SJared McNeill if (error != 0) 520d3810ff9SJared McNeill return (error); 521d3810ff9SJared McNeill 522d3810ff9SJared McNeill bus_dmamap_sync(sc->rx.buf_tag, sc->rx.buf_map[index].map, 523d3810ff9SJared McNeill BUS_DMASYNC_PREREAD); 524d3810ff9SJared McNeill 525d3810ff9SJared McNeill sc->rx.buf_map[index].mbuf = m; 526d3810ff9SJared McNeill awg_setup_rxdesc(sc, index, seg.ds_addr); 527d3810ff9SJared McNeill 528d3810ff9SJared McNeill return (0); 529d3810ff9SJared McNeill } 530d3810ff9SJared McNeill 531d3810ff9SJared McNeill static struct mbuf * 532d3810ff9SJared McNeill awg_alloc_mbufcl(struct awg_softc *sc) 533d3810ff9SJared McNeill { 534d3810ff9SJared McNeill struct mbuf *m; 535d3810ff9SJared McNeill 536d3810ff9SJared McNeill m = m_getcl(M_NOWAIT, MT_DATA, M_PKTHDR); 537d3810ff9SJared McNeill if (m != NULL) 538d3810ff9SJared McNeill m->m_pkthdr.len = m->m_len = m->m_ext.ext_size; 539d3810ff9SJared McNeill 540d3810ff9SJared McNeill return (m); 541d3810ff9SJared McNeill } 542d3810ff9SJared McNeill 543d3810ff9SJared McNeill static void 544d3810ff9SJared McNeill awg_start_locked(struct awg_softc *sc) 545d3810ff9SJared McNeill { 546d3810ff9SJared McNeill struct mbuf *m; 547d3810ff9SJared McNeill uint32_t val; 548d3810ff9SJared McNeill if_t ifp; 549d3810ff9SJared McNeill int cnt, nsegs; 550d3810ff9SJared McNeill 551d3810ff9SJared McNeill AWG_ASSERT_LOCKED(sc); 552d3810ff9SJared McNeill 553d3810ff9SJared McNeill if (!sc->link) 554d3810ff9SJared McNeill return; 555d3810ff9SJared McNeill 556d3810ff9SJared McNeill ifp = sc->ifp; 557d3810ff9SJared McNeill 558d3810ff9SJared McNeill if ((if_getdrvflags(ifp) & (IFF_DRV_RUNNING|IFF_DRV_OACTIVE)) != 559d3810ff9SJared McNeill IFF_DRV_RUNNING) 560d3810ff9SJared McNeill return; 561d3810ff9SJared McNeill 562d3810ff9SJared McNeill for (cnt = 0; ; cnt++) { 563d3810ff9SJared McNeill if (sc->tx.queued >= TX_DESC_COUNT - TX_MAX_SEGS) { 564d3810ff9SJared McNeill if_setdrvflagbits(ifp, IFF_DRV_OACTIVE, 0); 565d3810ff9SJared McNeill break; 566d3810ff9SJared McNeill } 567d3810ff9SJared McNeill 568d3810ff9SJared McNeill m = if_dequeue(ifp); 569d3810ff9SJared McNeill if (m == NULL) 570d3810ff9SJared McNeill break; 571d3810ff9SJared McNeill 572d3810ff9SJared McNeill nsegs = awg_setup_txbuf(sc, sc->tx.cur, &m); 573d3810ff9SJared McNeill if (nsegs == 0) { 574d3810ff9SJared McNeill if_sendq_prepend(ifp, m); 575d3810ff9SJared McNeill break; 576d3810ff9SJared McNeill } 577d3810ff9SJared McNeill if_bpfmtap(ifp, m); 578d3810ff9SJared McNeill sc->tx.cur = TX_SKIP(sc->tx.cur, nsegs); 579d3810ff9SJared McNeill } 580d3810ff9SJared McNeill 581d3810ff9SJared McNeill if (cnt != 0) { 582d3810ff9SJared McNeill bus_dmamap_sync(sc->tx.desc_tag, sc->tx.desc_map, 583d3810ff9SJared McNeill BUS_DMASYNC_PREREAD|BUS_DMASYNC_PREWRITE); 584d3810ff9SJared McNeill 585d3810ff9SJared McNeill /* Start and run TX DMA */ 586d3810ff9SJared McNeill val = RD4(sc, EMAC_TX_CTL_1); 587d3810ff9SJared McNeill WR4(sc, EMAC_TX_CTL_1, val | TX_DMA_START); 588d3810ff9SJared McNeill } 589d3810ff9SJared McNeill } 590d3810ff9SJared McNeill 591d3810ff9SJared McNeill static void 592d3810ff9SJared McNeill awg_start(if_t ifp) 593d3810ff9SJared McNeill { 594d3810ff9SJared McNeill struct awg_softc *sc; 595d3810ff9SJared McNeill 596d3810ff9SJared McNeill sc = if_getsoftc(ifp); 597d3810ff9SJared McNeill 598d3810ff9SJared McNeill AWG_LOCK(sc); 599d3810ff9SJared McNeill awg_start_locked(sc); 600d3810ff9SJared McNeill AWG_UNLOCK(sc); 601d3810ff9SJared McNeill } 602d3810ff9SJared McNeill 603d3810ff9SJared McNeill static void 604d3810ff9SJared McNeill awg_tick(void *softc) 605d3810ff9SJared McNeill { 606d3810ff9SJared McNeill struct awg_softc *sc; 607d3810ff9SJared McNeill struct mii_data *mii; 608d3810ff9SJared McNeill if_t ifp; 609d3810ff9SJared McNeill int link; 610d3810ff9SJared McNeill 611d3810ff9SJared McNeill sc = softc; 612d3810ff9SJared McNeill ifp = sc->ifp; 613d3810ff9SJared McNeill mii = device_get_softc(sc->miibus); 614d3810ff9SJared McNeill 615d3810ff9SJared McNeill AWG_ASSERT_LOCKED(sc); 616d3810ff9SJared McNeill 617d3810ff9SJared McNeill if ((if_getdrvflags(ifp) & IFF_DRV_RUNNING) == 0) 618d3810ff9SJared McNeill return; 619d3810ff9SJared McNeill 620d3810ff9SJared McNeill link = sc->link; 621d3810ff9SJared McNeill mii_tick(mii); 622d3810ff9SJared McNeill if (sc->link && !link) 623d3810ff9SJared McNeill awg_start_locked(sc); 624d3810ff9SJared McNeill 625d3810ff9SJared McNeill callout_reset(&sc->stat_ch, hz, awg_tick, sc); 626d3810ff9SJared McNeill } 627d3810ff9SJared McNeill 628d3810ff9SJared McNeill /* Bit Reversal - http://aggregate.org/MAGIC/#Bit%20Reversal */ 629d3810ff9SJared McNeill static uint32_t 630d3810ff9SJared McNeill bitrev32(uint32_t x) 631d3810ff9SJared McNeill { 632d3810ff9SJared McNeill x = (((x & 0xaaaaaaaa) >> 1) | ((x & 0x55555555) << 1)); 633d3810ff9SJared McNeill x = (((x & 0xcccccccc) >> 2) | ((x & 0x33333333) << 2)); 634d3810ff9SJared McNeill x = (((x & 0xf0f0f0f0) >> 4) | ((x & 0x0f0f0f0f) << 4)); 635d3810ff9SJared McNeill x = (((x & 0xff00ff00) >> 8) | ((x & 0x00ff00ff) << 8)); 636d3810ff9SJared McNeill 637d3810ff9SJared McNeill return (x >> 16) | (x << 16); 638d3810ff9SJared McNeill } 639d3810ff9SJared McNeill 640d3810ff9SJared McNeill static void 641d3810ff9SJared McNeill awg_setup_rxfilter(struct awg_softc *sc) 642d3810ff9SJared McNeill { 643d3810ff9SJared McNeill uint32_t val, crc, hashreg, hashbit, hash[2], machi, maclo; 644d3810ff9SJared McNeill int mc_count, mcnt, i; 645d3810ff9SJared McNeill uint8_t *eaddr, *mta; 646d3810ff9SJared McNeill if_t ifp; 647d3810ff9SJared McNeill 648d3810ff9SJared McNeill AWG_ASSERT_LOCKED(sc); 649d3810ff9SJared McNeill 650d3810ff9SJared McNeill ifp = sc->ifp; 651d3810ff9SJared McNeill val = 0; 652d3810ff9SJared McNeill hash[0] = hash[1] = 0; 653d3810ff9SJared McNeill 654d3810ff9SJared McNeill mc_count = if_multiaddr_count(ifp, -1); 655d3810ff9SJared McNeill 656d3810ff9SJared McNeill if (if_getflags(ifp) & IFF_PROMISC) 657d3810ff9SJared McNeill val |= DIS_ADDR_FILTER; 658d3810ff9SJared McNeill else if (if_getflags(ifp) & IFF_ALLMULTI) { 659d3810ff9SJared McNeill val |= RX_ALL_MULTICAST; 660d3810ff9SJared McNeill hash[0] = hash[1] = ~0; 661d3810ff9SJared McNeill } else if (mc_count > 0) { 662d3810ff9SJared McNeill val |= HASH_MULTICAST; 663d3810ff9SJared McNeill 664d3810ff9SJared McNeill mta = malloc(sizeof(unsigned char) * ETHER_ADDR_LEN * mc_count, 665d3810ff9SJared McNeill M_DEVBUF, M_NOWAIT); 666d3810ff9SJared McNeill if (mta == NULL) { 667d3810ff9SJared McNeill if_printf(ifp, 668d3810ff9SJared McNeill "failed to allocate temporary multicast list\n"); 669d3810ff9SJared McNeill return; 670d3810ff9SJared McNeill } 671d3810ff9SJared McNeill 672d3810ff9SJared McNeill if_multiaddr_array(ifp, mta, &mcnt, mc_count); 673d3810ff9SJared McNeill for (i = 0; i < mcnt; i++) { 674d3810ff9SJared McNeill crc = ether_crc32_le(mta + (i * ETHER_ADDR_LEN), 675d3810ff9SJared McNeill ETHER_ADDR_LEN) & 0x7f; 676d3810ff9SJared McNeill crc = bitrev32(~crc) >> 26; 677d3810ff9SJared McNeill hashreg = (crc >> 5); 678d3810ff9SJared McNeill hashbit = (crc & 0x1f); 679d3810ff9SJared McNeill hash[hashreg] |= (1 << hashbit); 680d3810ff9SJared McNeill } 681d3810ff9SJared McNeill 682d3810ff9SJared McNeill free(mta, M_DEVBUF); 683d3810ff9SJared McNeill } 684d3810ff9SJared McNeill 685d3810ff9SJared McNeill /* Write our unicast address */ 686d3810ff9SJared McNeill eaddr = IF_LLADDR(ifp); 687d3810ff9SJared McNeill machi = (eaddr[5] << 8) | eaddr[4]; 688d3810ff9SJared McNeill maclo = (eaddr[3] << 24) | (eaddr[2] << 16) | (eaddr[1] << 8) | 689d3810ff9SJared McNeill (eaddr[0] << 0); 690d3810ff9SJared McNeill WR4(sc, EMAC_ADDR_HIGH(0), machi); 691d3810ff9SJared McNeill WR4(sc, EMAC_ADDR_LOW(0), maclo); 692d3810ff9SJared McNeill 693d3810ff9SJared McNeill /* Multicast hash filters */ 694d3810ff9SJared McNeill WR4(sc, EMAC_RX_HASH_0, hash[1]); 695d3810ff9SJared McNeill WR4(sc, EMAC_RX_HASH_1, hash[0]); 696d3810ff9SJared McNeill 697d3810ff9SJared McNeill /* RX frame filter config */ 698d3810ff9SJared McNeill WR4(sc, EMAC_RX_FRM_FLT, val); 699d3810ff9SJared McNeill } 700d3810ff9SJared McNeill 701d3810ff9SJared McNeill static void 70216928528SJared McNeill awg_enable_intr(struct awg_softc *sc) 70316928528SJared McNeill { 70416928528SJared McNeill /* Enable interrupts */ 70516928528SJared McNeill WR4(sc, EMAC_INT_EN, RX_INT_EN | TX_INT_EN | TX_BUF_UA_INT_EN); 70616928528SJared McNeill } 70716928528SJared McNeill 70816928528SJared McNeill static void 70916928528SJared McNeill awg_disable_intr(struct awg_softc *sc) 71016928528SJared McNeill { 71116928528SJared McNeill /* Disable interrupts */ 71216928528SJared McNeill WR4(sc, EMAC_INT_EN, 0); 71316928528SJared McNeill } 71416928528SJared McNeill 71516928528SJared McNeill static void 716d3810ff9SJared McNeill awg_init_locked(struct awg_softc *sc) 717d3810ff9SJared McNeill { 718d3810ff9SJared McNeill struct mii_data *mii; 719d3810ff9SJared McNeill uint32_t val; 720d3810ff9SJared McNeill if_t ifp; 721d3810ff9SJared McNeill 722d3810ff9SJared McNeill mii = device_get_softc(sc->miibus); 723d3810ff9SJared McNeill ifp = sc->ifp; 724d3810ff9SJared McNeill 725d3810ff9SJared McNeill AWG_ASSERT_LOCKED(sc); 726d3810ff9SJared McNeill 727d3810ff9SJared McNeill if (if_getdrvflags(ifp) & IFF_DRV_RUNNING) 728d3810ff9SJared McNeill return; 729d3810ff9SJared McNeill 730d3810ff9SJared McNeill awg_setup_rxfilter(sc); 731d3810ff9SJared McNeill 732d3810ff9SJared McNeill /* Configure DMA burst length and priorities */ 733d3810ff9SJared McNeill val = awg_burst_len << BASIC_CTL_BURST_LEN_SHIFT; 734d3810ff9SJared McNeill if (awg_rx_tx_pri) 735d3810ff9SJared McNeill val |= BASIC_CTL_RX_TX_PRI; 736d3810ff9SJared McNeill WR4(sc, EMAC_BASIC_CTL_1, val); 737d3810ff9SJared McNeill 738d3810ff9SJared McNeill /* Enable interrupts */ 73916928528SJared McNeill #ifdef DEVICE_POLLING 74016928528SJared McNeill if ((if_getcapenable(ifp) & IFCAP_POLLING) == 0) 74116928528SJared McNeill awg_enable_intr(sc); 74216928528SJared McNeill else 74316928528SJared McNeill awg_disable_intr(sc); 74416928528SJared McNeill #else 74516928528SJared McNeill awg_enable_intr(sc); 74616928528SJared McNeill #endif 747d3810ff9SJared McNeill 748d3810ff9SJared McNeill /* Enable transmit DMA */ 749d3810ff9SJared McNeill val = RD4(sc, EMAC_TX_CTL_1); 75016928528SJared McNeill WR4(sc, EMAC_TX_CTL_1, val | TX_DMA_EN | TX_MD | TX_NEXT_FRAME); 751d3810ff9SJared McNeill 752d3810ff9SJared McNeill /* Enable receive DMA */ 753d3810ff9SJared McNeill val = RD4(sc, EMAC_RX_CTL_1); 754d3810ff9SJared McNeill WR4(sc, EMAC_RX_CTL_1, val | RX_DMA_EN | RX_MD); 755d3810ff9SJared McNeill 756d3810ff9SJared McNeill /* Enable transmitter */ 757d3810ff9SJared McNeill val = RD4(sc, EMAC_TX_CTL_0); 758d3810ff9SJared McNeill WR4(sc, EMAC_TX_CTL_0, val | TX_EN); 759d3810ff9SJared McNeill 760d3810ff9SJared McNeill /* Enable receiver */ 761d3810ff9SJared McNeill val = RD4(sc, EMAC_RX_CTL_0); 762d3810ff9SJared McNeill WR4(sc, EMAC_RX_CTL_0, val | RX_EN | CHECK_CRC); 763d3810ff9SJared McNeill 764d3810ff9SJared McNeill if_setdrvflagbits(ifp, IFF_DRV_RUNNING, IFF_DRV_OACTIVE); 765d3810ff9SJared McNeill 766d3810ff9SJared McNeill mii_mediachg(mii); 767d3810ff9SJared McNeill callout_reset(&sc->stat_ch, hz, awg_tick, sc); 768d3810ff9SJared McNeill } 769d3810ff9SJared McNeill 770d3810ff9SJared McNeill static void 771d3810ff9SJared McNeill awg_init(void *softc) 772d3810ff9SJared McNeill { 773d3810ff9SJared McNeill struct awg_softc *sc; 774d3810ff9SJared McNeill 775d3810ff9SJared McNeill sc = softc; 776d3810ff9SJared McNeill 777d3810ff9SJared McNeill AWG_LOCK(sc); 778d3810ff9SJared McNeill awg_init_locked(sc); 779d3810ff9SJared McNeill AWG_UNLOCK(sc); 780d3810ff9SJared McNeill } 781d3810ff9SJared McNeill 782d3810ff9SJared McNeill static void 783d3810ff9SJared McNeill awg_stop(struct awg_softc *sc) 784d3810ff9SJared McNeill { 785d3810ff9SJared McNeill if_t ifp; 786d3810ff9SJared McNeill uint32_t val; 787d3810ff9SJared McNeill 788d3810ff9SJared McNeill AWG_ASSERT_LOCKED(sc); 789d3810ff9SJared McNeill 790d3810ff9SJared McNeill ifp = sc->ifp; 791d3810ff9SJared McNeill 792d3810ff9SJared McNeill callout_stop(&sc->stat_ch); 793d3810ff9SJared McNeill 794d3810ff9SJared McNeill /* Stop transmit DMA and flush data in the TX FIFO */ 795d3810ff9SJared McNeill val = RD4(sc, EMAC_TX_CTL_1); 796d3810ff9SJared McNeill val &= ~TX_DMA_EN; 797d3810ff9SJared McNeill val |= FLUSH_TX_FIFO; 798d3810ff9SJared McNeill WR4(sc, EMAC_TX_CTL_1, val); 799d3810ff9SJared McNeill 800d3810ff9SJared McNeill /* Disable transmitter */ 801d3810ff9SJared McNeill val = RD4(sc, EMAC_TX_CTL_0); 802d3810ff9SJared McNeill WR4(sc, EMAC_TX_CTL_0, val & ~TX_EN); 803d3810ff9SJared McNeill 804d3810ff9SJared McNeill /* Disable receiver */ 805d3810ff9SJared McNeill val = RD4(sc, EMAC_RX_CTL_0); 806d3810ff9SJared McNeill WR4(sc, EMAC_RX_CTL_0, val & ~RX_EN); 807d3810ff9SJared McNeill 808d3810ff9SJared McNeill /* Disable interrupts */ 80916928528SJared McNeill awg_disable_intr(sc); 810d3810ff9SJared McNeill 811d3810ff9SJared McNeill /* Disable transmit DMA */ 812d3810ff9SJared McNeill val = RD4(sc, EMAC_TX_CTL_1); 813d3810ff9SJared McNeill WR4(sc, EMAC_TX_CTL_1, val & ~TX_DMA_EN); 814d3810ff9SJared McNeill 815d3810ff9SJared McNeill /* Disable receive DMA */ 816d3810ff9SJared McNeill val = RD4(sc, EMAC_RX_CTL_1); 817d3810ff9SJared McNeill WR4(sc, EMAC_RX_CTL_1, val & ~RX_DMA_EN); 818d3810ff9SJared McNeill 819d3810ff9SJared McNeill sc->link = 0; 820d3810ff9SJared McNeill 821d3810ff9SJared McNeill if_setdrvflagbits(ifp, 0, IFF_DRV_RUNNING | IFF_DRV_OACTIVE); 822d3810ff9SJared McNeill } 823d3810ff9SJared McNeill 82416928528SJared McNeill static int 825d3810ff9SJared McNeill awg_rxintr(struct awg_softc *sc) 826d3810ff9SJared McNeill { 827d3810ff9SJared McNeill if_t ifp; 82816928528SJared McNeill struct mbuf *m, *m0, *mh, *mt; 82916928528SJared McNeill int error, index, len, cnt, npkt; 830d3810ff9SJared McNeill uint32_t status; 831d3810ff9SJared McNeill 832d3810ff9SJared McNeill ifp = sc->ifp; 83316928528SJared McNeill mh = mt = NULL; 83416928528SJared McNeill cnt = 0; 83516928528SJared McNeill npkt = 0; 836d3810ff9SJared McNeill 837d3810ff9SJared McNeill bus_dmamap_sync(sc->rx.desc_tag, sc->rx.desc_map, 838d3810ff9SJared McNeill BUS_DMASYNC_POSTREAD | BUS_DMASYNC_POSTWRITE); 839d3810ff9SJared McNeill 840d3810ff9SJared McNeill for (index = sc->rx.cur; ; index = RX_NEXT(index)) { 841d3810ff9SJared McNeill status = le32toh(sc->rx.desc_ring[index].status); 842d3810ff9SJared McNeill if ((status & RX_DESC_CTL) != 0) 843d3810ff9SJared McNeill break; 844d3810ff9SJared McNeill 845d3810ff9SJared McNeill bus_dmamap_sync(sc->rx.buf_tag, sc->rx.buf_map[index].map, 846d3810ff9SJared McNeill BUS_DMASYNC_POSTREAD); 847d3810ff9SJared McNeill bus_dmamap_unload(sc->rx.buf_tag, sc->rx.buf_map[index].map); 848d3810ff9SJared McNeill 849d3810ff9SJared McNeill len = (status & RX_FRM_LEN) >> RX_FRM_LEN_SHIFT; 850d3810ff9SJared McNeill if (len != 0) { 851d3810ff9SJared McNeill m = sc->rx.buf_map[index].mbuf; 852d3810ff9SJared McNeill m->m_pkthdr.rcvif = ifp; 853d3810ff9SJared McNeill m->m_pkthdr.len = len; 854d3810ff9SJared McNeill m->m_len = len; 855d3810ff9SJared McNeill if_inc_counter(ifp, IFCOUNTER_IPACKETS, 1); 856d3810ff9SJared McNeill 857d3810ff9SJared McNeill if ((if_getcapenable(ifp) & IFCAP_RXCSUM) != 0 && 858d3810ff9SJared McNeill (status & RX_FRM_TYPE) != 0) { 859d3810ff9SJared McNeill m->m_pkthdr.csum_flags = CSUM_IP_CHECKED; 860d3810ff9SJared McNeill if ((status & RX_HEADER_ERR) == 0) 861d3810ff9SJared McNeill m->m_pkthdr.csum_flags |= CSUM_IP_VALID; 862d3810ff9SJared McNeill if ((status & RX_PAYLOAD_ERR) == 0) { 863d3810ff9SJared McNeill m->m_pkthdr.csum_flags |= 864d3810ff9SJared McNeill CSUM_DATA_VALID | CSUM_PSEUDO_HDR; 865d3810ff9SJared McNeill m->m_pkthdr.csum_data = 0xffff; 866d3810ff9SJared McNeill } 867d3810ff9SJared McNeill } 868d3810ff9SJared McNeill 86916928528SJared McNeill m->m_nextpkt = NULL; 87016928528SJared McNeill if (mh == NULL) 87116928528SJared McNeill mh = m; 87216928528SJared McNeill else 87316928528SJared McNeill mt->m_nextpkt = m; 87416928528SJared McNeill mt = m; 87516928528SJared McNeill ++cnt; 87616928528SJared McNeill ++npkt; 87716928528SJared McNeill 87816928528SJared McNeill if (cnt == awg_rx_batch) { 879d3810ff9SJared McNeill AWG_UNLOCK(sc); 88016928528SJared McNeill if_input(ifp, mh); 881d3810ff9SJared McNeill AWG_LOCK(sc); 88216928528SJared McNeill mh = mt = NULL; 88316928528SJared McNeill cnt = 0; 88416928528SJared McNeill } 88516928528SJared McNeill 886d3810ff9SJared McNeill } 887d3810ff9SJared McNeill 888d3810ff9SJared McNeill if ((m0 = awg_alloc_mbufcl(sc)) != NULL) { 889d3810ff9SJared McNeill error = awg_setup_rxbuf(sc, index, m0); 890d3810ff9SJared McNeill if (error != 0) { 891d3810ff9SJared McNeill /* XXX hole in RX ring */ 892d3810ff9SJared McNeill } 893d3810ff9SJared McNeill } else 894d3810ff9SJared McNeill if_inc_counter(ifp, IFCOUNTER_IQDROPS, 1); 895d3810ff9SJared McNeill } 896d3810ff9SJared McNeill 897d3810ff9SJared McNeill if (index != sc->rx.cur) { 898d3810ff9SJared McNeill bus_dmamap_sync(sc->rx.desc_tag, sc->rx.desc_map, 899d3810ff9SJared McNeill BUS_DMASYNC_PREWRITE); 900d3810ff9SJared McNeill } 901d3810ff9SJared McNeill 90216928528SJared McNeill if (mh != NULL) { 90316928528SJared McNeill AWG_UNLOCK(sc); 90416928528SJared McNeill if_input(ifp, mh); 90516928528SJared McNeill AWG_LOCK(sc); 90616928528SJared McNeill } 90716928528SJared McNeill 908d3810ff9SJared McNeill sc->rx.cur = index; 90916928528SJared McNeill 91016928528SJared McNeill return (npkt); 911d3810ff9SJared McNeill } 912d3810ff9SJared McNeill 913d3810ff9SJared McNeill static void 914d3810ff9SJared McNeill awg_txintr(struct awg_softc *sc) 915d3810ff9SJared McNeill { 916d3810ff9SJared McNeill struct emac_desc *desc; 91709e2285cSEmmanuel Vadot uint32_t status, size; 918d3810ff9SJared McNeill if_t ifp; 919*f179ed05SEmmanuel Vadot int i, prog; 920d3810ff9SJared McNeill 921d3810ff9SJared McNeill AWG_ASSERT_LOCKED(sc); 922d3810ff9SJared McNeill 923d3810ff9SJared McNeill bus_dmamap_sync(sc->tx.desc_tag, sc->tx.desc_map, 924d3810ff9SJared McNeill BUS_DMASYNC_POSTREAD | BUS_DMASYNC_POSTWRITE); 925d3810ff9SJared McNeill 926d3810ff9SJared McNeill ifp = sc->ifp; 927*f179ed05SEmmanuel Vadot 928*f179ed05SEmmanuel Vadot prog = 0; 929d3810ff9SJared McNeill for (i = sc->tx.next; sc->tx.queued > 0; i = TX_NEXT(i)) { 930d3810ff9SJared McNeill desc = &sc->tx.desc_ring[i]; 931d3810ff9SJared McNeill status = le32toh(desc->status); 932d3810ff9SJared McNeill if ((status & TX_DESC_CTL) != 0) 933d3810ff9SJared McNeill break; 93409e2285cSEmmanuel Vadot size = le32toh(desc->size); 93509e2285cSEmmanuel Vadot if (size & TX_LAST_DESC) { 93609e2285cSEmmanuel Vadot if ((status & (TX_HEADER_ERR | TX_PAYLOAD_ERR)) != 0) 93709e2285cSEmmanuel Vadot if_inc_counter(ifp, IFCOUNTER_OERRORS, 1); 93809e2285cSEmmanuel Vadot else 93909e2285cSEmmanuel Vadot if_inc_counter(ifp, IFCOUNTER_OPACKETS, 1); 94009e2285cSEmmanuel Vadot } 941*f179ed05SEmmanuel Vadot prog++; 942c6110e75SEmmanuel Vadot awg_clean_txbuf(sc, i); 943d3810ff9SJared McNeill } 944d3810ff9SJared McNeill 945*f179ed05SEmmanuel Vadot if (prog > 0) { 946d3810ff9SJared McNeill sc->tx.next = i; 947*f179ed05SEmmanuel Vadot if_setdrvflagbits(ifp, 0, IFF_DRV_OACTIVE); 948*f179ed05SEmmanuel Vadot } 949d3810ff9SJared McNeill } 950d3810ff9SJared McNeill 951d3810ff9SJared McNeill static void 952d3810ff9SJared McNeill awg_intr(void *arg) 953d3810ff9SJared McNeill { 954d3810ff9SJared McNeill struct awg_softc *sc; 955d3810ff9SJared McNeill uint32_t val; 956d3810ff9SJared McNeill 957d3810ff9SJared McNeill sc = arg; 958d3810ff9SJared McNeill 959d3810ff9SJared McNeill AWG_LOCK(sc); 960d3810ff9SJared McNeill val = RD4(sc, EMAC_INT_STA); 961d3810ff9SJared McNeill WR4(sc, EMAC_INT_STA, val); 962d3810ff9SJared McNeill 963d3810ff9SJared McNeill if (val & RX_INT) 964d3810ff9SJared McNeill awg_rxintr(sc); 965d3810ff9SJared McNeill 966d3810ff9SJared McNeill if (val & (TX_INT|TX_BUF_UA_INT)) { 967d3810ff9SJared McNeill awg_txintr(sc); 968d3810ff9SJared McNeill if (!if_sendq_empty(sc->ifp)) 969d3810ff9SJared McNeill awg_start_locked(sc); 970d3810ff9SJared McNeill } 971d3810ff9SJared McNeill 972d3810ff9SJared McNeill AWG_UNLOCK(sc); 973d3810ff9SJared McNeill } 974d3810ff9SJared McNeill 97516928528SJared McNeill #ifdef DEVICE_POLLING 97616928528SJared McNeill static int 97716928528SJared McNeill awg_poll(if_t ifp, enum poll_cmd cmd, int count) 97816928528SJared McNeill { 97916928528SJared McNeill struct awg_softc *sc; 98016928528SJared McNeill uint32_t val; 98116928528SJared McNeill int rx_npkts; 98216928528SJared McNeill 98316928528SJared McNeill sc = if_getsoftc(ifp); 98416928528SJared McNeill rx_npkts = 0; 98516928528SJared McNeill 98616928528SJared McNeill AWG_LOCK(sc); 98716928528SJared McNeill 98816928528SJared McNeill if ((if_getdrvflags(ifp) & IFF_DRV_RUNNING) == 0) { 98916928528SJared McNeill AWG_UNLOCK(sc); 99016928528SJared McNeill return (0); 99116928528SJared McNeill } 99216928528SJared McNeill 99316928528SJared McNeill rx_npkts = awg_rxintr(sc); 99416928528SJared McNeill awg_txintr(sc); 99516928528SJared McNeill if (!if_sendq_empty(ifp)) 99616928528SJared McNeill awg_start_locked(sc); 99716928528SJared McNeill 99816928528SJared McNeill if (cmd == POLL_AND_CHECK_STATUS) { 99916928528SJared McNeill val = RD4(sc, EMAC_INT_STA); 100016928528SJared McNeill if (val != 0) 100116928528SJared McNeill WR4(sc, EMAC_INT_STA, val); 100216928528SJared McNeill } 100316928528SJared McNeill 100416928528SJared McNeill AWG_UNLOCK(sc); 100516928528SJared McNeill 100616928528SJared McNeill return (rx_npkts); 100716928528SJared McNeill } 100816928528SJared McNeill #endif 100916928528SJared McNeill 1010d3810ff9SJared McNeill static int 1011d3810ff9SJared McNeill awg_ioctl(if_t ifp, u_long cmd, caddr_t data) 1012d3810ff9SJared McNeill { 1013d3810ff9SJared McNeill struct awg_softc *sc; 1014d3810ff9SJared McNeill struct mii_data *mii; 1015d3810ff9SJared McNeill struct ifreq *ifr; 1016d3810ff9SJared McNeill int flags, mask, error; 1017d3810ff9SJared McNeill 1018d3810ff9SJared McNeill sc = if_getsoftc(ifp); 1019d3810ff9SJared McNeill mii = device_get_softc(sc->miibus); 1020d3810ff9SJared McNeill ifr = (struct ifreq *)data; 1021d3810ff9SJared McNeill error = 0; 1022d3810ff9SJared McNeill 1023d3810ff9SJared McNeill switch (cmd) { 1024d3810ff9SJared McNeill case SIOCSIFFLAGS: 1025d3810ff9SJared McNeill AWG_LOCK(sc); 1026d3810ff9SJared McNeill if (if_getflags(ifp) & IFF_UP) { 1027d3810ff9SJared McNeill if (if_getdrvflags(ifp) & IFF_DRV_RUNNING) { 1028d3810ff9SJared McNeill flags = if_getflags(ifp) ^ sc->if_flags; 1029d3810ff9SJared McNeill if ((flags & (IFF_PROMISC|IFF_ALLMULTI)) != 0) 1030d3810ff9SJared McNeill awg_setup_rxfilter(sc); 1031d3810ff9SJared McNeill } else 1032d3810ff9SJared McNeill awg_init_locked(sc); 1033d3810ff9SJared McNeill } else { 1034d3810ff9SJared McNeill if (if_getdrvflags(ifp) & IFF_DRV_RUNNING) 1035d3810ff9SJared McNeill awg_stop(sc); 1036d3810ff9SJared McNeill } 1037d3810ff9SJared McNeill sc->if_flags = if_getflags(ifp); 1038d3810ff9SJared McNeill AWG_UNLOCK(sc); 1039d3810ff9SJared McNeill break; 1040d3810ff9SJared McNeill case SIOCADDMULTI: 1041d3810ff9SJared McNeill case SIOCDELMULTI: 1042d3810ff9SJared McNeill if (if_getdrvflags(ifp) & IFF_DRV_RUNNING) { 1043d3810ff9SJared McNeill AWG_LOCK(sc); 1044d3810ff9SJared McNeill awg_setup_rxfilter(sc); 1045d3810ff9SJared McNeill AWG_UNLOCK(sc); 1046d3810ff9SJared McNeill } 1047d3810ff9SJared McNeill break; 1048d3810ff9SJared McNeill case SIOCSIFMEDIA: 1049d3810ff9SJared McNeill case SIOCGIFMEDIA: 1050d3810ff9SJared McNeill error = ifmedia_ioctl(ifp, ifr, &mii->mii_media, cmd); 1051d3810ff9SJared McNeill break; 1052d3810ff9SJared McNeill case SIOCSIFCAP: 1053d3810ff9SJared McNeill mask = ifr->ifr_reqcap ^ if_getcapenable(ifp); 105416928528SJared McNeill #ifdef DEVICE_POLLING 105516928528SJared McNeill if (mask & IFCAP_POLLING) { 105616928528SJared McNeill if ((ifr->ifr_reqcap & IFCAP_POLLING) != 0) { 105716928528SJared McNeill error = ether_poll_register(awg_poll, ifp); 105816928528SJared McNeill if (error != 0) 105916928528SJared McNeill break; 106016928528SJared McNeill AWG_LOCK(sc); 106116928528SJared McNeill awg_disable_intr(sc); 106216928528SJared McNeill if_setcapenablebit(ifp, IFCAP_POLLING, 0); 106316928528SJared McNeill AWG_UNLOCK(sc); 106416928528SJared McNeill } else { 106516928528SJared McNeill error = ether_poll_deregister(ifp); 106616928528SJared McNeill AWG_LOCK(sc); 106716928528SJared McNeill awg_enable_intr(sc); 106816928528SJared McNeill if_setcapenablebit(ifp, 0, IFCAP_POLLING); 106916928528SJared McNeill AWG_UNLOCK(sc); 107016928528SJared McNeill } 107116928528SJared McNeill } 107216928528SJared McNeill #endif 1073d3810ff9SJared McNeill if (mask & IFCAP_VLAN_MTU) 1074d3810ff9SJared McNeill if_togglecapenable(ifp, IFCAP_VLAN_MTU); 1075d3810ff9SJared McNeill if (mask & IFCAP_RXCSUM) 1076d3810ff9SJared McNeill if_togglecapenable(ifp, IFCAP_RXCSUM); 1077d3810ff9SJared McNeill if (mask & IFCAP_TXCSUM) 1078d3810ff9SJared McNeill if_togglecapenable(ifp, IFCAP_TXCSUM); 10792a811fc0SJared McNeill if ((if_getcapenable(ifp) & IFCAP_TXCSUM) != 0) 10802a811fc0SJared McNeill if_sethwassistbits(ifp, CSUM_IP | CSUM_UDP | CSUM_TCP, 0); 1081d3810ff9SJared McNeill else 10822a811fc0SJared McNeill if_sethwassistbits(ifp, 0, CSUM_IP | CSUM_UDP | CSUM_TCP); 1083d3810ff9SJared McNeill break; 1084d3810ff9SJared McNeill default: 1085d3810ff9SJared McNeill error = ether_ioctl(ifp, cmd, data); 1086d3810ff9SJared McNeill break; 1087d3810ff9SJared McNeill } 1088d3810ff9SJared McNeill 1089d3810ff9SJared McNeill return (error); 1090d3810ff9SJared McNeill } 1091d3810ff9SJared McNeill 1092d3810ff9SJared McNeill static int 109301a469b8SJared McNeill awg_setup_phy(device_t dev) 1094d3810ff9SJared McNeill { 1095d3810ff9SJared McNeill struct awg_softc *sc; 109601a469b8SJared McNeill clk_t clk_tx, clk_tx_parent; 1097d3810ff9SJared McNeill const char *tx_parent_name; 1098d3810ff9SJared McNeill char *phy_type; 1099d3810ff9SJared McNeill phandle_t node; 110001a469b8SJared McNeill uint32_t reg, tx_delay, rx_delay; 110101a469b8SJared McNeill int error; 1102d3810ff9SJared McNeill 1103d3810ff9SJared McNeill sc = device_get_softc(dev); 1104d3810ff9SJared McNeill node = ofw_bus_get_node(dev); 1105d3810ff9SJared McNeill 110601a469b8SJared McNeill if (OF_getprop_alloc(node, "phy-mode", 1, (void **)&phy_type) == 0) 110701a469b8SJared McNeill return (0); 1108d3810ff9SJared McNeill 1109d3810ff9SJared McNeill if (bootverbose) 111001a469b8SJared McNeill device_printf(dev, "PHY type: %s, conf mode: %s\n", phy_type, 111101a469b8SJared McNeill sc->res[_RES_SYSCON] != NULL ? "reg" : "clk"); 1112d3810ff9SJared McNeill 111301a469b8SJared McNeill if (sc->res[_RES_SYSCON] != NULL) { 111401a469b8SJared McNeill reg = bus_read_4(sc->res[_RES_SYSCON], 0); 111501a469b8SJared McNeill reg &= ~(EMAC_CLK_PIT | EMAC_CLK_SRC | EMAC_CLK_RMII_EN); 111601a469b8SJared McNeill if (strcmp(phy_type, "rgmii") == 0) 111701a469b8SJared McNeill reg |= EMAC_CLK_PIT_RGMII | EMAC_CLK_SRC_RGMII; 111801a469b8SJared McNeill else if (strcmp(phy_type, "rmii") == 0) 111901a469b8SJared McNeill reg |= EMAC_CLK_RMII_EN; 112001a469b8SJared McNeill else 112101a469b8SJared McNeill reg |= EMAC_CLK_PIT_MII | EMAC_CLK_SRC_MII; 112201a469b8SJared McNeill 112301a469b8SJared McNeill if (OF_getencprop(node, "tx-delay", &tx_delay, 112401a469b8SJared McNeill sizeof(tx_delay)) > 0) { 112501a469b8SJared McNeill reg &= ~EMAC_CLK_ETXDC; 112601a469b8SJared McNeill reg |= (tx_delay << EMAC_CLK_ETXDC_SHIFT); 112701a469b8SJared McNeill } 112801a469b8SJared McNeill if (OF_getencprop(node, "rx-delay", &rx_delay, 112901a469b8SJared McNeill sizeof(rx_delay)) > 0) { 113001a469b8SJared McNeill reg &= ~EMAC_CLK_ERXDC; 113101a469b8SJared McNeill reg |= (rx_delay << EMAC_CLK_ERXDC_SHIFT); 113201a469b8SJared McNeill } 113301a469b8SJared McNeill 113401a469b8SJared McNeill if (sc->type == EMAC_H3) { 113501a469b8SJared McNeill if (OF_hasprop(node, "allwinner,use-internal-phy")) { 113601a469b8SJared McNeill reg |= EMAC_CLK_EPHY_SELECT; 113701a469b8SJared McNeill reg &= ~EMAC_CLK_EPHY_SHUTDOWN; 113801a469b8SJared McNeill if (OF_hasprop(node, 113901a469b8SJared McNeill "allwinner,leds-active-low")) 114001a469b8SJared McNeill reg |= EMAC_CLK_EPHY_LED_POL; 114101a469b8SJared McNeill else 114201a469b8SJared McNeill reg &= ~EMAC_CLK_EPHY_LED_POL; 114301a469b8SJared McNeill 114401a469b8SJared McNeill /* Set internal PHY addr to 1 */ 114501a469b8SJared McNeill reg &= ~EMAC_CLK_EPHY_ADDR; 114601a469b8SJared McNeill reg |= (1 << EMAC_CLK_EPHY_ADDR_SHIFT); 114701a469b8SJared McNeill } else { 114801a469b8SJared McNeill reg &= ~EMAC_CLK_EPHY_SELECT; 114901a469b8SJared McNeill } 115001a469b8SJared McNeill } 115101a469b8SJared McNeill 115201a469b8SJared McNeill if (bootverbose) 115301a469b8SJared McNeill device_printf(dev, "EMAC clock: 0x%08x\n", reg); 115401a469b8SJared McNeill bus_write_4(sc->res[_RES_SYSCON], 0, reg); 115501a469b8SJared McNeill } else { 1156d3810ff9SJared McNeill if (strcmp(phy_type, "rgmii") == 0) 1157d3810ff9SJared McNeill tx_parent_name = "emac_int_tx"; 1158d3810ff9SJared McNeill else 1159d3810ff9SJared McNeill tx_parent_name = "mii_phy_tx"; 1160d3810ff9SJared McNeill 1161d3810ff9SJared McNeill /* Get the TX clock */ 1162dac93553SMichal Meloun error = clk_get_by_ofw_name(dev, 0, "tx", &clk_tx); 1163d3810ff9SJared McNeill if (error != 0) { 1164d3810ff9SJared McNeill device_printf(dev, "cannot get tx clock\n"); 1165d3810ff9SJared McNeill goto fail; 1166d3810ff9SJared McNeill } 1167d3810ff9SJared McNeill 1168d3810ff9SJared McNeill /* Find the desired parent clock based on phy-mode property */ 1169d3810ff9SJared McNeill error = clk_get_by_name(dev, tx_parent_name, &clk_tx_parent); 1170d3810ff9SJared McNeill if (error != 0) { 1171d3810ff9SJared McNeill device_printf(dev, "cannot get clock '%s'\n", 1172d3810ff9SJared McNeill tx_parent_name); 1173d3810ff9SJared McNeill goto fail; 1174d3810ff9SJared McNeill } 1175d3810ff9SJared McNeill 1176d3810ff9SJared McNeill /* Set TX clock parent */ 1177d3810ff9SJared McNeill error = clk_set_parent_by_clk(clk_tx, clk_tx_parent); 1178d3810ff9SJared McNeill if (error != 0) { 1179d3810ff9SJared McNeill device_printf(dev, "cannot set tx clock parent\n"); 1180d3810ff9SJared McNeill goto fail; 1181d3810ff9SJared McNeill } 1182d3810ff9SJared McNeill 1183d3810ff9SJared McNeill /* Enable TX clock */ 1184d3810ff9SJared McNeill error = clk_enable(clk_tx); 1185d3810ff9SJared McNeill if (error != 0) { 1186d3810ff9SJared McNeill device_printf(dev, "cannot enable tx clock\n"); 1187d3810ff9SJared McNeill goto fail; 1188d3810ff9SJared McNeill } 1189d3810ff9SJared McNeill } 1190d3810ff9SJared McNeill 119101a469b8SJared McNeill error = 0; 119201a469b8SJared McNeill 119301a469b8SJared McNeill fail: 119401a469b8SJared McNeill OF_prop_free(phy_type); 119501a469b8SJared McNeill return (error); 119601a469b8SJared McNeill } 119701a469b8SJared McNeill 119801a469b8SJared McNeill static int 119901a469b8SJared McNeill awg_setup_extres(device_t dev) 120001a469b8SJared McNeill { 120101a469b8SJared McNeill struct awg_softc *sc; 120201a469b8SJared McNeill hwreset_t rst_ahb, rst_ephy; 120301a469b8SJared McNeill clk_t clk_ahb, clk_ephy; 120401a469b8SJared McNeill regulator_t reg; 120501a469b8SJared McNeill phandle_t node; 120601a469b8SJared McNeill uint64_t freq; 120701a469b8SJared McNeill int error, div; 120801a469b8SJared McNeill 120901a469b8SJared McNeill sc = device_get_softc(dev); 121001a469b8SJared McNeill node = ofw_bus_get_node(dev); 121101a469b8SJared McNeill rst_ahb = rst_ephy = NULL; 121201a469b8SJared McNeill clk_ahb = clk_ephy = NULL; 121301a469b8SJared McNeill reg = NULL; 121401a469b8SJared McNeill 121501a469b8SJared McNeill /* Get AHB clock and reset resources */ 121601a469b8SJared McNeill error = hwreset_get_by_ofw_name(dev, 0, "ahb", &rst_ahb); 121701a469b8SJared McNeill if (error != 0) { 121801a469b8SJared McNeill device_printf(dev, "cannot get ahb reset\n"); 121901a469b8SJared McNeill goto fail; 122001a469b8SJared McNeill } 122101a469b8SJared McNeill if (hwreset_get_by_ofw_name(dev, 0, "ephy", &rst_ephy) != 0) 122201a469b8SJared McNeill rst_ephy = NULL; 122301a469b8SJared McNeill error = clk_get_by_ofw_name(dev, 0, "ahb", &clk_ahb); 122401a469b8SJared McNeill if (error != 0) { 122501a469b8SJared McNeill device_printf(dev, "cannot get ahb clock\n"); 122601a469b8SJared McNeill goto fail; 122701a469b8SJared McNeill } 122801a469b8SJared McNeill if (clk_get_by_ofw_name(dev, 0, "ephy", &clk_ephy) != 0) 122901a469b8SJared McNeill clk_ephy = NULL; 123001a469b8SJared McNeill 123101a469b8SJared McNeill /* Configure PHY for MII or RGMII mode */ 123201a469b8SJared McNeill if (awg_setup_phy(dev) != 0) 123301a469b8SJared McNeill goto fail; 123401a469b8SJared McNeill 123501a469b8SJared McNeill /* Enable clocks */ 1236d3810ff9SJared McNeill error = clk_enable(clk_ahb); 1237d3810ff9SJared McNeill if (error != 0) { 1238d3810ff9SJared McNeill device_printf(dev, "cannot enable ahb clock\n"); 1239d3810ff9SJared McNeill goto fail; 1240d3810ff9SJared McNeill } 124101a469b8SJared McNeill if (clk_ephy != NULL) { 124201a469b8SJared McNeill error = clk_enable(clk_ephy); 124301a469b8SJared McNeill if (error != 0) { 124401a469b8SJared McNeill device_printf(dev, "cannot enable ephy clock\n"); 124501a469b8SJared McNeill goto fail; 124601a469b8SJared McNeill } 124701a469b8SJared McNeill } 1248d3810ff9SJared McNeill 1249d3810ff9SJared McNeill /* De-assert reset */ 1250d3810ff9SJared McNeill error = hwreset_deassert(rst_ahb); 1251d3810ff9SJared McNeill if (error != 0) { 1252d3810ff9SJared McNeill device_printf(dev, "cannot de-assert ahb reset\n"); 1253d3810ff9SJared McNeill goto fail; 1254d3810ff9SJared McNeill } 125501a469b8SJared McNeill if (rst_ephy != NULL) { 125601a469b8SJared McNeill error = hwreset_deassert(rst_ephy); 125701a469b8SJared McNeill if (error != 0) { 125801a469b8SJared McNeill device_printf(dev, "cannot de-assert ephy reset\n"); 125901a469b8SJared McNeill goto fail; 126001a469b8SJared McNeill } 126101a469b8SJared McNeill } 1262d3810ff9SJared McNeill 1263d3810ff9SJared McNeill /* Enable PHY regulator if applicable */ 1264dac93553SMichal Meloun if (regulator_get_by_ofw_property(dev, 0, "phy-supply", ®) == 0) { 1265d3810ff9SJared McNeill error = regulator_enable(reg); 1266d3810ff9SJared McNeill if (error != 0) { 1267d3810ff9SJared McNeill device_printf(dev, "cannot enable PHY regulator\n"); 1268d3810ff9SJared McNeill goto fail; 1269d3810ff9SJared McNeill } 1270d3810ff9SJared McNeill } 1271d3810ff9SJared McNeill 1272d3810ff9SJared McNeill /* Determine MDC clock divide ratio based on AHB clock */ 1273d3810ff9SJared McNeill error = clk_get_freq(clk_ahb, &freq); 1274d3810ff9SJared McNeill if (error != 0) { 1275d3810ff9SJared McNeill device_printf(dev, "cannot get AHB clock frequency\n"); 1276d3810ff9SJared McNeill goto fail; 1277d3810ff9SJared McNeill } 1278d3810ff9SJared McNeill div = freq / MDIO_FREQ; 1279d3810ff9SJared McNeill if (div <= 16) 1280d3810ff9SJared McNeill sc->mdc_div_ratio_m = MDC_DIV_RATIO_M_16; 1281d3810ff9SJared McNeill else if (div <= 32) 1282d3810ff9SJared McNeill sc->mdc_div_ratio_m = MDC_DIV_RATIO_M_32; 1283d3810ff9SJared McNeill else if (div <= 64) 1284d3810ff9SJared McNeill sc->mdc_div_ratio_m = MDC_DIV_RATIO_M_64; 1285d3810ff9SJared McNeill else if (div <= 128) 1286d3810ff9SJared McNeill sc->mdc_div_ratio_m = MDC_DIV_RATIO_M_128; 1287d3810ff9SJared McNeill else { 1288d3810ff9SJared McNeill device_printf(dev, "cannot determine MDC clock divide ratio\n"); 1289d3810ff9SJared McNeill error = ENXIO; 1290d3810ff9SJared McNeill goto fail; 1291d3810ff9SJared McNeill } 1292d3810ff9SJared McNeill 1293d3810ff9SJared McNeill if (bootverbose) 129401a469b8SJared McNeill device_printf(dev, "AHB frequency %ju Hz, MDC div: 0x%x\n", 129501a469b8SJared McNeill (uintmax_t)freq, sc->mdc_div_ratio_m); 1296d3810ff9SJared McNeill 1297d3810ff9SJared McNeill return (0); 1298d3810ff9SJared McNeill 1299d3810ff9SJared McNeill fail: 1300d3810ff9SJared McNeill if (reg != NULL) 1301d3810ff9SJared McNeill regulator_release(reg); 130201a469b8SJared McNeill if (clk_ephy != NULL) 130301a469b8SJared McNeill clk_release(clk_ephy); 1304d3810ff9SJared McNeill if (clk_ahb != NULL) 1305d3810ff9SJared McNeill clk_release(clk_ahb); 130601a469b8SJared McNeill if (rst_ephy != NULL) 130701a469b8SJared McNeill hwreset_release(rst_ephy); 1308d3810ff9SJared McNeill if (rst_ahb != NULL) 1309d3810ff9SJared McNeill hwreset_release(rst_ahb); 1310d3810ff9SJared McNeill return (error); 1311d3810ff9SJared McNeill } 1312d3810ff9SJared McNeill 1313d3810ff9SJared McNeill static void 1314d3810ff9SJared McNeill awg_get_eaddr(device_t dev, uint8_t *eaddr) 1315d3810ff9SJared McNeill { 1316d3810ff9SJared McNeill struct awg_softc *sc; 1317d3810ff9SJared McNeill uint32_t maclo, machi, rnd; 13181403e695SJared McNeill u_char rootkey[16]; 1319d3810ff9SJared McNeill 1320d3810ff9SJared McNeill sc = device_get_softc(dev); 1321d3810ff9SJared McNeill 1322d3810ff9SJared McNeill machi = RD4(sc, EMAC_ADDR_HIGH(0)) & 0xffff; 1323d3810ff9SJared McNeill maclo = RD4(sc, EMAC_ADDR_LOW(0)); 1324d3810ff9SJared McNeill 1325d3810ff9SJared McNeill if (maclo == 0xffffffff && machi == 0xffff) { 1326d3810ff9SJared McNeill /* MAC address in hardware is invalid, create one */ 13271403e695SJared McNeill if (aw_sid_get_rootkey(rootkey) == 0 && 13281403e695SJared McNeill (rootkey[3] | rootkey[12] | rootkey[13] | rootkey[14] | 13291403e695SJared McNeill rootkey[15]) != 0) { 13301403e695SJared McNeill /* MAC address is derived from the root key in SID */ 13311403e695SJared McNeill maclo = (rootkey[13] << 24) | (rootkey[12] << 16) | 13321403e695SJared McNeill (rootkey[3] << 8) | 0x02; 13331403e695SJared McNeill machi = (rootkey[15] << 8) | rootkey[14]; 13341403e695SJared McNeill } else { 13351403e695SJared McNeill /* Create one */ 1336d3810ff9SJared McNeill rnd = arc4random(); 1337d3810ff9SJared McNeill maclo = 0x00f2 | (rnd & 0xffff0000); 1338d3810ff9SJared McNeill machi = rnd & 0xffff; 1339d3810ff9SJared McNeill } 13401403e695SJared McNeill } 1341d3810ff9SJared McNeill 1342d3810ff9SJared McNeill eaddr[0] = maclo & 0xff; 1343d3810ff9SJared McNeill eaddr[1] = (maclo >> 8) & 0xff; 1344d3810ff9SJared McNeill eaddr[2] = (maclo >> 16) & 0xff; 1345d3810ff9SJared McNeill eaddr[3] = (maclo >> 24) & 0xff; 1346d3810ff9SJared McNeill eaddr[4] = machi & 0xff; 1347d3810ff9SJared McNeill eaddr[5] = (machi >> 8) & 0xff; 1348d3810ff9SJared McNeill } 1349d3810ff9SJared McNeill 1350d3810ff9SJared McNeill #ifdef AWG_DEBUG 1351d3810ff9SJared McNeill static void 1352d3810ff9SJared McNeill awg_dump_regs(device_t dev) 1353d3810ff9SJared McNeill { 1354d3810ff9SJared McNeill static const struct { 1355d3810ff9SJared McNeill const char *name; 1356d3810ff9SJared McNeill u_int reg; 1357d3810ff9SJared McNeill } regs[] = { 1358d3810ff9SJared McNeill { "BASIC_CTL_0", EMAC_BASIC_CTL_0 }, 1359d3810ff9SJared McNeill { "BASIC_CTL_1", EMAC_BASIC_CTL_1 }, 1360d3810ff9SJared McNeill { "INT_STA", EMAC_INT_STA }, 1361d3810ff9SJared McNeill { "INT_EN", EMAC_INT_EN }, 1362d3810ff9SJared McNeill { "TX_CTL_0", EMAC_TX_CTL_0 }, 1363d3810ff9SJared McNeill { "TX_CTL_1", EMAC_TX_CTL_1 }, 1364d3810ff9SJared McNeill { "TX_FLOW_CTL", EMAC_TX_FLOW_CTL }, 1365d3810ff9SJared McNeill { "TX_DMA_LIST", EMAC_TX_DMA_LIST }, 1366d3810ff9SJared McNeill { "RX_CTL_0", EMAC_RX_CTL_0 }, 1367d3810ff9SJared McNeill { "RX_CTL_1", EMAC_RX_CTL_1 }, 1368d3810ff9SJared McNeill { "RX_DMA_LIST", EMAC_RX_DMA_LIST }, 1369d3810ff9SJared McNeill { "RX_FRM_FLT", EMAC_RX_FRM_FLT }, 1370d3810ff9SJared McNeill { "RX_HASH_0", EMAC_RX_HASH_0 }, 1371d3810ff9SJared McNeill { "RX_HASH_1", EMAC_RX_HASH_1 }, 1372d3810ff9SJared McNeill { "MII_CMD", EMAC_MII_CMD }, 1373d3810ff9SJared McNeill { "ADDR_HIGH0", EMAC_ADDR_HIGH(0) }, 1374d3810ff9SJared McNeill { "ADDR_LOW0", EMAC_ADDR_LOW(0) }, 1375d3810ff9SJared McNeill { "TX_DMA_STA", EMAC_TX_DMA_STA }, 1376d3810ff9SJared McNeill { "TX_DMA_CUR_DESC", EMAC_TX_DMA_CUR_DESC }, 1377d3810ff9SJared McNeill { "TX_DMA_CUR_BUF", EMAC_TX_DMA_CUR_BUF }, 1378d3810ff9SJared McNeill { "RX_DMA_STA", EMAC_RX_DMA_STA }, 1379d3810ff9SJared McNeill { "RX_DMA_CUR_DESC", EMAC_RX_DMA_CUR_DESC }, 1380d3810ff9SJared McNeill { "RX_DMA_CUR_BUF", EMAC_RX_DMA_CUR_BUF }, 1381d3810ff9SJared McNeill { "RGMII_STA", EMAC_RGMII_STA }, 1382d3810ff9SJared McNeill }; 1383d3810ff9SJared McNeill struct awg_softc *sc; 1384d3810ff9SJared McNeill unsigned int n; 1385d3810ff9SJared McNeill 1386d3810ff9SJared McNeill sc = device_get_softc(dev); 1387d3810ff9SJared McNeill 1388d3810ff9SJared McNeill for (n = 0; n < nitems(regs); n++) 1389d3810ff9SJared McNeill device_printf(dev, " %-20s %08x\n", regs[n].name, 1390d3810ff9SJared McNeill RD4(sc, regs[n].reg)); 1391d3810ff9SJared McNeill } 1392d3810ff9SJared McNeill #endif 1393d3810ff9SJared McNeill 139401a469b8SJared McNeill #define GPIO_ACTIVE_LOW 1 139501a469b8SJared McNeill 139601a469b8SJared McNeill static int 139701a469b8SJared McNeill awg_phy_reset(device_t dev) 139801a469b8SJared McNeill { 139901a469b8SJared McNeill pcell_t gpio_prop[4], delay_prop[3]; 140001a469b8SJared McNeill phandle_t node, gpio_node; 140101a469b8SJared McNeill device_t gpio; 140201a469b8SJared McNeill uint32_t pin, flags; 140301a469b8SJared McNeill uint32_t pin_value; 140401a469b8SJared McNeill 140501a469b8SJared McNeill node = ofw_bus_get_node(dev); 140601a469b8SJared McNeill if (OF_getencprop(node, "allwinner,reset-gpio", gpio_prop, 140701a469b8SJared McNeill sizeof(gpio_prop)) <= 0) 140801a469b8SJared McNeill return (0); 140901a469b8SJared McNeill 141001a469b8SJared McNeill if (OF_getencprop(node, "allwinner,reset-delays-us", delay_prop, 141101a469b8SJared McNeill sizeof(delay_prop)) <= 0) 141201a469b8SJared McNeill return (ENXIO); 141301a469b8SJared McNeill 141401a469b8SJared McNeill gpio_node = OF_node_from_xref(gpio_prop[0]); 141501a469b8SJared McNeill if ((gpio = OF_device_from_xref(gpio_prop[0])) == NULL) 141601a469b8SJared McNeill return (ENXIO); 141701a469b8SJared McNeill 141801a469b8SJared McNeill if (GPIO_MAP_GPIOS(gpio, node, gpio_node, nitems(gpio_prop) - 1, 141901a469b8SJared McNeill gpio_prop + 1, &pin, &flags) != 0) 142001a469b8SJared McNeill return (ENXIO); 142101a469b8SJared McNeill 142201a469b8SJared McNeill pin_value = GPIO_PIN_LOW; 142301a469b8SJared McNeill if (OF_hasprop(node, "allwinner,reset-active-low")) 142401a469b8SJared McNeill pin_value = GPIO_PIN_HIGH; 142501a469b8SJared McNeill 142601a469b8SJared McNeill if (flags & GPIO_ACTIVE_LOW) 142701a469b8SJared McNeill pin_value = !pin_value; 142801a469b8SJared McNeill 142901a469b8SJared McNeill GPIO_PIN_SETFLAGS(gpio, pin, GPIO_PIN_OUTPUT); 143001a469b8SJared McNeill GPIO_PIN_SET(gpio, pin, pin_value); 143101a469b8SJared McNeill DELAY(delay_prop[0]); 143201a469b8SJared McNeill GPIO_PIN_SET(gpio, pin, !pin_value); 143301a469b8SJared McNeill DELAY(delay_prop[1]); 143401a469b8SJared McNeill GPIO_PIN_SET(gpio, pin, pin_value); 143501a469b8SJared McNeill DELAY(delay_prop[2]); 143601a469b8SJared McNeill 143701a469b8SJared McNeill return (0); 143801a469b8SJared McNeill } 143901a469b8SJared McNeill 1440d3810ff9SJared McNeill static int 1441d3810ff9SJared McNeill awg_reset(device_t dev) 1442d3810ff9SJared McNeill { 1443d3810ff9SJared McNeill struct awg_softc *sc; 1444d3810ff9SJared McNeill int retry; 1445d3810ff9SJared McNeill 1446d3810ff9SJared McNeill sc = device_get_softc(dev); 1447d3810ff9SJared McNeill 144801a469b8SJared McNeill /* Reset PHY if necessary */ 144901a469b8SJared McNeill if (awg_phy_reset(dev) != 0) { 145001a469b8SJared McNeill device_printf(dev, "failed to reset PHY\n"); 145101a469b8SJared McNeill return (ENXIO); 145201a469b8SJared McNeill } 145301a469b8SJared McNeill 1454d3810ff9SJared McNeill /* Soft reset all registers and logic */ 1455d3810ff9SJared McNeill WR4(sc, EMAC_BASIC_CTL_1, BASIC_CTL_SOFT_RST); 1456d3810ff9SJared McNeill 1457d3810ff9SJared McNeill /* Wait for soft reset bit to self-clear */ 1458d3810ff9SJared McNeill for (retry = SOFT_RST_RETRY; retry > 0; retry--) { 1459d3810ff9SJared McNeill if ((RD4(sc, EMAC_BASIC_CTL_1) & BASIC_CTL_SOFT_RST) == 0) 1460d3810ff9SJared McNeill break; 1461d3810ff9SJared McNeill DELAY(10); 1462d3810ff9SJared McNeill } 1463d3810ff9SJared McNeill if (retry == 0) { 1464d3810ff9SJared McNeill device_printf(dev, "soft reset timed out\n"); 1465d3810ff9SJared McNeill #ifdef AWG_DEBUG 1466d3810ff9SJared McNeill awg_dump_regs(dev); 1467d3810ff9SJared McNeill #endif 1468d3810ff9SJared McNeill return (ETIMEDOUT); 1469d3810ff9SJared McNeill } 1470d3810ff9SJared McNeill 1471d3810ff9SJared McNeill return (0); 1472d3810ff9SJared McNeill } 1473d3810ff9SJared McNeill 1474d3810ff9SJared McNeill static void 1475d3810ff9SJared McNeill awg_dmamap_cb(void *arg, bus_dma_segment_t *segs, int nseg, int error) 1476d3810ff9SJared McNeill { 1477d3810ff9SJared McNeill if (error != 0) 1478d3810ff9SJared McNeill return; 1479d3810ff9SJared McNeill *(bus_addr_t *)arg = segs[0].ds_addr; 1480d3810ff9SJared McNeill } 1481d3810ff9SJared McNeill 1482d3810ff9SJared McNeill static int 1483d3810ff9SJared McNeill awg_setup_dma(device_t dev) 1484d3810ff9SJared McNeill { 1485d3810ff9SJared McNeill struct awg_softc *sc; 1486d3810ff9SJared McNeill struct mbuf *m; 1487d3810ff9SJared McNeill int error, i; 1488d3810ff9SJared McNeill 1489d3810ff9SJared McNeill sc = device_get_softc(dev); 1490d3810ff9SJared McNeill 1491d3810ff9SJared McNeill /* Setup TX ring */ 1492d3810ff9SJared McNeill error = bus_dma_tag_create( 1493d3810ff9SJared McNeill bus_get_dma_tag(dev), /* Parent tag */ 1494d3810ff9SJared McNeill DESC_ALIGN, 0, /* alignment, boundary */ 1495d3810ff9SJared McNeill BUS_SPACE_MAXADDR_32BIT, /* lowaddr */ 1496d3810ff9SJared McNeill BUS_SPACE_MAXADDR, /* highaddr */ 1497d3810ff9SJared McNeill NULL, NULL, /* filter, filterarg */ 1498d3810ff9SJared McNeill TX_DESC_SIZE, 1, /* maxsize, nsegs */ 1499d3810ff9SJared McNeill TX_DESC_SIZE, /* maxsegsize */ 1500d3810ff9SJared McNeill 0, /* flags */ 1501d3810ff9SJared McNeill NULL, NULL, /* lockfunc, lockarg */ 1502d3810ff9SJared McNeill &sc->tx.desc_tag); 1503d3810ff9SJared McNeill if (error != 0) { 1504d3810ff9SJared McNeill device_printf(dev, "cannot create TX descriptor ring tag\n"); 1505d3810ff9SJared McNeill return (error); 1506d3810ff9SJared McNeill } 1507d3810ff9SJared McNeill 1508d3810ff9SJared McNeill error = bus_dmamem_alloc(sc->tx.desc_tag, (void **)&sc->tx.desc_ring, 1509d3810ff9SJared McNeill BUS_DMA_COHERENT | BUS_DMA_WAITOK | BUS_DMA_ZERO, &sc->tx.desc_map); 1510d3810ff9SJared McNeill if (error != 0) { 1511d3810ff9SJared McNeill device_printf(dev, "cannot allocate TX descriptor ring\n"); 1512d3810ff9SJared McNeill return (error); 1513d3810ff9SJared McNeill } 1514d3810ff9SJared McNeill 1515d3810ff9SJared McNeill error = bus_dmamap_load(sc->tx.desc_tag, sc->tx.desc_map, 1516d3810ff9SJared McNeill sc->tx.desc_ring, TX_DESC_SIZE, awg_dmamap_cb, 1517d3810ff9SJared McNeill &sc->tx.desc_ring_paddr, 0); 1518d3810ff9SJared McNeill if (error != 0) { 1519d3810ff9SJared McNeill device_printf(dev, "cannot load TX descriptor ring\n"); 1520d3810ff9SJared McNeill return (error); 1521d3810ff9SJared McNeill } 1522d3810ff9SJared McNeill 1523d3810ff9SJared McNeill for (i = 0; i < TX_DESC_COUNT; i++) 1524d3810ff9SJared McNeill sc->tx.desc_ring[i].next = 1525d3810ff9SJared McNeill htole32(sc->tx.desc_ring_paddr + DESC_OFF(TX_NEXT(i))); 1526d3810ff9SJared McNeill 1527d3810ff9SJared McNeill error = bus_dma_tag_create( 1528d3810ff9SJared McNeill bus_get_dma_tag(dev), /* Parent tag */ 1529d3810ff9SJared McNeill 1, 0, /* alignment, boundary */ 1530d3810ff9SJared McNeill BUS_SPACE_MAXADDR_32BIT, /* lowaddr */ 1531d3810ff9SJared McNeill BUS_SPACE_MAXADDR, /* highaddr */ 1532d3810ff9SJared McNeill NULL, NULL, /* filter, filterarg */ 1533d3810ff9SJared McNeill MCLBYTES, TX_MAX_SEGS, /* maxsize, nsegs */ 1534d3810ff9SJared McNeill MCLBYTES, /* maxsegsize */ 1535d3810ff9SJared McNeill 0, /* flags */ 1536d3810ff9SJared McNeill NULL, NULL, /* lockfunc, lockarg */ 1537d3810ff9SJared McNeill &sc->tx.buf_tag); 1538d3810ff9SJared McNeill if (error != 0) { 1539d3810ff9SJared McNeill device_printf(dev, "cannot create TX buffer tag\n"); 1540d3810ff9SJared McNeill return (error); 1541d3810ff9SJared McNeill } 1542d3810ff9SJared McNeill 1543c6110e75SEmmanuel Vadot sc->tx.queued = 0; 1544d3810ff9SJared McNeill for (i = 0; i < TX_DESC_COUNT; i++) { 1545d3810ff9SJared McNeill error = bus_dmamap_create(sc->tx.buf_tag, 0, 1546d3810ff9SJared McNeill &sc->tx.buf_map[i].map); 1547d3810ff9SJared McNeill if (error != 0) { 1548d3810ff9SJared McNeill device_printf(dev, "cannot create TX buffer map\n"); 1549d3810ff9SJared McNeill return (error); 1550d3810ff9SJared McNeill } 1551d3810ff9SJared McNeill } 1552d3810ff9SJared McNeill 1553d3810ff9SJared McNeill /* Setup RX ring */ 1554d3810ff9SJared McNeill error = bus_dma_tag_create( 1555d3810ff9SJared McNeill bus_get_dma_tag(dev), /* Parent tag */ 1556d3810ff9SJared McNeill DESC_ALIGN, 0, /* alignment, boundary */ 1557d3810ff9SJared McNeill BUS_SPACE_MAXADDR_32BIT, /* lowaddr */ 1558d3810ff9SJared McNeill BUS_SPACE_MAXADDR, /* highaddr */ 1559d3810ff9SJared McNeill NULL, NULL, /* filter, filterarg */ 1560d3810ff9SJared McNeill RX_DESC_SIZE, 1, /* maxsize, nsegs */ 1561d3810ff9SJared McNeill RX_DESC_SIZE, /* maxsegsize */ 1562d3810ff9SJared McNeill 0, /* flags */ 1563d3810ff9SJared McNeill NULL, NULL, /* lockfunc, lockarg */ 1564d3810ff9SJared McNeill &sc->rx.desc_tag); 1565d3810ff9SJared McNeill if (error != 0) { 1566d3810ff9SJared McNeill device_printf(dev, "cannot create RX descriptor ring tag\n"); 1567d3810ff9SJared McNeill return (error); 1568d3810ff9SJared McNeill } 1569d3810ff9SJared McNeill 1570d3810ff9SJared McNeill error = bus_dmamem_alloc(sc->rx.desc_tag, (void **)&sc->rx.desc_ring, 1571d3810ff9SJared McNeill BUS_DMA_COHERENT | BUS_DMA_WAITOK | BUS_DMA_ZERO, &sc->rx.desc_map); 1572d3810ff9SJared McNeill if (error != 0) { 1573d3810ff9SJared McNeill device_printf(dev, "cannot allocate RX descriptor ring\n"); 1574d3810ff9SJared McNeill return (error); 1575d3810ff9SJared McNeill } 1576d3810ff9SJared McNeill 1577d3810ff9SJared McNeill error = bus_dmamap_load(sc->rx.desc_tag, sc->rx.desc_map, 1578d3810ff9SJared McNeill sc->rx.desc_ring, RX_DESC_SIZE, awg_dmamap_cb, 1579d3810ff9SJared McNeill &sc->rx.desc_ring_paddr, 0); 1580d3810ff9SJared McNeill if (error != 0) { 1581d3810ff9SJared McNeill device_printf(dev, "cannot load RX descriptor ring\n"); 1582d3810ff9SJared McNeill return (error); 1583d3810ff9SJared McNeill } 1584d3810ff9SJared McNeill 1585d3810ff9SJared McNeill error = bus_dma_tag_create( 1586d3810ff9SJared McNeill bus_get_dma_tag(dev), /* Parent tag */ 1587d3810ff9SJared McNeill 1, 0, /* alignment, boundary */ 1588d3810ff9SJared McNeill BUS_SPACE_MAXADDR_32BIT, /* lowaddr */ 1589d3810ff9SJared McNeill BUS_SPACE_MAXADDR, /* highaddr */ 1590d3810ff9SJared McNeill NULL, NULL, /* filter, filterarg */ 1591d3810ff9SJared McNeill MCLBYTES, 1, /* maxsize, nsegs */ 1592d3810ff9SJared McNeill MCLBYTES, /* maxsegsize */ 1593d3810ff9SJared McNeill 0, /* flags */ 1594d3810ff9SJared McNeill NULL, NULL, /* lockfunc, lockarg */ 1595d3810ff9SJared McNeill &sc->rx.buf_tag); 1596d3810ff9SJared McNeill if (error != 0) { 1597d3810ff9SJared McNeill device_printf(dev, "cannot create RX buffer tag\n"); 1598d3810ff9SJared McNeill return (error); 1599d3810ff9SJared McNeill } 1600d3810ff9SJared McNeill 1601d3810ff9SJared McNeill for (i = 0; i < RX_DESC_COUNT; i++) { 1602d3810ff9SJared McNeill error = bus_dmamap_create(sc->rx.buf_tag, 0, 1603d3810ff9SJared McNeill &sc->rx.buf_map[i].map); 1604d3810ff9SJared McNeill if (error != 0) { 1605d3810ff9SJared McNeill device_printf(dev, "cannot create RX buffer map\n"); 1606d3810ff9SJared McNeill return (error); 1607d3810ff9SJared McNeill } 1608d3810ff9SJared McNeill if ((m = awg_alloc_mbufcl(sc)) == NULL) { 1609d3810ff9SJared McNeill device_printf(dev, "cannot allocate RX mbuf\n"); 1610d3810ff9SJared McNeill return (ENOMEM); 1611d3810ff9SJared McNeill } 1612d3810ff9SJared McNeill error = awg_setup_rxbuf(sc, i, m); 1613d3810ff9SJared McNeill if (error != 0) { 1614d3810ff9SJared McNeill device_printf(dev, "cannot create RX buffer\n"); 1615d3810ff9SJared McNeill return (error); 1616d3810ff9SJared McNeill } 1617d3810ff9SJared McNeill } 1618d3810ff9SJared McNeill bus_dmamap_sync(sc->rx.desc_tag, sc->rx.desc_map, 1619d3810ff9SJared McNeill BUS_DMASYNC_PREWRITE); 1620d3810ff9SJared McNeill 1621d3810ff9SJared McNeill /* Write transmit and receive descriptor base address registers */ 1622d3810ff9SJared McNeill WR4(sc, EMAC_TX_DMA_LIST, sc->tx.desc_ring_paddr); 1623d3810ff9SJared McNeill WR4(sc, EMAC_RX_DMA_LIST, sc->rx.desc_ring_paddr); 1624d3810ff9SJared McNeill 1625d3810ff9SJared McNeill return (0); 1626d3810ff9SJared McNeill } 1627d3810ff9SJared McNeill 1628d3810ff9SJared McNeill static int 1629d3810ff9SJared McNeill awg_probe(device_t dev) 1630d3810ff9SJared McNeill { 1631d3810ff9SJared McNeill if (!ofw_bus_status_okay(dev)) 1632d3810ff9SJared McNeill return (ENXIO); 1633d3810ff9SJared McNeill 1634d3810ff9SJared McNeill if (ofw_bus_search_compatible(dev, compat_data)->ocd_data == 0) 1635d3810ff9SJared McNeill return (ENXIO); 1636d3810ff9SJared McNeill 1637d3810ff9SJared McNeill device_set_desc(dev, "Allwinner Gigabit Ethernet"); 1638d3810ff9SJared McNeill return (BUS_PROBE_DEFAULT); 1639d3810ff9SJared McNeill } 1640d3810ff9SJared McNeill 1641d3810ff9SJared McNeill static int 1642d3810ff9SJared McNeill awg_attach(device_t dev) 1643d3810ff9SJared McNeill { 1644d3810ff9SJared McNeill uint8_t eaddr[ETHER_ADDR_LEN]; 1645d3810ff9SJared McNeill struct awg_softc *sc; 1646d3810ff9SJared McNeill phandle_t node; 1647d3810ff9SJared McNeill int error; 1648d3810ff9SJared McNeill 1649d3810ff9SJared McNeill sc = device_get_softc(dev); 1650031d5777SOleksandr Tymoshenko sc->dev = dev; 165101a469b8SJared McNeill sc->type = ofw_bus_search_compatible(dev, compat_data)->ocd_data; 1652d3810ff9SJared McNeill node = ofw_bus_get_node(dev); 1653d3810ff9SJared McNeill 1654d3810ff9SJared McNeill if (bus_alloc_resources(dev, awg_spec, sc->res) != 0) { 1655d3810ff9SJared McNeill device_printf(dev, "cannot allocate resources for device\n"); 1656d3810ff9SJared McNeill return (ENXIO); 1657d3810ff9SJared McNeill } 1658d3810ff9SJared McNeill 1659d3810ff9SJared McNeill mtx_init(&sc->mtx, device_get_nameunit(dev), MTX_NETWORK_LOCK, MTX_DEF); 1660d3810ff9SJared McNeill callout_init_mtx(&sc->stat_ch, &sc->mtx, 0); 1661d3810ff9SJared McNeill TASK_INIT(&sc->link_task, 0, awg_link_task, sc); 1662d3810ff9SJared McNeill 1663d3810ff9SJared McNeill /* Setup clocks and regulators */ 1664d3810ff9SJared McNeill error = awg_setup_extres(dev); 1665d3810ff9SJared McNeill if (error != 0) 1666d3810ff9SJared McNeill return (error); 1667d3810ff9SJared McNeill 1668d3810ff9SJared McNeill /* Read MAC address before resetting the chip */ 1669d3810ff9SJared McNeill awg_get_eaddr(dev, eaddr); 1670d3810ff9SJared McNeill 1671d3810ff9SJared McNeill /* Soft reset EMAC core */ 1672d3810ff9SJared McNeill error = awg_reset(dev); 1673d3810ff9SJared McNeill if (error != 0) 1674d3810ff9SJared McNeill return (error); 1675d3810ff9SJared McNeill 1676d3810ff9SJared McNeill /* Setup DMA descriptors */ 1677d3810ff9SJared McNeill error = awg_setup_dma(dev); 1678d3810ff9SJared McNeill if (error != 0) 1679d3810ff9SJared McNeill return (error); 1680d3810ff9SJared McNeill 1681d3810ff9SJared McNeill /* Install interrupt handler */ 168201a469b8SJared McNeill error = bus_setup_intr(dev, sc->res[_RES_IRQ], 168301a469b8SJared McNeill INTR_TYPE_NET | INTR_MPSAFE, NULL, awg_intr, sc, &sc->ih); 1684d3810ff9SJared McNeill if (error != 0) { 1685d3810ff9SJared McNeill device_printf(dev, "cannot setup interrupt handler\n"); 1686d3810ff9SJared McNeill return (error); 1687d3810ff9SJared McNeill } 1688d3810ff9SJared McNeill 1689d3810ff9SJared McNeill /* Setup ethernet interface */ 1690d3810ff9SJared McNeill sc->ifp = if_alloc(IFT_ETHER); 1691d3810ff9SJared McNeill if_setsoftc(sc->ifp, sc); 1692d3810ff9SJared McNeill if_initname(sc->ifp, device_get_name(dev), device_get_unit(dev)); 1693d3810ff9SJared McNeill if_setflags(sc->ifp, IFF_BROADCAST | IFF_SIMPLEX | IFF_MULTICAST); 1694d3810ff9SJared McNeill if_setstartfn(sc->ifp, awg_start); 1695d3810ff9SJared McNeill if_setioctlfn(sc->ifp, awg_ioctl); 1696d3810ff9SJared McNeill if_setinitfn(sc->ifp, awg_init); 1697d3810ff9SJared McNeill if_setsendqlen(sc->ifp, TX_DESC_COUNT - 1); 1698d3810ff9SJared McNeill if_setsendqready(sc->ifp); 1699d3810ff9SJared McNeill if_sethwassist(sc->ifp, CSUM_IP | CSUM_UDP | CSUM_TCP); 1700d3810ff9SJared McNeill if_setcapabilities(sc->ifp, IFCAP_VLAN_MTU | IFCAP_HWCSUM); 1701d3810ff9SJared McNeill if_setcapenable(sc->ifp, if_getcapabilities(sc->ifp)); 170216928528SJared McNeill #ifdef DEVICE_POLLING 170316928528SJared McNeill if_setcapabilitiesbit(sc->ifp, IFCAP_POLLING, 0); 170416928528SJared McNeill #endif 1705d3810ff9SJared McNeill 1706d3810ff9SJared McNeill /* Attach MII driver */ 1707d3810ff9SJared McNeill error = mii_attach(dev, &sc->miibus, sc->ifp, awg_media_change, 1708d3810ff9SJared McNeill awg_media_status, BMSR_DEFCAPMASK, MII_PHY_ANY, MII_OFFSET_ANY, 1709d3810ff9SJared McNeill MIIF_DOPAUSE); 1710d3810ff9SJared McNeill if (error != 0) { 1711d3810ff9SJared McNeill device_printf(dev, "cannot attach PHY\n"); 1712d3810ff9SJared McNeill return (error); 1713d3810ff9SJared McNeill } 1714d3810ff9SJared McNeill 1715d3810ff9SJared McNeill /* Attach ethernet interface */ 1716d3810ff9SJared McNeill ether_ifattach(sc->ifp, eaddr); 1717d3810ff9SJared McNeill 1718d3810ff9SJared McNeill return (0); 1719d3810ff9SJared McNeill } 1720d3810ff9SJared McNeill 1721d3810ff9SJared McNeill static device_method_t awg_methods[] = { 1722d3810ff9SJared McNeill /* Device interface */ 1723d3810ff9SJared McNeill DEVMETHOD(device_probe, awg_probe), 1724d3810ff9SJared McNeill DEVMETHOD(device_attach, awg_attach), 1725d3810ff9SJared McNeill 1726d3810ff9SJared McNeill /* MII interface */ 1727d3810ff9SJared McNeill DEVMETHOD(miibus_readreg, awg_miibus_readreg), 1728d3810ff9SJared McNeill DEVMETHOD(miibus_writereg, awg_miibus_writereg), 1729d3810ff9SJared McNeill DEVMETHOD(miibus_statchg, awg_miibus_statchg), 1730d3810ff9SJared McNeill 1731d3810ff9SJared McNeill DEVMETHOD_END 1732d3810ff9SJared McNeill }; 1733d3810ff9SJared McNeill 1734d3810ff9SJared McNeill static driver_t awg_driver = { 1735d3810ff9SJared McNeill "awg", 1736d3810ff9SJared McNeill awg_methods, 1737d3810ff9SJared McNeill sizeof(struct awg_softc), 1738d3810ff9SJared McNeill }; 1739d3810ff9SJared McNeill 1740d3810ff9SJared McNeill static devclass_t awg_devclass; 1741d3810ff9SJared McNeill 1742d3810ff9SJared McNeill DRIVER_MODULE(awg, simplebus, awg_driver, awg_devclass, 0, 0); 1743d3810ff9SJared McNeill DRIVER_MODULE(miibus, awg, miibus_driver, miibus_devclass, 0, 0); 1744d3810ff9SJared McNeill 1745d3810ff9SJared McNeill MODULE_DEPEND(awg, ether, 1, 1, 1); 1746d3810ff9SJared McNeill MODULE_DEPEND(awg, miibus, 1, 1, 1); 1747