xref: /freebsd/sys/arm/allwinner/if_awg.c (revision 9a77a6435f2b88a740411f49c66b38cc451a1be6)
1d3810ff9SJared McNeill /*-
2d3810ff9SJared McNeill  * Copyright (c) 2016 Jared McNeill <jmcneill@invisible.ca>
3d3810ff9SJared McNeill  * All rights reserved.
4d3810ff9SJared McNeill  *
5d3810ff9SJared McNeill  * Redistribution and use in source and binary forms, with or without
6d3810ff9SJared McNeill  * modification, are permitted provided that the following conditions
7d3810ff9SJared McNeill  * are met:
8d3810ff9SJared McNeill  * 1. Redistributions of source code must retain the above copyright
9d3810ff9SJared McNeill  *    notice, this list of conditions and the following disclaimer.
10d3810ff9SJared McNeill  * 2. Redistributions in binary form must reproduce the above copyright
11d3810ff9SJared McNeill  *    notice, this list of conditions and the following disclaimer in the
12d3810ff9SJared McNeill  *    documentation and/or other materials provided with the distribution.
13d3810ff9SJared McNeill  *
14d3810ff9SJared McNeill  * THIS SOFTWARE IS PROVIDED BY THE AUTHOR ``AS IS'' AND ANY EXPRESS OR
15d3810ff9SJared McNeill  * IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE IMPLIED WARRANTIES
16d3810ff9SJared McNeill  * OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE ARE DISCLAIMED.
17d3810ff9SJared McNeill  * IN NO EVENT SHALL THE AUTHOR BE LIABLE FOR ANY DIRECT, INDIRECT,
18d3810ff9SJared McNeill  * INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING,
19d3810ff9SJared McNeill  * BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES;
20d3810ff9SJared McNeill  * LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED
21d3810ff9SJared McNeill  * AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY,
22d3810ff9SJared McNeill  * OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
23d3810ff9SJared McNeill  * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF
24d3810ff9SJared McNeill  * SUCH DAMAGE.
25d3810ff9SJared McNeill  *
26d3810ff9SJared McNeill  * $FreeBSD$
27d3810ff9SJared McNeill  */
28d3810ff9SJared McNeill 
29d3810ff9SJared McNeill /*
30d3810ff9SJared McNeill  * Allwinner Gigabit Ethernet MAC (EMAC) controller
31d3810ff9SJared McNeill  */
32d3810ff9SJared McNeill 
3316928528SJared McNeill #include "opt_device_polling.h"
3416928528SJared McNeill 
35d3810ff9SJared McNeill #include <sys/cdefs.h>
36d3810ff9SJared McNeill __FBSDID("$FreeBSD$");
37d3810ff9SJared McNeill 
38d3810ff9SJared McNeill #include <sys/param.h>
39d3810ff9SJared McNeill #include <sys/systm.h>
40d3810ff9SJared McNeill #include <sys/bus.h>
41d3810ff9SJared McNeill #include <sys/rman.h>
42d3810ff9SJared McNeill #include <sys/kernel.h>
43d3810ff9SJared McNeill #include <sys/endian.h>
44d3810ff9SJared McNeill #include <sys/mbuf.h>
45d3810ff9SJared McNeill #include <sys/socket.h>
46d3810ff9SJared McNeill #include <sys/sockio.h>
47d3810ff9SJared McNeill #include <sys/module.h>
48d3810ff9SJared McNeill #include <sys/taskqueue.h>
4901a469b8SJared McNeill #include <sys/gpio.h>
50d3810ff9SJared McNeill 
51d3810ff9SJared McNeill #include <net/bpf.h>
52d3810ff9SJared McNeill #include <net/if.h>
53d3810ff9SJared McNeill #include <net/ethernet.h>
54d3810ff9SJared McNeill #include <net/if_dl.h>
55d3810ff9SJared McNeill #include <net/if_media.h>
56d3810ff9SJared McNeill #include <net/if_types.h>
57d3810ff9SJared McNeill #include <net/if_var.h>
58d3810ff9SJared McNeill 
59d3810ff9SJared McNeill #include <machine/bus.h>
60d3810ff9SJared McNeill 
61d3810ff9SJared McNeill #include <dev/ofw/ofw_bus.h>
62d3810ff9SJared McNeill #include <dev/ofw/ofw_bus_subr.h>
63d3810ff9SJared McNeill 
64d3810ff9SJared McNeill #include <arm/allwinner/if_awgreg.h>
651403e695SJared McNeill #include <arm/allwinner/aw_sid.h>
66d3810ff9SJared McNeill #include <dev/mii/mii.h>
67d3810ff9SJared McNeill #include <dev/mii/miivar.h>
68d3810ff9SJared McNeill 
69d3810ff9SJared McNeill #include <dev/extres/clk/clk.h>
70d3810ff9SJared McNeill #include <dev/extres/hwreset/hwreset.h>
71d3810ff9SJared McNeill #include <dev/extres/regulator/regulator.h>
722defb358SKyle Evans #include <dev/extres/syscon/syscon.h>
73d3810ff9SJared McNeill 
742defb358SKyle Evans #include "syscon_if.h"
75d3810ff9SJared McNeill #include "miibus_if.h"
7601a469b8SJared McNeill #include "gpio_if.h"
77d3810ff9SJared McNeill 
7801a469b8SJared McNeill #define	RD4(sc, reg)		bus_read_4((sc)->res[_RES_EMAC], (reg))
7901a469b8SJared McNeill #define	WR4(sc, reg, val)	bus_write_4((sc)->res[_RES_EMAC], (reg), (val))
80d3810ff9SJared McNeill 
81d3810ff9SJared McNeill #define	AWG_LOCK(sc)		mtx_lock(&(sc)->mtx)
82d3810ff9SJared McNeill #define	AWG_UNLOCK(sc)		mtx_unlock(&(sc)->mtx);
83d3810ff9SJared McNeill #define	AWG_ASSERT_LOCKED(sc)	mtx_assert(&(sc)->mtx, MA_OWNED)
84d3810ff9SJared McNeill #define	AWG_ASSERT_UNLOCKED(sc)	mtx_assert(&(sc)->mtx, MA_NOTOWNED)
85d3810ff9SJared McNeill 
86d3810ff9SJared McNeill #define	DESC_ALIGN		4
8716928528SJared McNeill #define	TX_DESC_COUNT		1024
88d3810ff9SJared McNeill #define	TX_DESC_SIZE		(sizeof(struct emac_desc) * TX_DESC_COUNT)
89d3810ff9SJared McNeill #define	RX_DESC_COUNT		256
90d3810ff9SJared McNeill #define	RX_DESC_SIZE		(sizeof(struct emac_desc) * RX_DESC_COUNT)
91d3810ff9SJared McNeill 
92d3810ff9SJared McNeill #define	DESC_OFF(n)		((n) * sizeof(struct emac_desc))
93d3810ff9SJared McNeill #define	TX_NEXT(n)		(((n) + 1) & (TX_DESC_COUNT - 1))
94d3810ff9SJared McNeill #define	TX_SKIP(n, o)		(((n) + (o)) & (TX_DESC_COUNT - 1))
95d3810ff9SJared McNeill #define	RX_NEXT(n)		(((n) + 1) & (RX_DESC_COUNT - 1))
96d3810ff9SJared McNeill 
97031d5777SOleksandr Tymoshenko #define	TX_MAX_SEGS		20
98d3810ff9SJared McNeill 
99d3810ff9SJared McNeill #define	SOFT_RST_RETRY		1000
100d3810ff9SJared McNeill #define	MII_BUSY_RETRY		1000
101d3810ff9SJared McNeill #define	MDIO_FREQ		2500000
102d3810ff9SJared McNeill 
103d3810ff9SJared McNeill #define	BURST_LEN_DEFAULT	8
104d3810ff9SJared McNeill #define	RX_TX_PRI_DEFAULT	0
105d3810ff9SJared McNeill #define	PAUSE_TIME_DEFAULT	0x400
106d3810ff9SJared McNeill #define	TX_INTERVAL_DEFAULT	64
10716928528SJared McNeill #define	RX_BATCH_DEFAULT	64
108d3810ff9SJared McNeill 
10901a469b8SJared McNeill /* syscon EMAC clock register */
1102defb358SKyle Evans #define	EMAC_CLK_REG		0x30
11101a469b8SJared McNeill #define	EMAC_CLK_EPHY_ADDR	(0x1f << 20)	/* H3 */
11201a469b8SJared McNeill #define	EMAC_CLK_EPHY_ADDR_SHIFT 20
11301a469b8SJared McNeill #define	EMAC_CLK_EPHY_LED_POL	(1 << 17)	/* H3 */
11401a469b8SJared McNeill #define	EMAC_CLK_EPHY_SHUTDOWN	(1 << 16)	/* H3 */
11501a469b8SJared McNeill #define	EMAC_CLK_EPHY_SELECT	(1 << 15)	/* H3 */
11601a469b8SJared McNeill #define	EMAC_CLK_RMII_EN	(1 << 13)
11701a469b8SJared McNeill #define	EMAC_CLK_ETXDC		(0x7 << 10)
11801a469b8SJared McNeill #define	EMAC_CLK_ETXDC_SHIFT	10
11901a469b8SJared McNeill #define	EMAC_CLK_ERXDC		(0x1f << 5)
12001a469b8SJared McNeill #define	EMAC_CLK_ERXDC_SHIFT	5
12101a469b8SJared McNeill #define	EMAC_CLK_PIT		(0x1 << 2)
12201a469b8SJared McNeill #define	 EMAC_CLK_PIT_MII	(0 << 2)
12301a469b8SJared McNeill #define	 EMAC_CLK_PIT_RGMII	(1 << 2)
12401a469b8SJared McNeill #define	EMAC_CLK_SRC		(0x3 << 0)
12501a469b8SJared McNeill #define	 EMAC_CLK_SRC_MII	(0 << 0)
12601a469b8SJared McNeill #define	 EMAC_CLK_SRC_EXT_RGMII	(1 << 0)
12701a469b8SJared McNeill #define	 EMAC_CLK_SRC_RGMII	(2 << 0)
12801a469b8SJared McNeill 
129d3810ff9SJared McNeill /* Burst length of RX and TX DMA transfers */
130d3810ff9SJared McNeill static int awg_burst_len = BURST_LEN_DEFAULT;
131d3810ff9SJared McNeill TUNABLE_INT("hw.awg.burst_len", &awg_burst_len);
132d3810ff9SJared McNeill 
133d3810ff9SJared McNeill /* RX / TX DMA priority. If 1, RX DMA has priority over TX DMA. */
134d3810ff9SJared McNeill static int awg_rx_tx_pri = RX_TX_PRI_DEFAULT;
135d3810ff9SJared McNeill TUNABLE_INT("hw.awg.rx_tx_pri", &awg_rx_tx_pri);
136d3810ff9SJared McNeill 
137d3810ff9SJared McNeill /* Pause time field in the transmitted control frame */
138d3810ff9SJared McNeill static int awg_pause_time = PAUSE_TIME_DEFAULT;
139d3810ff9SJared McNeill TUNABLE_INT("hw.awg.pause_time", &awg_pause_time);
140d3810ff9SJared McNeill 
141d3810ff9SJared McNeill /* Request a TX interrupt every <n> descriptors */
142d3810ff9SJared McNeill static int awg_tx_interval = TX_INTERVAL_DEFAULT;
143d3810ff9SJared McNeill TUNABLE_INT("hw.awg.tx_interval", &awg_tx_interval);
144d3810ff9SJared McNeill 
14516928528SJared McNeill /* Maximum number of mbufs to send to if_input */
14616928528SJared McNeill static int awg_rx_batch = RX_BATCH_DEFAULT;
14716928528SJared McNeill TUNABLE_INT("hw.awg.rx_batch", &awg_rx_batch);
14816928528SJared McNeill 
14901a469b8SJared McNeill enum awg_type {
15001a469b8SJared McNeill 	EMAC_A83T = 1,
15101a469b8SJared McNeill 	EMAC_H3,
15250bb2d50SEmmanuel Vadot 	EMAC_A64,
15301a469b8SJared McNeill };
15401a469b8SJared McNeill 
155d3810ff9SJared McNeill static struct ofw_compat_data compat_data[] = {
15601a469b8SJared McNeill 	{ "allwinner,sun8i-a83t-emac",		EMAC_A83T },
15701a469b8SJared McNeill 	{ "allwinner,sun8i-h3-emac",		EMAC_H3 },
15850bb2d50SEmmanuel Vadot 	{ "allwinner,sun50i-a64-emac",		EMAC_A64 },
159d3810ff9SJared McNeill 	{ NULL,					0 }
160d3810ff9SJared McNeill };
161d3810ff9SJared McNeill 
162d3810ff9SJared McNeill struct awg_bufmap {
163d3810ff9SJared McNeill 	bus_dmamap_t		map;
164d3810ff9SJared McNeill 	struct mbuf		*mbuf;
165d3810ff9SJared McNeill };
166d3810ff9SJared McNeill 
167d3810ff9SJared McNeill struct awg_txring {
168d3810ff9SJared McNeill 	bus_dma_tag_t		desc_tag;
169d3810ff9SJared McNeill 	bus_dmamap_t		desc_map;
170d3810ff9SJared McNeill 	struct emac_desc	*desc_ring;
171d3810ff9SJared McNeill 	bus_addr_t		desc_ring_paddr;
172d3810ff9SJared McNeill 	bus_dma_tag_t		buf_tag;
173d3810ff9SJared McNeill 	struct awg_bufmap	buf_map[TX_DESC_COUNT];
174d3810ff9SJared McNeill 	u_int			cur, next, queued;
1751ee5a3d3SEmmanuel Vadot 	u_int			segs;
176d3810ff9SJared McNeill };
177d3810ff9SJared McNeill 
178d3810ff9SJared McNeill struct awg_rxring {
179d3810ff9SJared McNeill 	bus_dma_tag_t		desc_tag;
180d3810ff9SJared McNeill 	bus_dmamap_t		desc_map;
181d3810ff9SJared McNeill 	struct emac_desc	*desc_ring;
182d3810ff9SJared McNeill 	bus_addr_t		desc_ring_paddr;
183d3810ff9SJared McNeill 	bus_dma_tag_t		buf_tag;
184d3810ff9SJared McNeill 	struct awg_bufmap	buf_map[RX_DESC_COUNT];
185bd906329SEmmanuel Vadot 	bus_dmamap_t		buf_spare_map;
186d3810ff9SJared McNeill 	u_int			cur;
187d3810ff9SJared McNeill };
188d3810ff9SJared McNeill 
18901a469b8SJared McNeill enum {
19001a469b8SJared McNeill 	_RES_EMAC,
19101a469b8SJared McNeill 	_RES_IRQ,
19201a469b8SJared McNeill 	_RES_SYSCON,
19301a469b8SJared McNeill 	_RES_NITEMS
19401a469b8SJared McNeill };
19501a469b8SJared McNeill 
196d3810ff9SJared McNeill struct awg_softc {
19701a469b8SJared McNeill 	struct resource		*res[_RES_NITEMS];
198d3810ff9SJared McNeill 	struct mtx		mtx;
199d3810ff9SJared McNeill 	if_t			ifp;
200031d5777SOleksandr Tymoshenko 	device_t		dev;
201d3810ff9SJared McNeill 	device_t		miibus;
202d3810ff9SJared McNeill 	struct callout		stat_ch;
203d3810ff9SJared McNeill 	struct task		link_task;
204d3810ff9SJared McNeill 	void			*ih;
205d3810ff9SJared McNeill 	u_int			mdc_div_ratio_m;
206d3810ff9SJared McNeill 	int			link;
207d3810ff9SJared McNeill 	int			if_flags;
20801a469b8SJared McNeill 	enum awg_type		type;
2092defb358SKyle Evans 	struct syscon		*syscon;
210d3810ff9SJared McNeill 
211d3810ff9SJared McNeill 	struct awg_txring	tx;
212d3810ff9SJared McNeill 	struct awg_rxring	rx;
213d3810ff9SJared McNeill };
214d3810ff9SJared McNeill 
215d3810ff9SJared McNeill static struct resource_spec awg_spec[] = {
216d3810ff9SJared McNeill 	{ SYS_RES_MEMORY,	0,	RF_ACTIVE },
217d3810ff9SJared McNeill 	{ SYS_RES_IRQ,		0,	RF_ACTIVE },
21801a469b8SJared McNeill 	{ SYS_RES_MEMORY,	1,	RF_ACTIVE | RF_OPTIONAL },
219d3810ff9SJared McNeill 	{ -1, 0 }
220d3810ff9SJared McNeill };
221d3810ff9SJared McNeill 
2223f9ade06SEmmanuel Vadot static void awg_txeof(struct awg_softc *sc);
2233f9ade06SEmmanuel Vadot 
224*9a77a643SKyle Evans static int awg_parse_delay(device_t dev, uint32_t *tx_delay,
225*9a77a643SKyle Evans     uint32_t *rx_delay);
2262defb358SKyle Evans static uint32_t syscon_read_emac_clk_reg(device_t dev);
2272defb358SKyle Evans static void syscon_write_emac_clk_reg(device_t dev, uint32_t val);
228767754e5SKyle Evans static phandle_t awg_get_phy_node(device_t dev);
229767754e5SKyle Evans static bool awg_has_internal_phy(device_t dev);
2302defb358SKyle Evans 
231d3810ff9SJared McNeill static int
232d3810ff9SJared McNeill awg_miibus_readreg(device_t dev, int phy, int reg)
233d3810ff9SJared McNeill {
234d3810ff9SJared McNeill 	struct awg_softc *sc;
235d3810ff9SJared McNeill 	int retry, val;
236d3810ff9SJared McNeill 
237d3810ff9SJared McNeill 	sc = device_get_softc(dev);
238d3810ff9SJared McNeill 	val = 0;
239d3810ff9SJared McNeill 
240d3810ff9SJared McNeill 	WR4(sc, EMAC_MII_CMD,
241d3810ff9SJared McNeill 	    (sc->mdc_div_ratio_m << MDC_DIV_RATIO_M_SHIFT) |
242d3810ff9SJared McNeill 	    (phy << PHY_ADDR_SHIFT) |
243d3810ff9SJared McNeill 	    (reg << PHY_REG_ADDR_SHIFT) |
244d3810ff9SJared McNeill 	    MII_BUSY);
245d3810ff9SJared McNeill 	for (retry = MII_BUSY_RETRY; retry > 0; retry--) {
246d3810ff9SJared McNeill 		if ((RD4(sc, EMAC_MII_CMD) & MII_BUSY) == 0) {
247d3810ff9SJared McNeill 			val = RD4(sc, EMAC_MII_DATA);
248d3810ff9SJared McNeill 			break;
249d3810ff9SJared McNeill 		}
250d3810ff9SJared McNeill 		DELAY(10);
251d3810ff9SJared McNeill 	}
252d3810ff9SJared McNeill 
253d3810ff9SJared McNeill 	if (retry == 0)
254d3810ff9SJared McNeill 		device_printf(dev, "phy read timeout, phy=%d reg=%d\n",
255d3810ff9SJared McNeill 		    phy, reg);
256d3810ff9SJared McNeill 
257d3810ff9SJared McNeill 	return (val);
258d3810ff9SJared McNeill }
259d3810ff9SJared McNeill 
260d3810ff9SJared McNeill static int
261d3810ff9SJared McNeill awg_miibus_writereg(device_t dev, int phy, int reg, int val)
262d3810ff9SJared McNeill {
263d3810ff9SJared McNeill 	struct awg_softc *sc;
264d3810ff9SJared McNeill 	int retry;
265d3810ff9SJared McNeill 
266d3810ff9SJared McNeill 	sc = device_get_softc(dev);
267d3810ff9SJared McNeill 
268d3810ff9SJared McNeill 	WR4(sc, EMAC_MII_DATA, val);
269d3810ff9SJared McNeill 	WR4(sc, EMAC_MII_CMD,
270d3810ff9SJared McNeill 	    (sc->mdc_div_ratio_m << MDC_DIV_RATIO_M_SHIFT) |
271d3810ff9SJared McNeill 	    (phy << PHY_ADDR_SHIFT) |
272d3810ff9SJared McNeill 	    (reg << PHY_REG_ADDR_SHIFT) |
273d3810ff9SJared McNeill 	    MII_WR | MII_BUSY);
274d3810ff9SJared McNeill 	for (retry = MII_BUSY_RETRY; retry > 0; retry--) {
275d3810ff9SJared McNeill 		if ((RD4(sc, EMAC_MII_CMD) & MII_BUSY) == 0)
276d3810ff9SJared McNeill 			break;
277d3810ff9SJared McNeill 		DELAY(10);
278d3810ff9SJared McNeill 	}
279d3810ff9SJared McNeill 
280d3810ff9SJared McNeill 	if (retry == 0)
281d3810ff9SJared McNeill 		device_printf(dev, "phy write timeout, phy=%d reg=%d\n",
282d3810ff9SJared McNeill 		    phy, reg);
283d3810ff9SJared McNeill 
284d3810ff9SJared McNeill 	return (0);
285d3810ff9SJared McNeill }
286d3810ff9SJared McNeill 
287d3810ff9SJared McNeill static void
288d3810ff9SJared McNeill awg_update_link_locked(struct awg_softc *sc)
289d3810ff9SJared McNeill {
290d3810ff9SJared McNeill 	struct mii_data *mii;
291d3810ff9SJared McNeill 	uint32_t val;
292d3810ff9SJared McNeill 
293d3810ff9SJared McNeill 	AWG_ASSERT_LOCKED(sc);
294d3810ff9SJared McNeill 
295d3810ff9SJared McNeill 	if ((if_getdrvflags(sc->ifp) & IFF_DRV_RUNNING) == 0)
296d3810ff9SJared McNeill 		return;
297d3810ff9SJared McNeill 	mii = device_get_softc(sc->miibus);
298d3810ff9SJared McNeill 
299d3810ff9SJared McNeill 	if ((mii->mii_media_status & (IFM_ACTIVE | IFM_AVALID)) ==
300d3810ff9SJared McNeill 	    (IFM_ACTIVE | IFM_AVALID)) {
301d3810ff9SJared McNeill 		switch (IFM_SUBTYPE(mii->mii_media_active)) {
302d3810ff9SJared McNeill 		case IFM_1000_T:
303d3810ff9SJared McNeill 		case IFM_1000_SX:
304d3810ff9SJared McNeill 		case IFM_100_TX:
305d3810ff9SJared McNeill 		case IFM_10_T:
306d3810ff9SJared McNeill 			sc->link = 1;
307d3810ff9SJared McNeill 			break;
308d3810ff9SJared McNeill 		default:
309d3810ff9SJared McNeill 			sc->link = 0;
310d3810ff9SJared McNeill 			break;
311d3810ff9SJared McNeill 		}
312d3810ff9SJared McNeill 	} else
313d3810ff9SJared McNeill 		sc->link = 0;
314d3810ff9SJared McNeill 
315d3810ff9SJared McNeill 	if (sc->link == 0)
316d3810ff9SJared McNeill 		return;
317d3810ff9SJared McNeill 
318d3810ff9SJared McNeill 	val = RD4(sc, EMAC_BASIC_CTL_0);
319d3810ff9SJared McNeill 	val &= ~(BASIC_CTL_SPEED | BASIC_CTL_DUPLEX);
320d3810ff9SJared McNeill 
321d3810ff9SJared McNeill 	if (IFM_SUBTYPE(mii->mii_media_active) == IFM_1000_T ||
322d3810ff9SJared McNeill 	    IFM_SUBTYPE(mii->mii_media_active) == IFM_1000_SX)
323d3810ff9SJared McNeill 		val |= BASIC_CTL_SPEED_1000 << BASIC_CTL_SPEED_SHIFT;
324d3810ff9SJared McNeill 	else if (IFM_SUBTYPE(mii->mii_media_active) == IFM_100_TX)
325d3810ff9SJared McNeill 		val |= BASIC_CTL_SPEED_100 << BASIC_CTL_SPEED_SHIFT;
326d3810ff9SJared McNeill 	else
327d3810ff9SJared McNeill 		val |= BASIC_CTL_SPEED_10 << BASIC_CTL_SPEED_SHIFT;
328d3810ff9SJared McNeill 
329d3810ff9SJared McNeill 	if ((IFM_OPTIONS(mii->mii_media_active) & IFM_FDX) != 0)
330d3810ff9SJared McNeill 		val |= BASIC_CTL_DUPLEX;
331d3810ff9SJared McNeill 
332d3810ff9SJared McNeill 	WR4(sc, EMAC_BASIC_CTL_0, val);
333d3810ff9SJared McNeill 
334d3810ff9SJared McNeill 	val = RD4(sc, EMAC_RX_CTL_0);
335d3810ff9SJared McNeill 	val &= ~RX_FLOW_CTL_EN;
336d3810ff9SJared McNeill 	if ((IFM_OPTIONS(mii->mii_media_active) & IFM_ETH_RXPAUSE) != 0)
337d3810ff9SJared McNeill 		val |= RX_FLOW_CTL_EN;
338d3810ff9SJared McNeill 	WR4(sc, EMAC_RX_CTL_0, val);
339d3810ff9SJared McNeill 
340d3810ff9SJared McNeill 	val = RD4(sc, EMAC_TX_FLOW_CTL);
341d3810ff9SJared McNeill 	val &= ~(PAUSE_TIME|TX_FLOW_CTL_EN);
342d3810ff9SJared McNeill 	if ((IFM_OPTIONS(mii->mii_media_active) & IFM_ETH_TXPAUSE) != 0)
343d3810ff9SJared McNeill 		val |= TX_FLOW_CTL_EN;
344d3810ff9SJared McNeill 	if ((IFM_OPTIONS(mii->mii_media_active) & IFM_FDX) != 0)
345d3810ff9SJared McNeill 		val |= awg_pause_time << PAUSE_TIME_SHIFT;
346d3810ff9SJared McNeill 	WR4(sc, EMAC_TX_FLOW_CTL, val);
347d3810ff9SJared McNeill }
348d3810ff9SJared McNeill 
349d3810ff9SJared McNeill static void
350d3810ff9SJared McNeill awg_link_task(void *arg, int pending)
351d3810ff9SJared McNeill {
352d3810ff9SJared McNeill 	struct awg_softc *sc;
353d3810ff9SJared McNeill 
354d3810ff9SJared McNeill 	sc = arg;
355d3810ff9SJared McNeill 
356d3810ff9SJared McNeill 	AWG_LOCK(sc);
357d3810ff9SJared McNeill 	awg_update_link_locked(sc);
358d3810ff9SJared McNeill 	AWG_UNLOCK(sc);
359d3810ff9SJared McNeill }
360d3810ff9SJared McNeill 
361d3810ff9SJared McNeill static void
362d3810ff9SJared McNeill awg_miibus_statchg(device_t dev)
363d3810ff9SJared McNeill {
364d3810ff9SJared McNeill 	struct awg_softc *sc;
365d3810ff9SJared McNeill 
366d3810ff9SJared McNeill 	sc = device_get_softc(dev);
367d3810ff9SJared McNeill 
368d3810ff9SJared McNeill 	taskqueue_enqueue(taskqueue_swi, &sc->link_task);
369d3810ff9SJared McNeill }
370d3810ff9SJared McNeill 
371d3810ff9SJared McNeill static void
372d3810ff9SJared McNeill awg_media_status(if_t ifp, struct ifmediareq *ifmr)
373d3810ff9SJared McNeill {
374d3810ff9SJared McNeill 	struct awg_softc *sc;
375d3810ff9SJared McNeill 	struct mii_data *mii;
376d3810ff9SJared McNeill 
377d3810ff9SJared McNeill 	sc = if_getsoftc(ifp);
378d3810ff9SJared McNeill 	mii = device_get_softc(sc->miibus);
379d3810ff9SJared McNeill 
380d3810ff9SJared McNeill 	AWG_LOCK(sc);
381d3810ff9SJared McNeill 	mii_pollstat(mii);
382d3810ff9SJared McNeill 	ifmr->ifm_active = mii->mii_media_active;
383d3810ff9SJared McNeill 	ifmr->ifm_status = mii->mii_media_status;
384d3810ff9SJared McNeill 	AWG_UNLOCK(sc);
385d3810ff9SJared McNeill }
386d3810ff9SJared McNeill 
387d3810ff9SJared McNeill static int
388d3810ff9SJared McNeill awg_media_change(if_t ifp)
389d3810ff9SJared McNeill {
390d3810ff9SJared McNeill 	struct awg_softc *sc;
391d3810ff9SJared McNeill 	struct mii_data *mii;
392d3810ff9SJared McNeill 	int error;
393d3810ff9SJared McNeill 
394d3810ff9SJared McNeill 	sc = if_getsoftc(ifp);
395d3810ff9SJared McNeill 	mii = device_get_softc(sc->miibus);
396d3810ff9SJared McNeill 
397d3810ff9SJared McNeill 	AWG_LOCK(sc);
398d3810ff9SJared McNeill 	error = mii_mediachg(mii);
399d3810ff9SJared McNeill 	AWG_UNLOCK(sc);
400d3810ff9SJared McNeill 
401d3810ff9SJared McNeill 	return (error);
402d3810ff9SJared McNeill }
403d3810ff9SJared McNeill 
404d3810ff9SJared McNeill static int
405337c6940SEmmanuel Vadot awg_encap(struct awg_softc *sc, struct mbuf **mp)
406d3810ff9SJared McNeill {
407fce9d29fSEmmanuel Vadot 	bus_dmamap_t map;
408d3810ff9SJared McNeill 	bus_dma_segment_t segs[TX_MAX_SEGS];
409fce9d29fSEmmanuel Vadot 	int error, nsegs, cur, first, last, i;
410d3810ff9SJared McNeill 	u_int csum_flags;
411c6110e75SEmmanuel Vadot 	uint32_t flags, status;
412d3810ff9SJared McNeill 	struct mbuf *m;
413d3810ff9SJared McNeill 
414337c6940SEmmanuel Vadot 	cur = first = sc->tx.cur;
415fce9d29fSEmmanuel Vadot 	map = sc->tx.buf_map[first].map;
416c6110e75SEmmanuel Vadot 
417d3810ff9SJared McNeill 	m = *mp;
418fce9d29fSEmmanuel Vadot 	error = bus_dmamap_load_mbuf_sg(sc->tx.buf_tag, map, m, segs,
419fce9d29fSEmmanuel Vadot 	    &nsegs, BUS_DMA_NOWAIT);
420d3810ff9SJared McNeill 	if (error == EFBIG) {
421d3810ff9SJared McNeill 		m = m_collapse(m, M_NOWAIT, TX_MAX_SEGS);
422031d5777SOleksandr Tymoshenko 		if (m == NULL) {
423337c6940SEmmanuel Vadot 			device_printf(sc->dev, "awg_encap: m_collapse failed\n");
424337c6940SEmmanuel Vadot 			m_freem(*mp);
425337c6940SEmmanuel Vadot 			*mp = NULL;
426337c6940SEmmanuel Vadot 			return (ENOMEM);
427031d5777SOleksandr Tymoshenko 		}
428d3810ff9SJared McNeill 		*mp = m;
429fce9d29fSEmmanuel Vadot 		error = bus_dmamap_load_mbuf_sg(sc->tx.buf_tag, map, m,
430fce9d29fSEmmanuel Vadot 		    segs, &nsegs, BUS_DMA_NOWAIT);
431337c6940SEmmanuel Vadot 		if (error != 0) {
432337c6940SEmmanuel Vadot 			m_freem(*mp);
433337c6940SEmmanuel Vadot 			*mp = NULL;
434337c6940SEmmanuel Vadot 		}
435d3810ff9SJared McNeill 	}
436031d5777SOleksandr Tymoshenko 	if (error != 0) {
437337c6940SEmmanuel Vadot 		device_printf(sc->dev, "awg_encap: bus_dmamap_load_mbuf_sg failed\n");
438337c6940SEmmanuel Vadot 		return (error);
439337c6940SEmmanuel Vadot 	}
440337c6940SEmmanuel Vadot 	if (nsegs == 0) {
441337c6940SEmmanuel Vadot 		m_freem(*mp);
442337c6940SEmmanuel Vadot 		*mp = NULL;
443337c6940SEmmanuel Vadot 		return (EIO);
444337c6940SEmmanuel Vadot 	}
445337c6940SEmmanuel Vadot 
446337c6940SEmmanuel Vadot 	if (sc->tx.queued + nsegs > TX_DESC_COUNT) {
447337c6940SEmmanuel Vadot 		bus_dmamap_unload(sc->tx.buf_tag, map);
448337c6940SEmmanuel Vadot 		return (ENOBUFS);
449031d5777SOleksandr Tymoshenko 	}
450d3810ff9SJared McNeill 
451fce9d29fSEmmanuel Vadot 	bus_dmamap_sync(sc->tx.buf_tag, map, BUS_DMASYNC_PREWRITE);
452d3810ff9SJared McNeill 
453d3810ff9SJared McNeill 	flags = TX_FIR_DESC;
454c6110e75SEmmanuel Vadot 	status = 0;
455d3810ff9SJared McNeill 	if ((m->m_pkthdr.csum_flags & CSUM_IP) != 0) {
456d3810ff9SJared McNeill 		if ((m->m_pkthdr.csum_flags & (CSUM_TCP|CSUM_UDP)) != 0)
457d3810ff9SJared McNeill 			csum_flags = TX_CHECKSUM_CTL_FULL;
458d3810ff9SJared McNeill 		else
459d3810ff9SJared McNeill 			csum_flags = TX_CHECKSUM_CTL_IP;
460d3810ff9SJared McNeill 		flags |= (csum_flags << TX_CHECKSUM_CTL_SHIFT);
461d3810ff9SJared McNeill 	}
462d3810ff9SJared McNeill 
463c6110e75SEmmanuel Vadot 	for (i = 0; i < nsegs; i++) {
4641ee5a3d3SEmmanuel Vadot 		sc->tx.segs++;
4651ee5a3d3SEmmanuel Vadot 		if (i == nsegs - 1) {
466d3810ff9SJared McNeill 			flags |= TX_LAST_DESC;
4671ee5a3d3SEmmanuel Vadot 			/*
4681ee5a3d3SEmmanuel Vadot 			 * Can only request TX completion
4691ee5a3d3SEmmanuel Vadot 			 * interrupt on last descriptor.
4701ee5a3d3SEmmanuel Vadot 			 */
4711ee5a3d3SEmmanuel Vadot 			if (sc->tx.segs >= awg_tx_interval) {
4721ee5a3d3SEmmanuel Vadot 				sc->tx.segs = 0;
4731ee5a3d3SEmmanuel Vadot 				flags |= TX_INT_CTL;
4741ee5a3d3SEmmanuel Vadot 			}
4751ee5a3d3SEmmanuel Vadot 		}
476c6110e75SEmmanuel Vadot 
477c6110e75SEmmanuel Vadot 		sc->tx.desc_ring[cur].addr = htole32((uint32_t)segs[i].ds_addr);
478c6110e75SEmmanuel Vadot 		sc->tx.desc_ring[cur].size = htole32(flags | segs[i].ds_len);
479c6110e75SEmmanuel Vadot 		sc->tx.desc_ring[cur].status = htole32(status);
480c6110e75SEmmanuel Vadot 
481d3810ff9SJared McNeill 		flags &= ~TX_FIR_DESC;
482c6110e75SEmmanuel Vadot 		/*
483c6110e75SEmmanuel Vadot 		 * Setting of the valid bit in the first descriptor is
484c6110e75SEmmanuel Vadot 		 * deferred until the whole chain is fully set up.
485c6110e75SEmmanuel Vadot 		 */
486c6110e75SEmmanuel Vadot 		status = TX_DESC_CTL;
487c6110e75SEmmanuel Vadot 
488c6110e75SEmmanuel Vadot 		++sc->tx.queued;
489d3810ff9SJared McNeill 		cur = TX_NEXT(cur);
490d3810ff9SJared McNeill 	}
491d3810ff9SJared McNeill 
492337c6940SEmmanuel Vadot 	sc->tx.cur = cur;
493337c6940SEmmanuel Vadot 
494fce9d29fSEmmanuel Vadot 	/* Store mapping and mbuf in the last segment */
495fce9d29fSEmmanuel Vadot 	last = TX_SKIP(cur, TX_DESC_COUNT - 1);
496fce9d29fSEmmanuel Vadot 	sc->tx.buf_map[first].map = sc->tx.buf_map[last].map;
497fce9d29fSEmmanuel Vadot 	sc->tx.buf_map[last].map = map;
498fce9d29fSEmmanuel Vadot 	sc->tx.buf_map[last].mbuf = m;
499c6110e75SEmmanuel Vadot 
500c6110e75SEmmanuel Vadot 	/*
501c6110e75SEmmanuel Vadot 	 * The whole mbuf chain has been DMA mapped,
502c6110e75SEmmanuel Vadot 	 * fix the first descriptor.
503c6110e75SEmmanuel Vadot 	 */
504c6110e75SEmmanuel Vadot 	sc->tx.desc_ring[first].status = htole32(TX_DESC_CTL);
505c6110e75SEmmanuel Vadot 
506337c6940SEmmanuel Vadot 	return (0);
507d3810ff9SJared McNeill }
508d3810ff9SJared McNeill 
509d3810ff9SJared McNeill static void
510c6110e75SEmmanuel Vadot awg_clean_txbuf(struct awg_softc *sc, int index)
511c6110e75SEmmanuel Vadot {
512c6110e75SEmmanuel Vadot 	struct awg_bufmap *bmap;
513c6110e75SEmmanuel Vadot 
514c6110e75SEmmanuel Vadot 	--sc->tx.queued;
515c6110e75SEmmanuel Vadot 
516c6110e75SEmmanuel Vadot 	bmap = &sc->tx.buf_map[index];
517c6110e75SEmmanuel Vadot 	if (bmap->mbuf != NULL) {
518c6110e75SEmmanuel Vadot 		bus_dmamap_sync(sc->tx.buf_tag, bmap->map,
519c6110e75SEmmanuel Vadot 		    BUS_DMASYNC_POSTWRITE);
520c6110e75SEmmanuel Vadot 		bus_dmamap_unload(sc->tx.buf_tag, bmap->map);
521c6110e75SEmmanuel Vadot 		m_freem(bmap->mbuf);
522c6110e75SEmmanuel Vadot 		bmap->mbuf = NULL;
523c6110e75SEmmanuel Vadot 	}
524c6110e75SEmmanuel Vadot }
525c6110e75SEmmanuel Vadot 
526c6110e75SEmmanuel Vadot static void
527d3810ff9SJared McNeill awg_setup_rxdesc(struct awg_softc *sc, int index, bus_addr_t paddr)
528d3810ff9SJared McNeill {
529d3810ff9SJared McNeill 	uint32_t status, size;
530d3810ff9SJared McNeill 
531d3810ff9SJared McNeill 	status = RX_DESC_CTL;
532d3810ff9SJared McNeill 	size = MCLBYTES - 1;
533d3810ff9SJared McNeill 
534d3810ff9SJared McNeill 	sc->rx.desc_ring[index].addr = htole32((uint32_t)paddr);
535d3810ff9SJared McNeill 	sc->rx.desc_ring[index].size = htole32(size);
536d3810ff9SJared McNeill 	sc->rx.desc_ring[index].status = htole32(status);
537d3810ff9SJared McNeill }
538d3810ff9SJared McNeill 
539bd906329SEmmanuel Vadot static void
540bd906329SEmmanuel Vadot awg_reuse_rxdesc(struct awg_softc *sc, int index)
541d3810ff9SJared McNeill {
542d3810ff9SJared McNeill 
543bd906329SEmmanuel Vadot 	sc->rx.desc_ring[index].status = htole32(RX_DESC_CTL);
544bd906329SEmmanuel Vadot }
545bd906329SEmmanuel Vadot 
546bd906329SEmmanuel Vadot static int
547bd906329SEmmanuel Vadot awg_newbuf_rx(struct awg_softc *sc, int index)
548bd906329SEmmanuel Vadot {
549bd906329SEmmanuel Vadot 	struct mbuf *m;
550bd906329SEmmanuel Vadot 	bus_dma_segment_t seg;
551bd906329SEmmanuel Vadot 	bus_dmamap_t map;
552bd906329SEmmanuel Vadot 	int nsegs;
553bd906329SEmmanuel Vadot 
554bd906329SEmmanuel Vadot 	m = m_getcl(M_NOWAIT, MT_DATA, M_PKTHDR);
555bd906329SEmmanuel Vadot 	if (m == NULL)
556bd906329SEmmanuel Vadot 		return (ENOBUFS);
557bd906329SEmmanuel Vadot 
558bd906329SEmmanuel Vadot 	m->m_pkthdr.len = m->m_len = m->m_ext.ext_size;
559d3810ff9SJared McNeill 	m_adj(m, ETHER_ALIGN);
560d3810ff9SJared McNeill 
561bd906329SEmmanuel Vadot 	if (bus_dmamap_load_mbuf_sg(sc->rx.buf_tag, sc->rx.buf_spare_map,
562bd906329SEmmanuel Vadot 	    m, &seg, &nsegs, BUS_DMA_NOWAIT) != 0) {
563bd906329SEmmanuel Vadot 		m_freem(m);
564bd906329SEmmanuel Vadot 		return (ENOBUFS);
565bd906329SEmmanuel Vadot 	}
566d3810ff9SJared McNeill 
567bd906329SEmmanuel Vadot 	if (sc->rx.buf_map[index].mbuf != NULL) {
568bd906329SEmmanuel Vadot 		bus_dmamap_sync(sc->rx.buf_tag, sc->rx.buf_map[index].map,
569bd906329SEmmanuel Vadot 		    BUS_DMASYNC_POSTREAD);
570bd906329SEmmanuel Vadot 		bus_dmamap_unload(sc->rx.buf_tag, sc->rx.buf_map[index].map);
571bd906329SEmmanuel Vadot 	}
572bd906329SEmmanuel Vadot 	map = sc->rx.buf_map[index].map;
573bd906329SEmmanuel Vadot 	sc->rx.buf_map[index].map = sc->rx.buf_spare_map;
574bd906329SEmmanuel Vadot 	sc->rx.buf_spare_map = map;
575d3810ff9SJared McNeill 	bus_dmamap_sync(sc->rx.buf_tag, sc->rx.buf_map[index].map,
576d3810ff9SJared McNeill 	    BUS_DMASYNC_PREREAD);
577d3810ff9SJared McNeill 
578d3810ff9SJared McNeill 	sc->rx.buf_map[index].mbuf = m;
579d3810ff9SJared McNeill 	awg_setup_rxdesc(sc, index, seg.ds_addr);
580d3810ff9SJared McNeill 
581d3810ff9SJared McNeill 	return (0);
582d3810ff9SJared McNeill }
583d3810ff9SJared McNeill 
584d3810ff9SJared McNeill static void
585d3810ff9SJared McNeill awg_start_locked(struct awg_softc *sc)
586d3810ff9SJared McNeill {
587d3810ff9SJared McNeill 	struct mbuf *m;
588d3810ff9SJared McNeill 	uint32_t val;
589d3810ff9SJared McNeill 	if_t ifp;
590337c6940SEmmanuel Vadot 	int cnt, err;
591d3810ff9SJared McNeill 
592d3810ff9SJared McNeill 	AWG_ASSERT_LOCKED(sc);
593d3810ff9SJared McNeill 
594d3810ff9SJared McNeill 	if (!sc->link)
595d3810ff9SJared McNeill 		return;
596d3810ff9SJared McNeill 
597d3810ff9SJared McNeill 	ifp = sc->ifp;
598d3810ff9SJared McNeill 
599d3810ff9SJared McNeill 	if ((if_getdrvflags(ifp) & (IFF_DRV_RUNNING|IFF_DRV_OACTIVE)) !=
600d3810ff9SJared McNeill 	    IFF_DRV_RUNNING)
601d3810ff9SJared McNeill 		return;
602d3810ff9SJared McNeill 
603d3810ff9SJared McNeill 	for (cnt = 0; ; cnt++) {
604d3810ff9SJared McNeill 		m = if_dequeue(ifp);
605d3810ff9SJared McNeill 		if (m == NULL)
606d3810ff9SJared McNeill 			break;
607d3810ff9SJared McNeill 
608337c6940SEmmanuel Vadot 		err = awg_encap(sc, &m);
609337c6940SEmmanuel Vadot 		if (err != 0) {
610337c6940SEmmanuel Vadot 			if (err == ENOBUFS)
611337c6940SEmmanuel Vadot 				if_setdrvflagbits(ifp, IFF_DRV_OACTIVE, 0);
612337c6940SEmmanuel Vadot 			if (m != NULL)
613d3810ff9SJared McNeill 				if_sendq_prepend(ifp, m);
614d3810ff9SJared McNeill 			break;
615d3810ff9SJared McNeill 		}
616d3810ff9SJared McNeill 		if_bpfmtap(ifp, m);
617d3810ff9SJared McNeill 	}
618d3810ff9SJared McNeill 
619d3810ff9SJared McNeill 	if (cnt != 0) {
620d3810ff9SJared McNeill 		bus_dmamap_sync(sc->tx.desc_tag, sc->tx.desc_map,
621d3810ff9SJared McNeill 		    BUS_DMASYNC_PREREAD|BUS_DMASYNC_PREWRITE);
622d3810ff9SJared McNeill 
623d3810ff9SJared McNeill 		/* Start and run TX DMA */
624d3810ff9SJared McNeill 		val = RD4(sc, EMAC_TX_CTL_1);
625d3810ff9SJared McNeill 		WR4(sc, EMAC_TX_CTL_1, val | TX_DMA_START);
626d3810ff9SJared McNeill 	}
627d3810ff9SJared McNeill }
628d3810ff9SJared McNeill 
629d3810ff9SJared McNeill static void
630d3810ff9SJared McNeill awg_start(if_t ifp)
631d3810ff9SJared McNeill {
632d3810ff9SJared McNeill 	struct awg_softc *sc;
633d3810ff9SJared McNeill 
634d3810ff9SJared McNeill 	sc = if_getsoftc(ifp);
635d3810ff9SJared McNeill 
636d3810ff9SJared McNeill 	AWG_LOCK(sc);
637d3810ff9SJared McNeill 	awg_start_locked(sc);
638d3810ff9SJared McNeill 	AWG_UNLOCK(sc);
639d3810ff9SJared McNeill }
640d3810ff9SJared McNeill 
641d3810ff9SJared McNeill static void
642d3810ff9SJared McNeill awg_tick(void *softc)
643d3810ff9SJared McNeill {
644d3810ff9SJared McNeill 	struct awg_softc *sc;
645d3810ff9SJared McNeill 	struct mii_data *mii;
646d3810ff9SJared McNeill 	if_t ifp;
647d3810ff9SJared McNeill 	int link;
648d3810ff9SJared McNeill 
649d3810ff9SJared McNeill 	sc = softc;
650d3810ff9SJared McNeill 	ifp = sc->ifp;
651d3810ff9SJared McNeill 	mii = device_get_softc(sc->miibus);
652d3810ff9SJared McNeill 
653d3810ff9SJared McNeill 	AWG_ASSERT_LOCKED(sc);
654d3810ff9SJared McNeill 
655d3810ff9SJared McNeill 	if ((if_getdrvflags(ifp) & IFF_DRV_RUNNING) == 0)
656d3810ff9SJared McNeill 		return;
657d3810ff9SJared McNeill 
658d3810ff9SJared McNeill 	link = sc->link;
659d3810ff9SJared McNeill 	mii_tick(mii);
660d3810ff9SJared McNeill 	if (sc->link && !link)
661d3810ff9SJared McNeill 		awg_start_locked(sc);
662d3810ff9SJared McNeill 
663d3810ff9SJared McNeill 	callout_reset(&sc->stat_ch, hz, awg_tick, sc);
664d3810ff9SJared McNeill }
665d3810ff9SJared McNeill 
666d3810ff9SJared McNeill /* Bit Reversal - http://aggregate.org/MAGIC/#Bit%20Reversal */
667d3810ff9SJared McNeill static uint32_t
668d3810ff9SJared McNeill bitrev32(uint32_t x)
669d3810ff9SJared McNeill {
670d3810ff9SJared McNeill 	x = (((x & 0xaaaaaaaa) >> 1) | ((x & 0x55555555) << 1));
671d3810ff9SJared McNeill 	x = (((x & 0xcccccccc) >> 2) | ((x & 0x33333333) << 2));
672d3810ff9SJared McNeill 	x = (((x & 0xf0f0f0f0) >> 4) | ((x & 0x0f0f0f0f) << 4));
673d3810ff9SJared McNeill 	x = (((x & 0xff00ff00) >> 8) | ((x & 0x00ff00ff) << 8));
674d3810ff9SJared McNeill 
675d3810ff9SJared McNeill 	return (x >> 16) | (x << 16);
676d3810ff9SJared McNeill }
677d3810ff9SJared McNeill 
678d3810ff9SJared McNeill static void
679d3810ff9SJared McNeill awg_setup_rxfilter(struct awg_softc *sc)
680d3810ff9SJared McNeill {
681d3810ff9SJared McNeill 	uint32_t val, crc, hashreg, hashbit, hash[2], machi, maclo;
682d3810ff9SJared McNeill 	int mc_count, mcnt, i;
683d3810ff9SJared McNeill 	uint8_t *eaddr, *mta;
684d3810ff9SJared McNeill 	if_t ifp;
685d3810ff9SJared McNeill 
686d3810ff9SJared McNeill 	AWG_ASSERT_LOCKED(sc);
687d3810ff9SJared McNeill 
688d3810ff9SJared McNeill 	ifp = sc->ifp;
689d3810ff9SJared McNeill 	val = 0;
690d3810ff9SJared McNeill 	hash[0] = hash[1] = 0;
691d3810ff9SJared McNeill 
692d3810ff9SJared McNeill 	mc_count = if_multiaddr_count(ifp, -1);
693d3810ff9SJared McNeill 
694d3810ff9SJared McNeill 	if (if_getflags(ifp) & IFF_PROMISC)
695d3810ff9SJared McNeill 		val |= DIS_ADDR_FILTER;
696d3810ff9SJared McNeill 	else if (if_getflags(ifp) & IFF_ALLMULTI) {
697d3810ff9SJared McNeill 		val |= RX_ALL_MULTICAST;
698d3810ff9SJared McNeill 		hash[0] = hash[1] = ~0;
699d3810ff9SJared McNeill 	} else if (mc_count > 0) {
700d3810ff9SJared McNeill 		val |= HASH_MULTICAST;
701d3810ff9SJared McNeill 
702d3810ff9SJared McNeill 		mta = malloc(sizeof(unsigned char) * ETHER_ADDR_LEN * mc_count,
703d3810ff9SJared McNeill 		    M_DEVBUF, M_NOWAIT);
704d3810ff9SJared McNeill 		if (mta == NULL) {
705d3810ff9SJared McNeill 			if_printf(ifp,
706d3810ff9SJared McNeill 			    "failed to allocate temporary multicast list\n");
707d3810ff9SJared McNeill 			return;
708d3810ff9SJared McNeill 		}
709d3810ff9SJared McNeill 
710d3810ff9SJared McNeill 		if_multiaddr_array(ifp, mta, &mcnt, mc_count);
711d3810ff9SJared McNeill 		for (i = 0; i < mcnt; i++) {
712d3810ff9SJared McNeill 			crc = ether_crc32_le(mta + (i * ETHER_ADDR_LEN),
713d3810ff9SJared McNeill 			    ETHER_ADDR_LEN) & 0x7f;
714d3810ff9SJared McNeill 			crc = bitrev32(~crc) >> 26;
715d3810ff9SJared McNeill 			hashreg = (crc >> 5);
716d3810ff9SJared McNeill 			hashbit = (crc & 0x1f);
717d3810ff9SJared McNeill 			hash[hashreg] |= (1 << hashbit);
718d3810ff9SJared McNeill 		}
719d3810ff9SJared McNeill 
720d3810ff9SJared McNeill 		free(mta, M_DEVBUF);
721d3810ff9SJared McNeill 	}
722d3810ff9SJared McNeill 
723d3810ff9SJared McNeill 	/* Write our unicast address */
724d3810ff9SJared McNeill 	eaddr = IF_LLADDR(ifp);
725d3810ff9SJared McNeill 	machi = (eaddr[5] << 8) | eaddr[4];
726d3810ff9SJared McNeill 	maclo = (eaddr[3] << 24) | (eaddr[2] << 16) | (eaddr[1] << 8) |
727d3810ff9SJared McNeill 	   (eaddr[0] << 0);
728d3810ff9SJared McNeill 	WR4(sc, EMAC_ADDR_HIGH(0), machi);
729d3810ff9SJared McNeill 	WR4(sc, EMAC_ADDR_LOW(0), maclo);
730d3810ff9SJared McNeill 
731d3810ff9SJared McNeill 	/* Multicast hash filters */
732d3810ff9SJared McNeill 	WR4(sc, EMAC_RX_HASH_0, hash[1]);
733d3810ff9SJared McNeill 	WR4(sc, EMAC_RX_HASH_1, hash[0]);
734d3810ff9SJared McNeill 
735d3810ff9SJared McNeill 	/* RX frame filter config */
736d3810ff9SJared McNeill 	WR4(sc, EMAC_RX_FRM_FLT, val);
737d3810ff9SJared McNeill }
738d3810ff9SJared McNeill 
739d3810ff9SJared McNeill static void
74016928528SJared McNeill awg_enable_intr(struct awg_softc *sc)
74116928528SJared McNeill {
74216928528SJared McNeill 	/* Enable interrupts */
74316928528SJared McNeill 	WR4(sc, EMAC_INT_EN, RX_INT_EN | TX_INT_EN | TX_BUF_UA_INT_EN);
74416928528SJared McNeill }
74516928528SJared McNeill 
74616928528SJared McNeill static void
74716928528SJared McNeill awg_disable_intr(struct awg_softc *sc)
74816928528SJared McNeill {
74916928528SJared McNeill 	/* Disable interrupts */
75016928528SJared McNeill 	WR4(sc, EMAC_INT_EN, 0);
75116928528SJared McNeill }
75216928528SJared McNeill 
75316928528SJared McNeill static void
754d3810ff9SJared McNeill awg_init_locked(struct awg_softc *sc)
755d3810ff9SJared McNeill {
756d3810ff9SJared McNeill 	struct mii_data *mii;
757d3810ff9SJared McNeill 	uint32_t val;
758d3810ff9SJared McNeill 	if_t ifp;
759d3810ff9SJared McNeill 
760d3810ff9SJared McNeill 	mii = device_get_softc(sc->miibus);
761d3810ff9SJared McNeill 	ifp = sc->ifp;
762d3810ff9SJared McNeill 
763d3810ff9SJared McNeill 	AWG_ASSERT_LOCKED(sc);
764d3810ff9SJared McNeill 
765d3810ff9SJared McNeill 	if (if_getdrvflags(ifp) & IFF_DRV_RUNNING)
766d3810ff9SJared McNeill 		return;
767d3810ff9SJared McNeill 
768d3810ff9SJared McNeill 	awg_setup_rxfilter(sc);
769d3810ff9SJared McNeill 
770d3810ff9SJared McNeill 	/* Configure DMA burst length and priorities */
771d3810ff9SJared McNeill 	val = awg_burst_len << BASIC_CTL_BURST_LEN_SHIFT;
772d3810ff9SJared McNeill 	if (awg_rx_tx_pri)
773d3810ff9SJared McNeill 		val |= BASIC_CTL_RX_TX_PRI;
774d3810ff9SJared McNeill 	WR4(sc, EMAC_BASIC_CTL_1, val);
775d3810ff9SJared McNeill 
776d3810ff9SJared McNeill 	/* Enable interrupts */
77716928528SJared McNeill #ifdef DEVICE_POLLING
77816928528SJared McNeill 	if ((if_getcapenable(ifp) & IFCAP_POLLING) == 0)
77916928528SJared McNeill 		awg_enable_intr(sc);
78016928528SJared McNeill 	else
78116928528SJared McNeill 		awg_disable_intr(sc);
78216928528SJared McNeill #else
78316928528SJared McNeill 	awg_enable_intr(sc);
78416928528SJared McNeill #endif
785d3810ff9SJared McNeill 
786d3810ff9SJared McNeill 	/* Enable transmit DMA */
787d3810ff9SJared McNeill 	val = RD4(sc, EMAC_TX_CTL_1);
78816928528SJared McNeill 	WR4(sc, EMAC_TX_CTL_1, val | TX_DMA_EN | TX_MD | TX_NEXT_FRAME);
789d3810ff9SJared McNeill 
790d3810ff9SJared McNeill 	/* Enable receive DMA */
791d3810ff9SJared McNeill 	val = RD4(sc, EMAC_RX_CTL_1);
792d3810ff9SJared McNeill 	WR4(sc, EMAC_RX_CTL_1, val | RX_DMA_EN | RX_MD);
793d3810ff9SJared McNeill 
794d3810ff9SJared McNeill 	/* Enable transmitter */
795d3810ff9SJared McNeill 	val = RD4(sc, EMAC_TX_CTL_0);
796d3810ff9SJared McNeill 	WR4(sc, EMAC_TX_CTL_0, val | TX_EN);
797d3810ff9SJared McNeill 
798d3810ff9SJared McNeill 	/* Enable receiver */
799d3810ff9SJared McNeill 	val = RD4(sc, EMAC_RX_CTL_0);
800d3810ff9SJared McNeill 	WR4(sc, EMAC_RX_CTL_0, val | RX_EN | CHECK_CRC);
801d3810ff9SJared McNeill 
802d3810ff9SJared McNeill 	if_setdrvflagbits(ifp, IFF_DRV_RUNNING, IFF_DRV_OACTIVE);
803d3810ff9SJared McNeill 
804d3810ff9SJared McNeill 	mii_mediachg(mii);
805d3810ff9SJared McNeill 	callout_reset(&sc->stat_ch, hz, awg_tick, sc);
806d3810ff9SJared McNeill }
807d3810ff9SJared McNeill 
808d3810ff9SJared McNeill static void
809d3810ff9SJared McNeill awg_init(void *softc)
810d3810ff9SJared McNeill {
811d3810ff9SJared McNeill 	struct awg_softc *sc;
812d3810ff9SJared McNeill 
813d3810ff9SJared McNeill 	sc = softc;
814d3810ff9SJared McNeill 
815d3810ff9SJared McNeill 	AWG_LOCK(sc);
816d3810ff9SJared McNeill 	awg_init_locked(sc);
817d3810ff9SJared McNeill 	AWG_UNLOCK(sc);
818d3810ff9SJared McNeill }
819d3810ff9SJared McNeill 
820d3810ff9SJared McNeill static void
821d3810ff9SJared McNeill awg_stop(struct awg_softc *sc)
822d3810ff9SJared McNeill {
823d3810ff9SJared McNeill 	if_t ifp;
824d3810ff9SJared McNeill 	uint32_t val;
8253f9ade06SEmmanuel Vadot 	int i;
826d3810ff9SJared McNeill 
827d3810ff9SJared McNeill 	AWG_ASSERT_LOCKED(sc);
828d3810ff9SJared McNeill 
829d3810ff9SJared McNeill 	ifp = sc->ifp;
830d3810ff9SJared McNeill 
831d3810ff9SJared McNeill 	callout_stop(&sc->stat_ch);
832d3810ff9SJared McNeill 
833d3810ff9SJared McNeill 	/* Stop transmit DMA and flush data in the TX FIFO */
834d3810ff9SJared McNeill 	val = RD4(sc, EMAC_TX_CTL_1);
835d3810ff9SJared McNeill 	val &= ~TX_DMA_EN;
836d3810ff9SJared McNeill 	val |= FLUSH_TX_FIFO;
837d3810ff9SJared McNeill 	WR4(sc, EMAC_TX_CTL_1, val);
838d3810ff9SJared McNeill 
839d3810ff9SJared McNeill 	/* Disable transmitter */
840d3810ff9SJared McNeill 	val = RD4(sc, EMAC_TX_CTL_0);
841d3810ff9SJared McNeill 	WR4(sc, EMAC_TX_CTL_0, val & ~TX_EN);
842d3810ff9SJared McNeill 
843d3810ff9SJared McNeill 	/* Disable receiver */
844d3810ff9SJared McNeill 	val = RD4(sc, EMAC_RX_CTL_0);
845d3810ff9SJared McNeill 	WR4(sc, EMAC_RX_CTL_0, val & ~RX_EN);
846d3810ff9SJared McNeill 
847d3810ff9SJared McNeill 	/* Disable interrupts */
84816928528SJared McNeill 	awg_disable_intr(sc);
849d3810ff9SJared McNeill 
850d3810ff9SJared McNeill 	/* Disable transmit DMA */
851d3810ff9SJared McNeill 	val = RD4(sc, EMAC_TX_CTL_1);
852d3810ff9SJared McNeill 	WR4(sc, EMAC_TX_CTL_1, val & ~TX_DMA_EN);
853d3810ff9SJared McNeill 
854d3810ff9SJared McNeill 	/* Disable receive DMA */
855d3810ff9SJared McNeill 	val = RD4(sc, EMAC_RX_CTL_1);
856d3810ff9SJared McNeill 	WR4(sc, EMAC_RX_CTL_1, val & ~RX_DMA_EN);
857d3810ff9SJared McNeill 
858d3810ff9SJared McNeill 	sc->link = 0;
859d3810ff9SJared McNeill 
8603f9ade06SEmmanuel Vadot 	/* Finish handling transmitted buffers */
8613f9ade06SEmmanuel Vadot 	awg_txeof(sc);
8623f9ade06SEmmanuel Vadot 
8633f9ade06SEmmanuel Vadot 	/* Release any untransmitted buffers. */
8643f9ade06SEmmanuel Vadot 	for (i = sc->tx.next; sc->tx.queued > 0; i = TX_NEXT(i)) {
8653f9ade06SEmmanuel Vadot 		val = le32toh(sc->tx.desc_ring[i].status);
8663f9ade06SEmmanuel Vadot 		if ((val & TX_DESC_CTL) != 0)
8673f9ade06SEmmanuel Vadot 			break;
8683f9ade06SEmmanuel Vadot 		awg_clean_txbuf(sc, i);
8693f9ade06SEmmanuel Vadot 	}
8703f9ade06SEmmanuel Vadot 	sc->tx.next = i;
8713f9ade06SEmmanuel Vadot 	for (; sc->tx.queued > 0; i = TX_NEXT(i)) {
8723f9ade06SEmmanuel Vadot 		sc->tx.desc_ring[i].status = 0;
8733f9ade06SEmmanuel Vadot 		awg_clean_txbuf(sc, i);
8743f9ade06SEmmanuel Vadot 	}
8753f9ade06SEmmanuel Vadot 	sc->tx.cur = sc->tx.next;
8763f9ade06SEmmanuel Vadot 	bus_dmamap_sync(sc->tx.desc_tag, sc->tx.desc_map,
8773f9ade06SEmmanuel Vadot 	    BUS_DMASYNC_PREREAD | BUS_DMASYNC_PREWRITE);
8783f9ade06SEmmanuel Vadot 
8793f9ade06SEmmanuel Vadot 	/* Setup RX buffers for reuse */
8803f9ade06SEmmanuel Vadot 	bus_dmamap_sync(sc->rx.desc_tag, sc->rx.desc_map,
8813f9ade06SEmmanuel Vadot 	    BUS_DMASYNC_POSTREAD | BUS_DMASYNC_POSTWRITE);
8823f9ade06SEmmanuel Vadot 
8833f9ade06SEmmanuel Vadot 	for (i = sc->rx.cur; ; i = RX_NEXT(i)) {
8843f9ade06SEmmanuel Vadot 		val = le32toh(sc->rx.desc_ring[i].status);
8853f9ade06SEmmanuel Vadot 		if ((val & RX_DESC_CTL) != 0)
8863f9ade06SEmmanuel Vadot 			break;
8873f9ade06SEmmanuel Vadot 		awg_reuse_rxdesc(sc, i);
8883f9ade06SEmmanuel Vadot 	}
8893f9ade06SEmmanuel Vadot 	sc->rx.cur = i;
8903f9ade06SEmmanuel Vadot 	bus_dmamap_sync(sc->rx.desc_tag, sc->rx.desc_map,
8913f9ade06SEmmanuel Vadot 	    BUS_DMASYNC_PREREAD | BUS_DMASYNC_PREWRITE);
8923f9ade06SEmmanuel Vadot 
893d3810ff9SJared McNeill 	if_setdrvflagbits(ifp, 0, IFF_DRV_RUNNING | IFF_DRV_OACTIVE);
894d3810ff9SJared McNeill }
895d3810ff9SJared McNeill 
89616928528SJared McNeill static int
897d3810ff9SJared McNeill awg_rxintr(struct awg_softc *sc)
898d3810ff9SJared McNeill {
899d3810ff9SJared McNeill 	if_t ifp;
900bd906329SEmmanuel Vadot 	struct mbuf *m, *mh, *mt;
90116928528SJared McNeill 	int error, index, len, cnt, npkt;
902d3810ff9SJared McNeill 	uint32_t status;
903d3810ff9SJared McNeill 
904d3810ff9SJared McNeill 	ifp = sc->ifp;
90516928528SJared McNeill 	mh = mt = NULL;
90616928528SJared McNeill 	cnt = 0;
90716928528SJared McNeill 	npkt = 0;
908d3810ff9SJared McNeill 
909d3810ff9SJared McNeill 	bus_dmamap_sync(sc->rx.desc_tag, sc->rx.desc_map,
910d3810ff9SJared McNeill 	    BUS_DMASYNC_POSTREAD | BUS_DMASYNC_POSTWRITE);
911d3810ff9SJared McNeill 
912d3810ff9SJared McNeill 	for (index = sc->rx.cur; ; index = RX_NEXT(index)) {
913d3810ff9SJared McNeill 		status = le32toh(sc->rx.desc_ring[index].status);
914d3810ff9SJared McNeill 		if ((status & RX_DESC_CTL) != 0)
915d3810ff9SJared McNeill 			break;
916d3810ff9SJared McNeill 
917d3810ff9SJared McNeill 		len = (status & RX_FRM_LEN) >> RX_FRM_LEN_SHIFT;
918bd906329SEmmanuel Vadot 
919bd906329SEmmanuel Vadot 		if (len == 0) {
920bd906329SEmmanuel Vadot 			if ((status & (RX_NO_ENOUGH_BUF_ERR | RX_OVERFLOW_ERR)) != 0)
921bd906329SEmmanuel Vadot 				if_inc_counter(ifp, IFCOUNTER_IERRORS, 1);
922bd906329SEmmanuel Vadot 			awg_reuse_rxdesc(sc, index);
923bd906329SEmmanuel Vadot 			continue;
924bd906329SEmmanuel Vadot 		}
925bd906329SEmmanuel Vadot 
926d3810ff9SJared McNeill 		m = sc->rx.buf_map[index].mbuf;
927bd906329SEmmanuel Vadot 
928bd906329SEmmanuel Vadot 		error = awg_newbuf_rx(sc, index);
929bd906329SEmmanuel Vadot 		if (error != 0) {
930bd906329SEmmanuel Vadot 			if_inc_counter(ifp, IFCOUNTER_IQDROPS, 1);
931bd906329SEmmanuel Vadot 			awg_reuse_rxdesc(sc, index);
932bd906329SEmmanuel Vadot 			continue;
933bd906329SEmmanuel Vadot 		}
934bd906329SEmmanuel Vadot 
935d3810ff9SJared McNeill 		m->m_pkthdr.rcvif = ifp;
936d3810ff9SJared McNeill 		m->m_pkthdr.len = len;
937d3810ff9SJared McNeill 		m->m_len = len;
938d3810ff9SJared McNeill 		if_inc_counter(ifp, IFCOUNTER_IPACKETS, 1);
939d3810ff9SJared McNeill 
940d3810ff9SJared McNeill 		if ((if_getcapenable(ifp) & IFCAP_RXCSUM) != 0 &&
941d3810ff9SJared McNeill 		    (status & RX_FRM_TYPE) != 0) {
942d3810ff9SJared McNeill 			m->m_pkthdr.csum_flags = CSUM_IP_CHECKED;
943d3810ff9SJared McNeill 			if ((status & RX_HEADER_ERR) == 0)
944d3810ff9SJared McNeill 				m->m_pkthdr.csum_flags |= CSUM_IP_VALID;
945d3810ff9SJared McNeill 			if ((status & RX_PAYLOAD_ERR) == 0) {
946d3810ff9SJared McNeill 				m->m_pkthdr.csum_flags |=
947d3810ff9SJared McNeill 				    CSUM_DATA_VALID | CSUM_PSEUDO_HDR;
948d3810ff9SJared McNeill 				m->m_pkthdr.csum_data = 0xffff;
949d3810ff9SJared McNeill 			}
950d3810ff9SJared McNeill 		}
951d3810ff9SJared McNeill 
95216928528SJared McNeill 		m->m_nextpkt = NULL;
95316928528SJared McNeill 		if (mh == NULL)
95416928528SJared McNeill 			mh = m;
95516928528SJared McNeill 		else
95616928528SJared McNeill 			mt->m_nextpkt = m;
95716928528SJared McNeill 		mt = m;
95816928528SJared McNeill 		++cnt;
95916928528SJared McNeill 		++npkt;
96016928528SJared McNeill 
96116928528SJared McNeill 		if (cnt == awg_rx_batch) {
962d3810ff9SJared McNeill 			AWG_UNLOCK(sc);
96316928528SJared McNeill 			if_input(ifp, mh);
964d3810ff9SJared McNeill 			AWG_LOCK(sc);
96516928528SJared McNeill 			mh = mt = NULL;
96616928528SJared McNeill 			cnt = 0;
96716928528SJared McNeill 		}
968d3810ff9SJared McNeill 	}
969d3810ff9SJared McNeill 
970d3810ff9SJared McNeill 	if (index != sc->rx.cur) {
971d3810ff9SJared McNeill 		bus_dmamap_sync(sc->rx.desc_tag, sc->rx.desc_map,
972bd906329SEmmanuel Vadot 		    BUS_DMASYNC_PREREAD | BUS_DMASYNC_PREWRITE);
973d3810ff9SJared McNeill 	}
974d3810ff9SJared McNeill 
97516928528SJared McNeill 	if (mh != NULL) {
97616928528SJared McNeill 		AWG_UNLOCK(sc);
97716928528SJared McNeill 		if_input(ifp, mh);
97816928528SJared McNeill 		AWG_LOCK(sc);
97916928528SJared McNeill 	}
98016928528SJared McNeill 
981d3810ff9SJared McNeill 	sc->rx.cur = index;
98216928528SJared McNeill 
98316928528SJared McNeill 	return (npkt);
984d3810ff9SJared McNeill }
985d3810ff9SJared McNeill 
986d3810ff9SJared McNeill static void
987337c6940SEmmanuel Vadot awg_txeof(struct awg_softc *sc)
988d3810ff9SJared McNeill {
989d3810ff9SJared McNeill 	struct emac_desc *desc;
99009e2285cSEmmanuel Vadot 	uint32_t status, size;
991d3810ff9SJared McNeill 	if_t ifp;
992f179ed05SEmmanuel Vadot 	int i, prog;
993d3810ff9SJared McNeill 
994d3810ff9SJared McNeill 	AWG_ASSERT_LOCKED(sc);
995d3810ff9SJared McNeill 
996d3810ff9SJared McNeill 	bus_dmamap_sync(sc->tx.desc_tag, sc->tx.desc_map,
997d3810ff9SJared McNeill 	    BUS_DMASYNC_POSTREAD | BUS_DMASYNC_POSTWRITE);
998d3810ff9SJared McNeill 
999d3810ff9SJared McNeill 	ifp = sc->ifp;
1000f179ed05SEmmanuel Vadot 
1001f179ed05SEmmanuel Vadot 	prog = 0;
1002d3810ff9SJared McNeill 	for (i = sc->tx.next; sc->tx.queued > 0; i = TX_NEXT(i)) {
1003d3810ff9SJared McNeill 		desc = &sc->tx.desc_ring[i];
1004d3810ff9SJared McNeill 		status = le32toh(desc->status);
1005d3810ff9SJared McNeill 		if ((status & TX_DESC_CTL) != 0)
1006d3810ff9SJared McNeill 			break;
100709e2285cSEmmanuel Vadot 		size = le32toh(desc->size);
100809e2285cSEmmanuel Vadot 		if (size & TX_LAST_DESC) {
100909e2285cSEmmanuel Vadot 			if ((status & (TX_HEADER_ERR | TX_PAYLOAD_ERR)) != 0)
101009e2285cSEmmanuel Vadot 				if_inc_counter(ifp, IFCOUNTER_OERRORS, 1);
101109e2285cSEmmanuel Vadot 			else
101209e2285cSEmmanuel Vadot 				if_inc_counter(ifp, IFCOUNTER_OPACKETS, 1);
101309e2285cSEmmanuel Vadot 		}
1014f179ed05SEmmanuel Vadot 		prog++;
1015c6110e75SEmmanuel Vadot 		awg_clean_txbuf(sc, i);
1016d3810ff9SJared McNeill 	}
1017d3810ff9SJared McNeill 
1018f179ed05SEmmanuel Vadot 	if (prog > 0) {
1019d3810ff9SJared McNeill 		sc->tx.next = i;
1020f179ed05SEmmanuel Vadot 		if_setdrvflagbits(ifp, 0, IFF_DRV_OACTIVE);
1021f179ed05SEmmanuel Vadot 	}
1022d3810ff9SJared McNeill }
1023d3810ff9SJared McNeill 
1024d3810ff9SJared McNeill static void
1025d3810ff9SJared McNeill awg_intr(void *arg)
1026d3810ff9SJared McNeill {
1027d3810ff9SJared McNeill 	struct awg_softc *sc;
1028d3810ff9SJared McNeill 	uint32_t val;
1029d3810ff9SJared McNeill 
1030d3810ff9SJared McNeill 	sc = arg;
1031d3810ff9SJared McNeill 
1032d3810ff9SJared McNeill 	AWG_LOCK(sc);
1033d3810ff9SJared McNeill 	val = RD4(sc, EMAC_INT_STA);
1034d3810ff9SJared McNeill 	WR4(sc, EMAC_INT_STA, val);
1035d3810ff9SJared McNeill 
1036d3810ff9SJared McNeill 	if (val & RX_INT)
1037d3810ff9SJared McNeill 		awg_rxintr(sc);
1038d3810ff9SJared McNeill 
10390d2abe1eSEmmanuel Vadot 	if (val & TX_INT)
1040337c6940SEmmanuel Vadot 		awg_txeof(sc);
10410d2abe1eSEmmanuel Vadot 
10420d2abe1eSEmmanuel Vadot 	if (val & (TX_INT | TX_BUF_UA_INT)) {
1043d3810ff9SJared McNeill 		if (!if_sendq_empty(sc->ifp))
1044d3810ff9SJared McNeill 			awg_start_locked(sc);
1045d3810ff9SJared McNeill 	}
1046d3810ff9SJared McNeill 
1047d3810ff9SJared McNeill 	AWG_UNLOCK(sc);
1048d3810ff9SJared McNeill }
1049d3810ff9SJared McNeill 
105016928528SJared McNeill #ifdef DEVICE_POLLING
105116928528SJared McNeill static int
105216928528SJared McNeill awg_poll(if_t ifp, enum poll_cmd cmd, int count)
105316928528SJared McNeill {
105416928528SJared McNeill 	struct awg_softc *sc;
105516928528SJared McNeill 	uint32_t val;
105616928528SJared McNeill 	int rx_npkts;
105716928528SJared McNeill 
105816928528SJared McNeill 	sc = if_getsoftc(ifp);
105916928528SJared McNeill 	rx_npkts = 0;
106016928528SJared McNeill 
106116928528SJared McNeill 	AWG_LOCK(sc);
106216928528SJared McNeill 
106316928528SJared McNeill 	if ((if_getdrvflags(ifp) & IFF_DRV_RUNNING) == 0) {
106416928528SJared McNeill 		AWG_UNLOCK(sc);
106516928528SJared McNeill 		return (0);
106616928528SJared McNeill 	}
106716928528SJared McNeill 
106816928528SJared McNeill 	rx_npkts = awg_rxintr(sc);
1069337c6940SEmmanuel Vadot 	awg_txeof(sc);
107016928528SJared McNeill 	if (!if_sendq_empty(ifp))
107116928528SJared McNeill 		awg_start_locked(sc);
107216928528SJared McNeill 
107316928528SJared McNeill 	if (cmd == POLL_AND_CHECK_STATUS) {
107416928528SJared McNeill 		val = RD4(sc, EMAC_INT_STA);
107516928528SJared McNeill 		if (val != 0)
107616928528SJared McNeill 			WR4(sc, EMAC_INT_STA, val);
107716928528SJared McNeill 	}
107816928528SJared McNeill 
107916928528SJared McNeill 	AWG_UNLOCK(sc);
108016928528SJared McNeill 
108116928528SJared McNeill 	return (rx_npkts);
108216928528SJared McNeill }
108316928528SJared McNeill #endif
108416928528SJared McNeill 
1085d3810ff9SJared McNeill static int
1086d3810ff9SJared McNeill awg_ioctl(if_t ifp, u_long cmd, caddr_t data)
1087d3810ff9SJared McNeill {
1088d3810ff9SJared McNeill 	struct awg_softc *sc;
1089d3810ff9SJared McNeill 	struct mii_data *mii;
1090d3810ff9SJared McNeill 	struct ifreq *ifr;
1091d3810ff9SJared McNeill 	int flags, mask, error;
1092d3810ff9SJared McNeill 
1093d3810ff9SJared McNeill 	sc = if_getsoftc(ifp);
1094d3810ff9SJared McNeill 	mii = device_get_softc(sc->miibus);
1095d3810ff9SJared McNeill 	ifr = (struct ifreq *)data;
1096d3810ff9SJared McNeill 	error = 0;
1097d3810ff9SJared McNeill 
1098d3810ff9SJared McNeill 	switch (cmd) {
1099d3810ff9SJared McNeill 	case SIOCSIFFLAGS:
1100d3810ff9SJared McNeill 		AWG_LOCK(sc);
1101d3810ff9SJared McNeill 		if (if_getflags(ifp) & IFF_UP) {
1102d3810ff9SJared McNeill 			if (if_getdrvflags(ifp) & IFF_DRV_RUNNING) {
1103d3810ff9SJared McNeill 				flags = if_getflags(ifp) ^ sc->if_flags;
1104d3810ff9SJared McNeill 				if ((flags & (IFF_PROMISC|IFF_ALLMULTI)) != 0)
1105d3810ff9SJared McNeill 					awg_setup_rxfilter(sc);
1106d3810ff9SJared McNeill 			} else
1107d3810ff9SJared McNeill 				awg_init_locked(sc);
1108d3810ff9SJared McNeill 		} else {
1109d3810ff9SJared McNeill 			if (if_getdrvflags(ifp) & IFF_DRV_RUNNING)
1110d3810ff9SJared McNeill 				awg_stop(sc);
1111d3810ff9SJared McNeill 		}
1112d3810ff9SJared McNeill 		sc->if_flags = if_getflags(ifp);
1113d3810ff9SJared McNeill 		AWG_UNLOCK(sc);
1114d3810ff9SJared McNeill 		break;
1115d3810ff9SJared McNeill 	case SIOCADDMULTI:
1116d3810ff9SJared McNeill 	case SIOCDELMULTI:
1117d3810ff9SJared McNeill 		if (if_getdrvflags(ifp) & IFF_DRV_RUNNING) {
1118d3810ff9SJared McNeill 			AWG_LOCK(sc);
1119d3810ff9SJared McNeill 			awg_setup_rxfilter(sc);
1120d3810ff9SJared McNeill 			AWG_UNLOCK(sc);
1121d3810ff9SJared McNeill 		}
1122d3810ff9SJared McNeill 		break;
1123d3810ff9SJared McNeill 	case SIOCSIFMEDIA:
1124d3810ff9SJared McNeill 	case SIOCGIFMEDIA:
1125d3810ff9SJared McNeill 		error = ifmedia_ioctl(ifp, ifr, &mii->mii_media, cmd);
1126d3810ff9SJared McNeill 		break;
1127d3810ff9SJared McNeill 	case SIOCSIFCAP:
1128d3810ff9SJared McNeill 		mask = ifr->ifr_reqcap ^ if_getcapenable(ifp);
112916928528SJared McNeill #ifdef DEVICE_POLLING
113016928528SJared McNeill 		if (mask & IFCAP_POLLING) {
113116928528SJared McNeill 			if ((ifr->ifr_reqcap & IFCAP_POLLING) != 0) {
113216928528SJared McNeill 				error = ether_poll_register(awg_poll, ifp);
113316928528SJared McNeill 				if (error != 0)
113416928528SJared McNeill 					break;
113516928528SJared McNeill 				AWG_LOCK(sc);
113616928528SJared McNeill 				awg_disable_intr(sc);
113716928528SJared McNeill 				if_setcapenablebit(ifp, IFCAP_POLLING, 0);
113816928528SJared McNeill 				AWG_UNLOCK(sc);
113916928528SJared McNeill 			} else {
114016928528SJared McNeill 				error = ether_poll_deregister(ifp);
114116928528SJared McNeill 				AWG_LOCK(sc);
114216928528SJared McNeill 				awg_enable_intr(sc);
114316928528SJared McNeill 				if_setcapenablebit(ifp, 0, IFCAP_POLLING);
114416928528SJared McNeill 				AWG_UNLOCK(sc);
114516928528SJared McNeill 			}
114616928528SJared McNeill 		}
114716928528SJared McNeill #endif
1148d3810ff9SJared McNeill 		if (mask & IFCAP_VLAN_MTU)
1149d3810ff9SJared McNeill 			if_togglecapenable(ifp, IFCAP_VLAN_MTU);
1150d3810ff9SJared McNeill 		if (mask & IFCAP_RXCSUM)
1151d3810ff9SJared McNeill 			if_togglecapenable(ifp, IFCAP_RXCSUM);
1152d3810ff9SJared McNeill 		if (mask & IFCAP_TXCSUM)
1153d3810ff9SJared McNeill 			if_togglecapenable(ifp, IFCAP_TXCSUM);
11542a811fc0SJared McNeill 		if ((if_getcapenable(ifp) & IFCAP_TXCSUM) != 0)
11552a811fc0SJared McNeill 			if_sethwassistbits(ifp, CSUM_IP | CSUM_UDP | CSUM_TCP, 0);
1156d3810ff9SJared McNeill 		else
11572a811fc0SJared McNeill 			if_sethwassistbits(ifp, 0, CSUM_IP | CSUM_UDP | CSUM_TCP);
1158d3810ff9SJared McNeill 		break;
1159d3810ff9SJared McNeill 	default:
1160d3810ff9SJared McNeill 		error = ether_ioctl(ifp, cmd, data);
1161d3810ff9SJared McNeill 		break;
1162d3810ff9SJared McNeill 	}
1163d3810ff9SJared McNeill 
1164d3810ff9SJared McNeill 	return (error);
1165d3810ff9SJared McNeill }
1166d3810ff9SJared McNeill 
11672defb358SKyle Evans static uint32_t
11682defb358SKyle Evans syscon_read_emac_clk_reg(device_t dev)
11692defb358SKyle Evans {
11702defb358SKyle Evans 	struct awg_softc *sc;
11712defb358SKyle Evans 
11722defb358SKyle Evans 	sc = device_get_softc(dev);
11732defb358SKyle Evans 	if (sc->syscon != NULL)
11742defb358SKyle Evans 		return (SYSCON_READ_4(sc->syscon, EMAC_CLK_REG));
11752defb358SKyle Evans 	else if (sc->res[_RES_SYSCON] != NULL)
11762defb358SKyle Evans 		return (bus_read_4(sc->res[_RES_SYSCON], 0));
11772defb358SKyle Evans 
11782defb358SKyle Evans 	return (0);
11792defb358SKyle Evans }
11802defb358SKyle Evans 
11812defb358SKyle Evans static void
11822defb358SKyle Evans syscon_write_emac_clk_reg(device_t dev, uint32_t val)
11832defb358SKyle Evans {
11842defb358SKyle Evans 	struct awg_softc *sc;
11852defb358SKyle Evans 
11862defb358SKyle Evans 	sc = device_get_softc(dev);
11872defb358SKyle Evans 	if (sc->syscon != NULL)
11882defb358SKyle Evans 		SYSCON_WRITE_4(sc->syscon, EMAC_CLK_REG, val);
11892defb358SKyle Evans 	else if (sc->res[_RES_SYSCON] != NULL)
11902defb358SKyle Evans 		bus_write_4(sc->res[_RES_SYSCON], 0, val);
11912defb358SKyle Evans }
11922defb358SKyle Evans 
1193767754e5SKyle Evans static phandle_t
1194767754e5SKyle Evans awg_get_phy_node(device_t dev)
1195767754e5SKyle Evans {
1196767754e5SKyle Evans 	phandle_t node;
1197767754e5SKyle Evans 	pcell_t phy_handle;
1198767754e5SKyle Evans 
1199767754e5SKyle Evans 	node = ofw_bus_get_node(dev);
1200767754e5SKyle Evans 	if (OF_getencprop(node, "phy-handle", (void *)&phy_handle,
1201767754e5SKyle Evans 	    sizeof(phy_handle)) <= 0)
1202767754e5SKyle Evans 		return (0);
1203767754e5SKyle Evans 
1204767754e5SKyle Evans 	return (OF_node_from_xref(phy_handle));
1205767754e5SKyle Evans }
1206767754e5SKyle Evans 
1207767754e5SKyle Evans static bool
1208767754e5SKyle Evans awg_has_internal_phy(device_t dev)
1209767754e5SKyle Evans {
1210767754e5SKyle Evans 	phandle_t node, phy_node;
1211767754e5SKyle Evans 
1212767754e5SKyle Evans 	node = ofw_bus_get_node(dev);
1213767754e5SKyle Evans 	/* Legacy binding */
1214767754e5SKyle Evans 	if (OF_hasprop(node, "allwinner,use-internal-phy"))
1215767754e5SKyle Evans 		return (true);
1216767754e5SKyle Evans 
1217767754e5SKyle Evans 	phy_node = awg_get_phy_node(dev);
1218767754e5SKyle Evans 	return (phy_node != 0 && ofw_bus_node_is_compatible(OF_parent(phy_node),
1219767754e5SKyle Evans 	    "allwinner,sun8i-h3-mdio-internal") != 0);
1220767754e5SKyle Evans }
1221767754e5SKyle Evans 
1222d3810ff9SJared McNeill static int
1223*9a77a643SKyle Evans awg_parse_delay(device_t dev, uint32_t *tx_delay, uint32_t *rx_delay)
1224*9a77a643SKyle Evans {
1225*9a77a643SKyle Evans 	phandle_t node;
1226*9a77a643SKyle Evans 	uint32_t delay;
1227*9a77a643SKyle Evans 
1228*9a77a643SKyle Evans 	if (tx_delay == NULL || rx_delay == NULL)
1229*9a77a643SKyle Evans 		return (EINVAL);
1230*9a77a643SKyle Evans 	*tx_delay = *rx_delay = 0;
1231*9a77a643SKyle Evans 	node = ofw_bus_get_node(dev);
1232*9a77a643SKyle Evans 
1233*9a77a643SKyle Evans 	if (OF_getencprop(node, "tx-delay", &delay, sizeof(delay)) >= 0)
1234*9a77a643SKyle Evans 		*tx_delay = delay;
1235*9a77a643SKyle Evans 	else if (OF_getencprop(node, "allwinner,tx-delay-ps", &delay,
1236*9a77a643SKyle Evans 	    sizeof(delay)) >= 0) {
1237*9a77a643SKyle Evans 		if ((delay % 100) != 0) {
1238*9a77a643SKyle Evans 			device_printf(dev, "tx-delay-ps is not a multiple of 100\n");
1239*9a77a643SKyle Evans 			return (EDOM);
1240*9a77a643SKyle Evans 		}
1241*9a77a643SKyle Evans 		*tx_delay = delay / 100;
1242*9a77a643SKyle Evans 	}
1243*9a77a643SKyle Evans 	if (*tx_delay > 7) {
1244*9a77a643SKyle Evans 		device_printf(dev, "tx-delay out of range\n");
1245*9a77a643SKyle Evans 		return (ERANGE);
1246*9a77a643SKyle Evans 	}
1247*9a77a643SKyle Evans 
1248*9a77a643SKyle Evans 	if (OF_getencprop(node, "rx-delay", &delay, sizeof(delay)) >= 0)
1249*9a77a643SKyle Evans 		*rx_delay = delay;
1250*9a77a643SKyle Evans 	else if (OF_getencprop(node, "allwinner,rx-delay-ps", &delay,
1251*9a77a643SKyle Evans 	    sizeof(delay)) >= 0) {
1252*9a77a643SKyle Evans 		if ((delay % 100) != 0) {
1253*9a77a643SKyle Evans 			device_printf(dev, "rx-delay-ps is not within documented domain\n");
1254*9a77a643SKyle Evans 			return (EDOM);
1255*9a77a643SKyle Evans 		}
1256*9a77a643SKyle Evans 		*rx_delay = delay / 100;
1257*9a77a643SKyle Evans 	}
1258*9a77a643SKyle Evans 	if (*rx_delay > 31) {
1259*9a77a643SKyle Evans 		device_printf(dev, "rx-delay out of range\n");
1260*9a77a643SKyle Evans 		return (ERANGE);
1261*9a77a643SKyle Evans 	}
1262*9a77a643SKyle Evans 
1263*9a77a643SKyle Evans 	return (0);
1264*9a77a643SKyle Evans }
1265*9a77a643SKyle Evans 
1266*9a77a643SKyle Evans static int
126701a469b8SJared McNeill awg_setup_phy(device_t dev)
1268d3810ff9SJared McNeill {
1269d3810ff9SJared McNeill 	struct awg_softc *sc;
127001a469b8SJared McNeill 	clk_t clk_tx, clk_tx_parent;
1271d3810ff9SJared McNeill 	const char *tx_parent_name;
1272d3810ff9SJared McNeill 	char *phy_type;
1273d3810ff9SJared McNeill 	phandle_t node;
127401a469b8SJared McNeill 	uint32_t reg, tx_delay, rx_delay;
127501a469b8SJared McNeill 	int error;
12762defb358SKyle Evans 	bool use_syscon;
1277d3810ff9SJared McNeill 
1278d3810ff9SJared McNeill 	sc = device_get_softc(dev);
1279d3810ff9SJared McNeill 	node = ofw_bus_get_node(dev);
12802defb358SKyle Evans 	use_syscon = false;
1281d3810ff9SJared McNeill 
1282217d17bcSOleksandr Tymoshenko 	if (OF_getprop_alloc(node, "phy-mode", (void **)&phy_type) == 0)
128301a469b8SJared McNeill 		return (0);
1284d3810ff9SJared McNeill 
12852defb358SKyle Evans 	if (sc->syscon != NULL || sc->res[_RES_SYSCON] != NULL)
12862defb358SKyle Evans 		use_syscon = true;
12872defb358SKyle Evans 
1288d3810ff9SJared McNeill 	if (bootverbose)
128901a469b8SJared McNeill 		device_printf(dev, "PHY type: %s, conf mode: %s\n", phy_type,
12902defb358SKyle Evans 		    use_syscon ? "reg" : "clk");
1291d3810ff9SJared McNeill 
12922defb358SKyle Evans 	if (use_syscon) {
12932defb358SKyle Evans 		/*
12942defb358SKyle Evans 		 * Abstract away writing to syscon for devices like the pine64.
12952defb358SKyle Evans 		 * For the pine64, we get dtb from U-Boot and it still uses the
12962defb358SKyle Evans 		 * legacy setup of specifying syscon register in emac node
12972defb358SKyle Evans 		 * rather than as its own node and using an xref in emac.
12982defb358SKyle Evans 		 * These abstractions can go away once U-Boot dts is up-to-date.
12992defb358SKyle Evans 		 */
13002defb358SKyle Evans 		reg = syscon_read_emac_clk_reg(dev);
130101a469b8SJared McNeill 		reg &= ~(EMAC_CLK_PIT | EMAC_CLK_SRC | EMAC_CLK_RMII_EN);
1302858f2466SKyle Evans 		if (strncmp(phy_type, "rgmii", 5) == 0)
130301a469b8SJared McNeill 			reg |= EMAC_CLK_PIT_RGMII | EMAC_CLK_SRC_RGMII;
130401a469b8SJared McNeill 		else if (strcmp(phy_type, "rmii") == 0)
130501a469b8SJared McNeill 			reg |= EMAC_CLK_RMII_EN;
130601a469b8SJared McNeill 		else
130701a469b8SJared McNeill 			reg |= EMAC_CLK_PIT_MII | EMAC_CLK_SRC_MII;
130801a469b8SJared McNeill 
1309*9a77a643SKyle Evans 		/*
1310*9a77a643SKyle Evans 		 * Fail attach if we fail to parse either of the delay
1311*9a77a643SKyle Evans 		 * parameters. If we don't have the proper delay to write to
1312*9a77a643SKyle Evans 		 * syscon, then awg likely won't function properly anyways.
1313*9a77a643SKyle Evans 		 * Lack of delay is not an error!
1314*9a77a643SKyle Evans 		 */
1315*9a77a643SKyle Evans 		error = awg_parse_delay(dev, &tx_delay, &rx_delay);
1316*9a77a643SKyle Evans 		if (error != 0)
1317*9a77a643SKyle Evans 			goto fail;
1318*9a77a643SKyle Evans 
1319*9a77a643SKyle Evans 		/* Default to 0 and we'll increase it if we need to. */
1320*9a77a643SKyle Evans 		reg &= ~(EMAC_CLK_ETXDC | EMAC_CLK_ERXDC);
1321*9a77a643SKyle Evans 		if (tx_delay > 0)
132201a469b8SJared McNeill 			reg |= (tx_delay << EMAC_CLK_ETXDC_SHIFT);
1323*9a77a643SKyle Evans 		if (rx_delay > 0)
132401a469b8SJared McNeill 			reg |= (rx_delay << EMAC_CLK_ERXDC_SHIFT);
132501a469b8SJared McNeill 
132601a469b8SJared McNeill 		if (sc->type == EMAC_H3) {
1327767754e5SKyle Evans 			if (awg_has_internal_phy(dev)) {
132801a469b8SJared McNeill 				reg |= EMAC_CLK_EPHY_SELECT;
132901a469b8SJared McNeill 				reg &= ~EMAC_CLK_EPHY_SHUTDOWN;
133001a469b8SJared McNeill 				if (OF_hasprop(node,
133101a469b8SJared McNeill 				    "allwinner,leds-active-low"))
133201a469b8SJared McNeill 					reg |= EMAC_CLK_EPHY_LED_POL;
133301a469b8SJared McNeill 				else
133401a469b8SJared McNeill 					reg &= ~EMAC_CLK_EPHY_LED_POL;
133501a469b8SJared McNeill 
133601a469b8SJared McNeill 				/* Set internal PHY addr to 1 */
133701a469b8SJared McNeill 				reg &= ~EMAC_CLK_EPHY_ADDR;
133801a469b8SJared McNeill 				reg |= (1 << EMAC_CLK_EPHY_ADDR_SHIFT);
133901a469b8SJared McNeill 			} else {
134001a469b8SJared McNeill 				reg &= ~EMAC_CLK_EPHY_SELECT;
134101a469b8SJared McNeill 			}
134201a469b8SJared McNeill 		}
134301a469b8SJared McNeill 
134401a469b8SJared McNeill 		if (bootverbose)
134501a469b8SJared McNeill 			device_printf(dev, "EMAC clock: 0x%08x\n", reg);
13462defb358SKyle Evans 		syscon_write_emac_clk_reg(dev, reg);
134701a469b8SJared McNeill 	} else {
1348858f2466SKyle Evans 		if (strncmp(phy_type, "rgmii", 5) == 0)
1349d3810ff9SJared McNeill 			tx_parent_name = "emac_int_tx";
1350d3810ff9SJared McNeill 		else
1351d3810ff9SJared McNeill 			tx_parent_name = "mii_phy_tx";
1352d3810ff9SJared McNeill 
1353d3810ff9SJared McNeill 		/* Get the TX clock */
1354dac93553SMichal Meloun 		error = clk_get_by_ofw_name(dev, 0, "tx", &clk_tx);
1355d3810ff9SJared McNeill 		if (error != 0) {
1356d3810ff9SJared McNeill 			device_printf(dev, "cannot get tx clock\n");
1357d3810ff9SJared McNeill 			goto fail;
1358d3810ff9SJared McNeill 		}
1359d3810ff9SJared McNeill 
1360d3810ff9SJared McNeill 		/* Find the desired parent clock based on phy-mode property */
1361d3810ff9SJared McNeill 		error = clk_get_by_name(dev, tx_parent_name, &clk_tx_parent);
1362d3810ff9SJared McNeill 		if (error != 0) {
1363d3810ff9SJared McNeill 			device_printf(dev, "cannot get clock '%s'\n",
1364d3810ff9SJared McNeill 			    tx_parent_name);
1365d3810ff9SJared McNeill 			goto fail;
1366d3810ff9SJared McNeill 		}
1367d3810ff9SJared McNeill 
1368d3810ff9SJared McNeill 		/* Set TX clock parent */
1369d3810ff9SJared McNeill 		error = clk_set_parent_by_clk(clk_tx, clk_tx_parent);
1370d3810ff9SJared McNeill 		if (error != 0) {
1371d3810ff9SJared McNeill 			device_printf(dev, "cannot set tx clock parent\n");
1372d3810ff9SJared McNeill 			goto fail;
1373d3810ff9SJared McNeill 		}
1374d3810ff9SJared McNeill 
1375d3810ff9SJared McNeill 		/* Enable TX clock */
1376d3810ff9SJared McNeill 		error = clk_enable(clk_tx);
1377d3810ff9SJared McNeill 		if (error != 0) {
1378d3810ff9SJared McNeill 			device_printf(dev, "cannot enable tx clock\n");
1379d3810ff9SJared McNeill 			goto fail;
1380d3810ff9SJared McNeill 		}
1381d3810ff9SJared McNeill 	}
1382d3810ff9SJared McNeill 
138301a469b8SJared McNeill 	error = 0;
138401a469b8SJared McNeill 
138501a469b8SJared McNeill fail:
138601a469b8SJared McNeill 	OF_prop_free(phy_type);
138701a469b8SJared McNeill 	return (error);
138801a469b8SJared McNeill }
138901a469b8SJared McNeill 
139001a469b8SJared McNeill static int
139101a469b8SJared McNeill awg_setup_extres(device_t dev)
139201a469b8SJared McNeill {
139301a469b8SJared McNeill 	struct awg_softc *sc;
1394767754e5SKyle Evans 	phandle_t node, phy_node;
139501a469b8SJared McNeill 	hwreset_t rst_ahb, rst_ephy;
139601a469b8SJared McNeill 	clk_t clk_ahb, clk_ephy;
139701a469b8SJared McNeill 	regulator_t reg;
139801a469b8SJared McNeill 	uint64_t freq;
139901a469b8SJared McNeill 	int error, div;
140001a469b8SJared McNeill 
140101a469b8SJared McNeill 	sc = device_get_softc(dev);
140201a469b8SJared McNeill 	rst_ahb = rst_ephy = NULL;
140301a469b8SJared McNeill 	clk_ahb = clk_ephy = NULL;
140401a469b8SJared McNeill 	reg = NULL;
14052defb358SKyle Evans 	node = ofw_bus_get_node(dev);
1406767754e5SKyle Evans 	phy_node = awg_get_phy_node(dev);
1407767754e5SKyle Evans 
1408767754e5SKyle Evans 	if (phy_node == 0 && OF_hasprop(node, "phy-handle")) {
1409767754e5SKyle Evans 		error = ENXIO;
1410767754e5SKyle Evans 		device_printf(dev, "cannot get phy handle\n");
1411767754e5SKyle Evans 		goto fail;
1412767754e5SKyle Evans 	}
141301a469b8SJared McNeill 
141401a469b8SJared McNeill 	/* Get AHB clock and reset resources */
1415767754e5SKyle Evans 	error = hwreset_get_by_ofw_name(dev, 0, "stmmaceth", &rst_ahb);
1416767754e5SKyle Evans 	if (error != 0)
141701a469b8SJared McNeill 		error = hwreset_get_by_ofw_name(dev, 0, "ahb", &rst_ahb);
141801a469b8SJared McNeill 	if (error != 0) {
141901a469b8SJared McNeill 		device_printf(dev, "cannot get ahb reset\n");
142001a469b8SJared McNeill 		goto fail;
142101a469b8SJared McNeill 	}
142201a469b8SJared McNeill 	if (hwreset_get_by_ofw_name(dev, 0, "ephy", &rst_ephy) != 0)
1423767754e5SKyle Evans 		if (phy_node == 0 || hwreset_get_by_ofw_idx(dev, phy_node, 0,
1424767754e5SKyle Evans 		    &rst_ephy) != 0)
142501a469b8SJared McNeill 			rst_ephy = NULL;
1426767754e5SKyle Evans 	error = clk_get_by_ofw_name(dev, 0, "stmmaceth", &clk_ahb);
1427767754e5SKyle Evans 	if (error != 0)
142801a469b8SJared McNeill 		error = clk_get_by_ofw_name(dev, 0, "ahb", &clk_ahb);
142901a469b8SJared McNeill 	if (error != 0) {
143001a469b8SJared McNeill 		device_printf(dev, "cannot get ahb clock\n");
143101a469b8SJared McNeill 		goto fail;
143201a469b8SJared McNeill 	}
143301a469b8SJared McNeill 	if (clk_get_by_ofw_name(dev, 0, "ephy", &clk_ephy) != 0)
1434767754e5SKyle Evans 		if (phy_node == 0 || clk_get_by_ofw_index(dev, phy_node, 0,
1435767754e5SKyle Evans 		    &clk_ephy) != 0)
143601a469b8SJared McNeill 			clk_ephy = NULL;
143701a469b8SJared McNeill 
14382defb358SKyle Evans 	if (OF_hasprop(node, "syscon") && syscon_get_by_ofw_property(dev, node,
14392defb358SKyle Evans 	    "syscon", &sc->syscon) != 0) {
14402defb358SKyle Evans 		device_printf(dev, "cannot get syscon driver handle\n");
14412defb358SKyle Evans 		goto fail;
14422defb358SKyle Evans 	}
14432defb358SKyle Evans 
144401a469b8SJared McNeill 	/* Configure PHY for MII or RGMII mode */
144501a469b8SJared McNeill 	if (awg_setup_phy(dev) != 0)
144601a469b8SJared McNeill 		goto fail;
144701a469b8SJared McNeill 
144801a469b8SJared McNeill 	/* Enable clocks */
1449d3810ff9SJared McNeill 	error = clk_enable(clk_ahb);
1450d3810ff9SJared McNeill 	if (error != 0) {
1451d3810ff9SJared McNeill 		device_printf(dev, "cannot enable ahb clock\n");
1452d3810ff9SJared McNeill 		goto fail;
1453d3810ff9SJared McNeill 	}
145401a469b8SJared McNeill 	if (clk_ephy != NULL) {
145501a469b8SJared McNeill 		error = clk_enable(clk_ephy);
145601a469b8SJared McNeill 		if (error != 0) {
145701a469b8SJared McNeill 			device_printf(dev, "cannot enable ephy clock\n");
145801a469b8SJared McNeill 			goto fail;
145901a469b8SJared McNeill 		}
146001a469b8SJared McNeill 	}
1461d3810ff9SJared McNeill 
1462d3810ff9SJared McNeill 	/* De-assert reset */
1463d3810ff9SJared McNeill 	error = hwreset_deassert(rst_ahb);
1464d3810ff9SJared McNeill 	if (error != 0) {
1465d3810ff9SJared McNeill 		device_printf(dev, "cannot de-assert ahb reset\n");
1466d3810ff9SJared McNeill 		goto fail;
1467d3810ff9SJared McNeill 	}
146801a469b8SJared McNeill 	if (rst_ephy != NULL) {
146901a469b8SJared McNeill 		error = hwreset_deassert(rst_ephy);
147001a469b8SJared McNeill 		if (error != 0) {
147101a469b8SJared McNeill 			device_printf(dev, "cannot de-assert ephy reset\n");
147201a469b8SJared McNeill 			goto fail;
147301a469b8SJared McNeill 		}
147401a469b8SJared McNeill 	}
1475d3810ff9SJared McNeill 
1476d3810ff9SJared McNeill 	/* Enable PHY regulator if applicable */
1477dac93553SMichal Meloun 	if (regulator_get_by_ofw_property(dev, 0, "phy-supply", &reg) == 0) {
1478d3810ff9SJared McNeill 		error = regulator_enable(reg);
1479d3810ff9SJared McNeill 		if (error != 0) {
1480d3810ff9SJared McNeill 			device_printf(dev, "cannot enable PHY regulator\n");
1481d3810ff9SJared McNeill 			goto fail;
1482d3810ff9SJared McNeill 		}
1483d3810ff9SJared McNeill 	}
1484d3810ff9SJared McNeill 
1485d3810ff9SJared McNeill 	/* Determine MDC clock divide ratio based on AHB clock */
1486d3810ff9SJared McNeill 	error = clk_get_freq(clk_ahb, &freq);
1487d3810ff9SJared McNeill 	if (error != 0) {
1488d3810ff9SJared McNeill 		device_printf(dev, "cannot get AHB clock frequency\n");
1489d3810ff9SJared McNeill 		goto fail;
1490d3810ff9SJared McNeill 	}
1491d3810ff9SJared McNeill 	div = freq / MDIO_FREQ;
1492d3810ff9SJared McNeill 	if (div <= 16)
1493d3810ff9SJared McNeill 		sc->mdc_div_ratio_m = MDC_DIV_RATIO_M_16;
1494d3810ff9SJared McNeill 	else if (div <= 32)
1495d3810ff9SJared McNeill 		sc->mdc_div_ratio_m = MDC_DIV_RATIO_M_32;
1496d3810ff9SJared McNeill 	else if (div <= 64)
1497d3810ff9SJared McNeill 		sc->mdc_div_ratio_m = MDC_DIV_RATIO_M_64;
1498d3810ff9SJared McNeill 	else if (div <= 128)
1499d3810ff9SJared McNeill 		sc->mdc_div_ratio_m = MDC_DIV_RATIO_M_128;
1500d3810ff9SJared McNeill 	else {
1501d3810ff9SJared McNeill 		device_printf(dev, "cannot determine MDC clock divide ratio\n");
1502d3810ff9SJared McNeill 		error = ENXIO;
1503d3810ff9SJared McNeill 		goto fail;
1504d3810ff9SJared McNeill 	}
1505d3810ff9SJared McNeill 
1506d3810ff9SJared McNeill 	if (bootverbose)
150701a469b8SJared McNeill 		device_printf(dev, "AHB frequency %ju Hz, MDC div: 0x%x\n",
150801a469b8SJared McNeill 		    (uintmax_t)freq, sc->mdc_div_ratio_m);
1509d3810ff9SJared McNeill 
1510d3810ff9SJared McNeill 	return (0);
1511d3810ff9SJared McNeill 
1512d3810ff9SJared McNeill fail:
1513d3810ff9SJared McNeill 	if (reg != NULL)
1514d3810ff9SJared McNeill 		regulator_release(reg);
151501a469b8SJared McNeill 	if (clk_ephy != NULL)
151601a469b8SJared McNeill 		clk_release(clk_ephy);
1517d3810ff9SJared McNeill 	if (clk_ahb != NULL)
1518d3810ff9SJared McNeill 		clk_release(clk_ahb);
151901a469b8SJared McNeill 	if (rst_ephy != NULL)
152001a469b8SJared McNeill 		hwreset_release(rst_ephy);
1521d3810ff9SJared McNeill 	if (rst_ahb != NULL)
1522d3810ff9SJared McNeill 		hwreset_release(rst_ahb);
1523d3810ff9SJared McNeill 	return (error);
1524d3810ff9SJared McNeill }
1525d3810ff9SJared McNeill 
1526d3810ff9SJared McNeill static void
1527d3810ff9SJared McNeill awg_get_eaddr(device_t dev, uint8_t *eaddr)
1528d3810ff9SJared McNeill {
1529d3810ff9SJared McNeill 	struct awg_softc *sc;
1530d3810ff9SJared McNeill 	uint32_t maclo, machi, rnd;
15311403e695SJared McNeill 	u_char rootkey[16];
1532d3810ff9SJared McNeill 
1533d3810ff9SJared McNeill 	sc = device_get_softc(dev);
1534d3810ff9SJared McNeill 
1535d3810ff9SJared McNeill 	machi = RD4(sc, EMAC_ADDR_HIGH(0)) & 0xffff;
1536d3810ff9SJared McNeill 	maclo = RD4(sc, EMAC_ADDR_LOW(0));
1537d3810ff9SJared McNeill 
1538d3810ff9SJared McNeill 	if (maclo == 0xffffffff && machi == 0xffff) {
1539d3810ff9SJared McNeill 		/* MAC address in hardware is invalid, create one */
15401403e695SJared McNeill 		if (aw_sid_get_rootkey(rootkey) == 0 &&
15411403e695SJared McNeill 		    (rootkey[3] | rootkey[12] | rootkey[13] | rootkey[14] |
15421403e695SJared McNeill 		     rootkey[15]) != 0) {
15431403e695SJared McNeill 			/* MAC address is derived from the root key in SID */
15441403e695SJared McNeill 			maclo = (rootkey[13] << 24) | (rootkey[12] << 16) |
15451403e695SJared McNeill 				(rootkey[3] << 8) | 0x02;
15461403e695SJared McNeill 			machi = (rootkey[15] << 8) | rootkey[14];
15471403e695SJared McNeill 		} else {
15481403e695SJared McNeill 			/* Create one */
1549d3810ff9SJared McNeill 			rnd = arc4random();
1550d3810ff9SJared McNeill 			maclo = 0x00f2 | (rnd & 0xffff0000);
1551d3810ff9SJared McNeill 			machi = rnd & 0xffff;
1552d3810ff9SJared McNeill 		}
15531403e695SJared McNeill 	}
1554d3810ff9SJared McNeill 
1555d3810ff9SJared McNeill 	eaddr[0] = maclo & 0xff;
1556d3810ff9SJared McNeill 	eaddr[1] = (maclo >> 8) & 0xff;
1557d3810ff9SJared McNeill 	eaddr[2] = (maclo >> 16) & 0xff;
1558d3810ff9SJared McNeill 	eaddr[3] = (maclo >> 24) & 0xff;
1559d3810ff9SJared McNeill 	eaddr[4] = machi & 0xff;
1560d3810ff9SJared McNeill 	eaddr[5] = (machi >> 8) & 0xff;
1561d3810ff9SJared McNeill }
1562d3810ff9SJared McNeill 
1563d3810ff9SJared McNeill #ifdef AWG_DEBUG
1564d3810ff9SJared McNeill static void
1565d3810ff9SJared McNeill awg_dump_regs(device_t dev)
1566d3810ff9SJared McNeill {
1567d3810ff9SJared McNeill 	static const struct {
1568d3810ff9SJared McNeill 		const char *name;
1569d3810ff9SJared McNeill 		u_int reg;
1570d3810ff9SJared McNeill 	} regs[] = {
1571d3810ff9SJared McNeill 		{ "BASIC_CTL_0", EMAC_BASIC_CTL_0 },
1572d3810ff9SJared McNeill 		{ "BASIC_CTL_1", EMAC_BASIC_CTL_1 },
1573d3810ff9SJared McNeill 		{ "INT_STA", EMAC_INT_STA },
1574d3810ff9SJared McNeill 		{ "INT_EN", EMAC_INT_EN },
1575d3810ff9SJared McNeill 		{ "TX_CTL_0", EMAC_TX_CTL_0 },
1576d3810ff9SJared McNeill 		{ "TX_CTL_1", EMAC_TX_CTL_1 },
1577d3810ff9SJared McNeill 		{ "TX_FLOW_CTL", EMAC_TX_FLOW_CTL },
1578d3810ff9SJared McNeill 		{ "TX_DMA_LIST", EMAC_TX_DMA_LIST },
1579d3810ff9SJared McNeill 		{ "RX_CTL_0", EMAC_RX_CTL_0 },
1580d3810ff9SJared McNeill 		{ "RX_CTL_1", EMAC_RX_CTL_1 },
1581d3810ff9SJared McNeill 		{ "RX_DMA_LIST", EMAC_RX_DMA_LIST },
1582d3810ff9SJared McNeill 		{ "RX_FRM_FLT", EMAC_RX_FRM_FLT },
1583d3810ff9SJared McNeill 		{ "RX_HASH_0", EMAC_RX_HASH_0 },
1584d3810ff9SJared McNeill 		{ "RX_HASH_1", EMAC_RX_HASH_1 },
1585d3810ff9SJared McNeill 		{ "MII_CMD", EMAC_MII_CMD },
1586d3810ff9SJared McNeill 		{ "ADDR_HIGH0", EMAC_ADDR_HIGH(0) },
1587d3810ff9SJared McNeill 		{ "ADDR_LOW0", EMAC_ADDR_LOW(0) },
1588d3810ff9SJared McNeill 		{ "TX_DMA_STA", EMAC_TX_DMA_STA },
1589d3810ff9SJared McNeill 		{ "TX_DMA_CUR_DESC", EMAC_TX_DMA_CUR_DESC },
1590d3810ff9SJared McNeill 		{ "TX_DMA_CUR_BUF", EMAC_TX_DMA_CUR_BUF },
1591d3810ff9SJared McNeill 		{ "RX_DMA_STA", EMAC_RX_DMA_STA },
1592d3810ff9SJared McNeill 		{ "RX_DMA_CUR_DESC", EMAC_RX_DMA_CUR_DESC },
1593d3810ff9SJared McNeill 		{ "RX_DMA_CUR_BUF", EMAC_RX_DMA_CUR_BUF },
1594d3810ff9SJared McNeill 		{ "RGMII_STA", EMAC_RGMII_STA },
1595d3810ff9SJared McNeill 	};
1596d3810ff9SJared McNeill 	struct awg_softc *sc;
1597d3810ff9SJared McNeill 	unsigned int n;
1598d3810ff9SJared McNeill 
1599d3810ff9SJared McNeill 	sc = device_get_softc(dev);
1600d3810ff9SJared McNeill 
1601d3810ff9SJared McNeill 	for (n = 0; n < nitems(regs); n++)
1602d3810ff9SJared McNeill 		device_printf(dev, "  %-20s %08x\n", regs[n].name,
1603d3810ff9SJared McNeill 		    RD4(sc, regs[n].reg));
1604d3810ff9SJared McNeill }
1605d3810ff9SJared McNeill #endif
1606d3810ff9SJared McNeill 
160701a469b8SJared McNeill #define	GPIO_ACTIVE_LOW		1
160801a469b8SJared McNeill 
160901a469b8SJared McNeill static int
161001a469b8SJared McNeill awg_phy_reset(device_t dev)
161101a469b8SJared McNeill {
161201a469b8SJared McNeill 	pcell_t gpio_prop[4], delay_prop[3];
161301a469b8SJared McNeill 	phandle_t node, gpio_node;
161401a469b8SJared McNeill 	device_t gpio;
161501a469b8SJared McNeill 	uint32_t pin, flags;
161601a469b8SJared McNeill 	uint32_t pin_value;
161701a469b8SJared McNeill 
161801a469b8SJared McNeill 	node = ofw_bus_get_node(dev);
161901a469b8SJared McNeill 	if (OF_getencprop(node, "allwinner,reset-gpio", gpio_prop,
162001a469b8SJared McNeill 	    sizeof(gpio_prop)) <= 0)
162101a469b8SJared McNeill 		return (0);
162201a469b8SJared McNeill 
162301a469b8SJared McNeill 	if (OF_getencprop(node, "allwinner,reset-delays-us", delay_prop,
162401a469b8SJared McNeill 	    sizeof(delay_prop)) <= 0)
162501a469b8SJared McNeill 		return (ENXIO);
162601a469b8SJared McNeill 
162701a469b8SJared McNeill 	gpio_node = OF_node_from_xref(gpio_prop[0]);
162801a469b8SJared McNeill 	if ((gpio = OF_device_from_xref(gpio_prop[0])) == NULL)
162901a469b8SJared McNeill 		return (ENXIO);
163001a469b8SJared McNeill 
163101a469b8SJared McNeill 	if (GPIO_MAP_GPIOS(gpio, node, gpio_node, nitems(gpio_prop) - 1,
163201a469b8SJared McNeill 	    gpio_prop + 1, &pin, &flags) != 0)
163301a469b8SJared McNeill 		return (ENXIO);
163401a469b8SJared McNeill 
163501a469b8SJared McNeill 	pin_value = GPIO_PIN_LOW;
163601a469b8SJared McNeill 	if (OF_hasprop(node, "allwinner,reset-active-low"))
163701a469b8SJared McNeill 		pin_value = GPIO_PIN_HIGH;
163801a469b8SJared McNeill 
163901a469b8SJared McNeill 	if (flags & GPIO_ACTIVE_LOW)
164001a469b8SJared McNeill 		pin_value = !pin_value;
164101a469b8SJared McNeill 
164201a469b8SJared McNeill 	GPIO_PIN_SETFLAGS(gpio, pin, GPIO_PIN_OUTPUT);
164301a469b8SJared McNeill 	GPIO_PIN_SET(gpio, pin, pin_value);
164401a469b8SJared McNeill 	DELAY(delay_prop[0]);
164501a469b8SJared McNeill 	GPIO_PIN_SET(gpio, pin, !pin_value);
164601a469b8SJared McNeill 	DELAY(delay_prop[1]);
164701a469b8SJared McNeill 	GPIO_PIN_SET(gpio, pin, pin_value);
164801a469b8SJared McNeill 	DELAY(delay_prop[2]);
164901a469b8SJared McNeill 
165001a469b8SJared McNeill 	return (0);
165101a469b8SJared McNeill }
165201a469b8SJared McNeill 
1653d3810ff9SJared McNeill static int
1654d3810ff9SJared McNeill awg_reset(device_t dev)
1655d3810ff9SJared McNeill {
1656d3810ff9SJared McNeill 	struct awg_softc *sc;
1657d3810ff9SJared McNeill 	int retry;
1658d3810ff9SJared McNeill 
1659d3810ff9SJared McNeill 	sc = device_get_softc(dev);
1660d3810ff9SJared McNeill 
166101a469b8SJared McNeill 	/* Reset PHY if necessary */
166201a469b8SJared McNeill 	if (awg_phy_reset(dev) != 0) {
166301a469b8SJared McNeill 		device_printf(dev, "failed to reset PHY\n");
166401a469b8SJared McNeill 		return (ENXIO);
166501a469b8SJared McNeill 	}
166601a469b8SJared McNeill 
1667d3810ff9SJared McNeill 	/* Soft reset all registers and logic */
1668d3810ff9SJared McNeill 	WR4(sc, EMAC_BASIC_CTL_1, BASIC_CTL_SOFT_RST);
1669d3810ff9SJared McNeill 
1670d3810ff9SJared McNeill 	/* Wait for soft reset bit to self-clear */
1671d3810ff9SJared McNeill 	for (retry = SOFT_RST_RETRY; retry > 0; retry--) {
1672d3810ff9SJared McNeill 		if ((RD4(sc, EMAC_BASIC_CTL_1) & BASIC_CTL_SOFT_RST) == 0)
1673d3810ff9SJared McNeill 			break;
1674d3810ff9SJared McNeill 		DELAY(10);
1675d3810ff9SJared McNeill 	}
1676d3810ff9SJared McNeill 	if (retry == 0) {
1677d3810ff9SJared McNeill 		device_printf(dev, "soft reset timed out\n");
1678d3810ff9SJared McNeill #ifdef AWG_DEBUG
1679d3810ff9SJared McNeill 		awg_dump_regs(dev);
1680d3810ff9SJared McNeill #endif
1681d3810ff9SJared McNeill 		return (ETIMEDOUT);
1682d3810ff9SJared McNeill 	}
1683d3810ff9SJared McNeill 
1684d3810ff9SJared McNeill 	return (0);
1685d3810ff9SJared McNeill }
1686d3810ff9SJared McNeill 
1687d3810ff9SJared McNeill static void
1688d3810ff9SJared McNeill awg_dmamap_cb(void *arg, bus_dma_segment_t *segs, int nseg, int error)
1689d3810ff9SJared McNeill {
1690d3810ff9SJared McNeill 	if (error != 0)
1691d3810ff9SJared McNeill 		return;
1692d3810ff9SJared McNeill 	*(bus_addr_t *)arg = segs[0].ds_addr;
1693d3810ff9SJared McNeill }
1694d3810ff9SJared McNeill 
1695d3810ff9SJared McNeill static int
1696d3810ff9SJared McNeill awg_setup_dma(device_t dev)
1697d3810ff9SJared McNeill {
1698d3810ff9SJared McNeill 	struct awg_softc *sc;
1699d3810ff9SJared McNeill 	int error, i;
1700d3810ff9SJared McNeill 
1701d3810ff9SJared McNeill 	sc = device_get_softc(dev);
1702d3810ff9SJared McNeill 
1703d3810ff9SJared McNeill 	/* Setup TX ring */
1704d3810ff9SJared McNeill 	error = bus_dma_tag_create(
1705d3810ff9SJared McNeill 	    bus_get_dma_tag(dev),	/* Parent tag */
1706d3810ff9SJared McNeill 	    DESC_ALIGN, 0,		/* alignment, boundary */
1707d3810ff9SJared McNeill 	    BUS_SPACE_MAXADDR_32BIT,	/* lowaddr */
1708d3810ff9SJared McNeill 	    BUS_SPACE_MAXADDR,		/* highaddr */
1709d3810ff9SJared McNeill 	    NULL, NULL,			/* filter, filterarg */
1710d3810ff9SJared McNeill 	    TX_DESC_SIZE, 1,		/* maxsize, nsegs */
1711d3810ff9SJared McNeill 	    TX_DESC_SIZE,		/* maxsegsize */
1712d3810ff9SJared McNeill 	    0,				/* flags */
1713d3810ff9SJared McNeill 	    NULL, NULL,			/* lockfunc, lockarg */
1714d3810ff9SJared McNeill 	    &sc->tx.desc_tag);
1715d3810ff9SJared McNeill 	if (error != 0) {
1716d3810ff9SJared McNeill 		device_printf(dev, "cannot create TX descriptor ring tag\n");
1717d3810ff9SJared McNeill 		return (error);
1718d3810ff9SJared McNeill 	}
1719d3810ff9SJared McNeill 
1720d3810ff9SJared McNeill 	error = bus_dmamem_alloc(sc->tx.desc_tag, (void **)&sc->tx.desc_ring,
1721d3810ff9SJared McNeill 	    BUS_DMA_COHERENT | BUS_DMA_WAITOK | BUS_DMA_ZERO, &sc->tx.desc_map);
1722d3810ff9SJared McNeill 	if (error != 0) {
1723d3810ff9SJared McNeill 		device_printf(dev, "cannot allocate TX descriptor ring\n");
1724d3810ff9SJared McNeill 		return (error);
1725d3810ff9SJared McNeill 	}
1726d3810ff9SJared McNeill 
1727d3810ff9SJared McNeill 	error = bus_dmamap_load(sc->tx.desc_tag, sc->tx.desc_map,
1728d3810ff9SJared McNeill 	    sc->tx.desc_ring, TX_DESC_SIZE, awg_dmamap_cb,
1729d3810ff9SJared McNeill 	    &sc->tx.desc_ring_paddr, 0);
1730d3810ff9SJared McNeill 	if (error != 0) {
1731d3810ff9SJared McNeill 		device_printf(dev, "cannot load TX descriptor ring\n");
1732d3810ff9SJared McNeill 		return (error);
1733d3810ff9SJared McNeill 	}
1734d3810ff9SJared McNeill 
1735d3810ff9SJared McNeill 	for (i = 0; i < TX_DESC_COUNT; i++)
1736d3810ff9SJared McNeill 		sc->tx.desc_ring[i].next =
1737d3810ff9SJared McNeill 		    htole32(sc->tx.desc_ring_paddr + DESC_OFF(TX_NEXT(i)));
1738d3810ff9SJared McNeill 
1739d3810ff9SJared McNeill 	error = bus_dma_tag_create(
1740d3810ff9SJared McNeill 	    bus_get_dma_tag(dev),	/* Parent tag */
1741d3810ff9SJared McNeill 	    1, 0,			/* alignment, boundary */
1742d3810ff9SJared McNeill 	    BUS_SPACE_MAXADDR_32BIT,	/* lowaddr */
1743d3810ff9SJared McNeill 	    BUS_SPACE_MAXADDR,		/* highaddr */
1744d3810ff9SJared McNeill 	    NULL, NULL,			/* filter, filterarg */
1745d3810ff9SJared McNeill 	    MCLBYTES, TX_MAX_SEGS,	/* maxsize, nsegs */
1746d3810ff9SJared McNeill 	    MCLBYTES,			/* maxsegsize */
1747d3810ff9SJared McNeill 	    0,				/* flags */
1748d3810ff9SJared McNeill 	    NULL, NULL,			/* lockfunc, lockarg */
1749d3810ff9SJared McNeill 	    &sc->tx.buf_tag);
1750d3810ff9SJared McNeill 	if (error != 0) {
1751d3810ff9SJared McNeill 		device_printf(dev, "cannot create TX buffer tag\n");
1752d3810ff9SJared McNeill 		return (error);
1753d3810ff9SJared McNeill 	}
1754d3810ff9SJared McNeill 
1755c6110e75SEmmanuel Vadot 	sc->tx.queued = 0;
1756d3810ff9SJared McNeill 	for (i = 0; i < TX_DESC_COUNT; i++) {
1757d3810ff9SJared McNeill 		error = bus_dmamap_create(sc->tx.buf_tag, 0,
1758d3810ff9SJared McNeill 		    &sc->tx.buf_map[i].map);
1759d3810ff9SJared McNeill 		if (error != 0) {
1760d3810ff9SJared McNeill 			device_printf(dev, "cannot create TX buffer map\n");
1761d3810ff9SJared McNeill 			return (error);
1762d3810ff9SJared McNeill 		}
1763d3810ff9SJared McNeill 	}
1764d3810ff9SJared McNeill 
1765d3810ff9SJared McNeill 	/* Setup RX ring */
1766d3810ff9SJared McNeill 	error = bus_dma_tag_create(
1767d3810ff9SJared McNeill 	    bus_get_dma_tag(dev),	/* Parent tag */
1768d3810ff9SJared McNeill 	    DESC_ALIGN, 0,		/* alignment, boundary */
1769d3810ff9SJared McNeill 	    BUS_SPACE_MAXADDR_32BIT,	/* lowaddr */
1770d3810ff9SJared McNeill 	    BUS_SPACE_MAXADDR,		/* highaddr */
1771d3810ff9SJared McNeill 	    NULL, NULL,			/* filter, filterarg */
1772d3810ff9SJared McNeill 	    RX_DESC_SIZE, 1,		/* maxsize, nsegs */
1773d3810ff9SJared McNeill 	    RX_DESC_SIZE,		/* maxsegsize */
1774d3810ff9SJared McNeill 	    0,				/* flags */
1775d3810ff9SJared McNeill 	    NULL, NULL,			/* lockfunc, lockarg */
1776d3810ff9SJared McNeill 	    &sc->rx.desc_tag);
1777d3810ff9SJared McNeill 	if (error != 0) {
1778d3810ff9SJared McNeill 		device_printf(dev, "cannot create RX descriptor ring tag\n");
1779d3810ff9SJared McNeill 		return (error);
1780d3810ff9SJared McNeill 	}
1781d3810ff9SJared McNeill 
1782d3810ff9SJared McNeill 	error = bus_dmamem_alloc(sc->rx.desc_tag, (void **)&sc->rx.desc_ring,
1783d3810ff9SJared McNeill 	    BUS_DMA_COHERENT | BUS_DMA_WAITOK | BUS_DMA_ZERO, &sc->rx.desc_map);
1784d3810ff9SJared McNeill 	if (error != 0) {
1785d3810ff9SJared McNeill 		device_printf(dev, "cannot allocate RX descriptor ring\n");
1786d3810ff9SJared McNeill 		return (error);
1787d3810ff9SJared McNeill 	}
1788d3810ff9SJared McNeill 
1789d3810ff9SJared McNeill 	error = bus_dmamap_load(sc->rx.desc_tag, sc->rx.desc_map,
1790d3810ff9SJared McNeill 	    sc->rx.desc_ring, RX_DESC_SIZE, awg_dmamap_cb,
1791d3810ff9SJared McNeill 	    &sc->rx.desc_ring_paddr, 0);
1792d3810ff9SJared McNeill 	if (error != 0) {
1793d3810ff9SJared McNeill 		device_printf(dev, "cannot load RX descriptor ring\n");
1794d3810ff9SJared McNeill 		return (error);
1795d3810ff9SJared McNeill 	}
1796d3810ff9SJared McNeill 
1797d3810ff9SJared McNeill 	error = bus_dma_tag_create(
1798d3810ff9SJared McNeill 	    bus_get_dma_tag(dev),	/* Parent tag */
1799d3810ff9SJared McNeill 	    1, 0,			/* alignment, boundary */
1800d3810ff9SJared McNeill 	    BUS_SPACE_MAXADDR_32BIT,	/* lowaddr */
1801d3810ff9SJared McNeill 	    BUS_SPACE_MAXADDR,		/* highaddr */
1802d3810ff9SJared McNeill 	    NULL, NULL,			/* filter, filterarg */
1803d3810ff9SJared McNeill 	    MCLBYTES, 1,		/* maxsize, nsegs */
1804d3810ff9SJared McNeill 	    MCLBYTES,			/* maxsegsize */
1805d3810ff9SJared McNeill 	    0,				/* flags */
1806d3810ff9SJared McNeill 	    NULL, NULL,			/* lockfunc, lockarg */
1807d3810ff9SJared McNeill 	    &sc->rx.buf_tag);
1808d3810ff9SJared McNeill 	if (error != 0) {
1809d3810ff9SJared McNeill 		device_printf(dev, "cannot create RX buffer tag\n");
1810d3810ff9SJared McNeill 		return (error);
1811d3810ff9SJared McNeill 	}
1812d3810ff9SJared McNeill 
1813bd906329SEmmanuel Vadot 	error = bus_dmamap_create(sc->rx.buf_tag, 0, &sc->rx.buf_spare_map);
1814bd906329SEmmanuel Vadot 	if (error != 0) {
1815bd906329SEmmanuel Vadot 		device_printf(dev,
1816bd906329SEmmanuel Vadot 		    "cannot create RX buffer spare map\n");
1817bd906329SEmmanuel Vadot 		return (error);
1818bd906329SEmmanuel Vadot 	}
1819bd906329SEmmanuel Vadot 
1820d3810ff9SJared McNeill 	for (i = 0; i < RX_DESC_COUNT; i++) {
1821bd906329SEmmanuel Vadot 		sc->rx.desc_ring[i].next =
1822bd906329SEmmanuel Vadot 		    htole32(sc->rx.desc_ring_paddr + DESC_OFF(RX_NEXT(i)));
1823bd906329SEmmanuel Vadot 
1824d3810ff9SJared McNeill 		error = bus_dmamap_create(sc->rx.buf_tag, 0,
1825d3810ff9SJared McNeill 		    &sc->rx.buf_map[i].map);
1826d3810ff9SJared McNeill 		if (error != 0) {
1827d3810ff9SJared McNeill 			device_printf(dev, "cannot create RX buffer map\n");
1828d3810ff9SJared McNeill 			return (error);
1829d3810ff9SJared McNeill 		}
1830bd906329SEmmanuel Vadot 		sc->rx.buf_map[i].mbuf = NULL;
1831bd906329SEmmanuel Vadot 		error = awg_newbuf_rx(sc, i);
1832d3810ff9SJared McNeill 		if (error != 0) {
1833d3810ff9SJared McNeill 			device_printf(dev, "cannot create RX buffer\n");
1834d3810ff9SJared McNeill 			return (error);
1835d3810ff9SJared McNeill 		}
1836d3810ff9SJared McNeill 	}
1837d3810ff9SJared McNeill 	bus_dmamap_sync(sc->rx.desc_tag, sc->rx.desc_map,
1838d3810ff9SJared McNeill 	    BUS_DMASYNC_PREWRITE);
1839d3810ff9SJared McNeill 
1840d3810ff9SJared McNeill 	/* Write transmit and receive descriptor base address registers */
1841d3810ff9SJared McNeill 	WR4(sc, EMAC_TX_DMA_LIST, sc->tx.desc_ring_paddr);
1842d3810ff9SJared McNeill 	WR4(sc, EMAC_RX_DMA_LIST, sc->rx.desc_ring_paddr);
1843d3810ff9SJared McNeill 
1844d3810ff9SJared McNeill 	return (0);
1845d3810ff9SJared McNeill }
1846d3810ff9SJared McNeill 
1847d3810ff9SJared McNeill static int
1848d3810ff9SJared McNeill awg_probe(device_t dev)
1849d3810ff9SJared McNeill {
1850d3810ff9SJared McNeill 	if (!ofw_bus_status_okay(dev))
1851d3810ff9SJared McNeill 		return (ENXIO);
1852d3810ff9SJared McNeill 
1853d3810ff9SJared McNeill 	if (ofw_bus_search_compatible(dev, compat_data)->ocd_data == 0)
1854d3810ff9SJared McNeill 		return (ENXIO);
1855d3810ff9SJared McNeill 
1856d3810ff9SJared McNeill 	device_set_desc(dev, "Allwinner Gigabit Ethernet");
1857d3810ff9SJared McNeill 	return (BUS_PROBE_DEFAULT);
1858d3810ff9SJared McNeill }
1859d3810ff9SJared McNeill 
1860d3810ff9SJared McNeill static int
1861d3810ff9SJared McNeill awg_attach(device_t dev)
1862d3810ff9SJared McNeill {
1863d3810ff9SJared McNeill 	uint8_t eaddr[ETHER_ADDR_LEN];
1864d3810ff9SJared McNeill 	struct awg_softc *sc;
1865d3810ff9SJared McNeill 	int error;
1866d3810ff9SJared McNeill 
1867d3810ff9SJared McNeill 	sc = device_get_softc(dev);
1868031d5777SOleksandr Tymoshenko 	sc->dev = dev;
186901a469b8SJared McNeill 	sc->type = ofw_bus_search_compatible(dev, compat_data)->ocd_data;
1870d3810ff9SJared McNeill 
1871d3810ff9SJared McNeill 	if (bus_alloc_resources(dev, awg_spec, sc->res) != 0) {
1872d3810ff9SJared McNeill 		device_printf(dev, "cannot allocate resources for device\n");
1873d3810ff9SJared McNeill 		return (ENXIO);
1874d3810ff9SJared McNeill 	}
1875d3810ff9SJared McNeill 
1876d3810ff9SJared McNeill 	mtx_init(&sc->mtx, device_get_nameunit(dev), MTX_NETWORK_LOCK, MTX_DEF);
1877d3810ff9SJared McNeill 	callout_init_mtx(&sc->stat_ch, &sc->mtx, 0);
1878d3810ff9SJared McNeill 	TASK_INIT(&sc->link_task, 0, awg_link_task, sc);
1879d3810ff9SJared McNeill 
1880d3810ff9SJared McNeill 	/* Setup clocks and regulators */
1881d3810ff9SJared McNeill 	error = awg_setup_extres(dev);
1882d3810ff9SJared McNeill 	if (error != 0)
1883d3810ff9SJared McNeill 		return (error);
1884d3810ff9SJared McNeill 
1885d3810ff9SJared McNeill 	/* Read MAC address before resetting the chip */
1886d3810ff9SJared McNeill 	awg_get_eaddr(dev, eaddr);
1887d3810ff9SJared McNeill 
1888d3810ff9SJared McNeill 	/* Soft reset EMAC core */
1889d3810ff9SJared McNeill 	error = awg_reset(dev);
1890d3810ff9SJared McNeill 	if (error != 0)
1891d3810ff9SJared McNeill 		return (error);
1892d3810ff9SJared McNeill 
1893d3810ff9SJared McNeill 	/* Setup DMA descriptors */
1894d3810ff9SJared McNeill 	error = awg_setup_dma(dev);
1895d3810ff9SJared McNeill 	if (error != 0)
1896d3810ff9SJared McNeill 		return (error);
1897d3810ff9SJared McNeill 
1898d3810ff9SJared McNeill 	/* Install interrupt handler */
189901a469b8SJared McNeill 	error = bus_setup_intr(dev, sc->res[_RES_IRQ],
190001a469b8SJared McNeill 	    INTR_TYPE_NET | INTR_MPSAFE, NULL, awg_intr, sc, &sc->ih);
1901d3810ff9SJared McNeill 	if (error != 0) {
1902d3810ff9SJared McNeill 		device_printf(dev, "cannot setup interrupt handler\n");
1903d3810ff9SJared McNeill 		return (error);
1904d3810ff9SJared McNeill 	}
1905d3810ff9SJared McNeill 
1906d3810ff9SJared McNeill 	/* Setup ethernet interface */
1907d3810ff9SJared McNeill 	sc->ifp = if_alloc(IFT_ETHER);
1908d3810ff9SJared McNeill 	if_setsoftc(sc->ifp, sc);
1909d3810ff9SJared McNeill 	if_initname(sc->ifp, device_get_name(dev), device_get_unit(dev));
1910d3810ff9SJared McNeill 	if_setflags(sc->ifp, IFF_BROADCAST | IFF_SIMPLEX | IFF_MULTICAST);
1911d3810ff9SJared McNeill 	if_setstartfn(sc->ifp, awg_start);
1912d3810ff9SJared McNeill 	if_setioctlfn(sc->ifp, awg_ioctl);
1913d3810ff9SJared McNeill 	if_setinitfn(sc->ifp, awg_init);
1914d3810ff9SJared McNeill 	if_setsendqlen(sc->ifp, TX_DESC_COUNT - 1);
1915d3810ff9SJared McNeill 	if_setsendqready(sc->ifp);
1916d3810ff9SJared McNeill 	if_sethwassist(sc->ifp, CSUM_IP | CSUM_UDP | CSUM_TCP);
1917d3810ff9SJared McNeill 	if_setcapabilities(sc->ifp, IFCAP_VLAN_MTU | IFCAP_HWCSUM);
1918d3810ff9SJared McNeill 	if_setcapenable(sc->ifp, if_getcapabilities(sc->ifp));
191916928528SJared McNeill #ifdef DEVICE_POLLING
192016928528SJared McNeill 	if_setcapabilitiesbit(sc->ifp, IFCAP_POLLING, 0);
192116928528SJared McNeill #endif
1922d3810ff9SJared McNeill 
1923d3810ff9SJared McNeill 	/* Attach MII driver */
1924d3810ff9SJared McNeill 	error = mii_attach(dev, &sc->miibus, sc->ifp, awg_media_change,
1925d3810ff9SJared McNeill 	    awg_media_status, BMSR_DEFCAPMASK, MII_PHY_ANY, MII_OFFSET_ANY,
1926d3810ff9SJared McNeill 	    MIIF_DOPAUSE);
1927d3810ff9SJared McNeill 	if (error != 0) {
1928d3810ff9SJared McNeill 		device_printf(dev, "cannot attach PHY\n");
1929d3810ff9SJared McNeill 		return (error);
1930d3810ff9SJared McNeill 	}
1931d3810ff9SJared McNeill 
1932d3810ff9SJared McNeill 	/* Attach ethernet interface */
1933d3810ff9SJared McNeill 	ether_ifattach(sc->ifp, eaddr);
1934d3810ff9SJared McNeill 
1935d3810ff9SJared McNeill 	return (0);
1936d3810ff9SJared McNeill }
1937d3810ff9SJared McNeill 
1938d3810ff9SJared McNeill static device_method_t awg_methods[] = {
1939d3810ff9SJared McNeill 	/* Device interface */
1940d3810ff9SJared McNeill 	DEVMETHOD(device_probe,		awg_probe),
1941d3810ff9SJared McNeill 	DEVMETHOD(device_attach,	awg_attach),
1942d3810ff9SJared McNeill 
1943d3810ff9SJared McNeill 	/* MII interface */
1944d3810ff9SJared McNeill 	DEVMETHOD(miibus_readreg,	awg_miibus_readreg),
1945d3810ff9SJared McNeill 	DEVMETHOD(miibus_writereg,	awg_miibus_writereg),
1946d3810ff9SJared McNeill 	DEVMETHOD(miibus_statchg,	awg_miibus_statchg),
1947d3810ff9SJared McNeill 
1948d3810ff9SJared McNeill 	DEVMETHOD_END
1949d3810ff9SJared McNeill };
1950d3810ff9SJared McNeill 
1951d3810ff9SJared McNeill static driver_t awg_driver = {
1952d3810ff9SJared McNeill 	"awg",
1953d3810ff9SJared McNeill 	awg_methods,
1954d3810ff9SJared McNeill 	sizeof(struct awg_softc),
1955d3810ff9SJared McNeill };
1956d3810ff9SJared McNeill 
1957d3810ff9SJared McNeill static devclass_t awg_devclass;
1958d3810ff9SJared McNeill 
1959d3810ff9SJared McNeill DRIVER_MODULE(awg, simplebus, awg_driver, awg_devclass, 0, 0);
1960d3810ff9SJared McNeill DRIVER_MODULE(miibus, awg, miibus_driver, miibus_devclass, 0, 0);
1961d3810ff9SJared McNeill 
1962d3810ff9SJared McNeill MODULE_DEPEND(awg, ether, 1, 1, 1);
1963d3810ff9SJared McNeill MODULE_DEPEND(awg, miibus, 1, 1, 1);
1964