1 /*- 2 * Copyright (c) 2016 Jared McNeill <jmcneill@invisible.ca> 3 * All rights reserved. 4 * 5 * Redistribution and use in source and binary forms, with or without 6 * modification, are permitted provided that the following conditions 7 * are met: 8 * 1. Redistributions of source code must retain the above copyright 9 * notice, this list of conditions and the following disclaimer. 10 * 2. Redistributions in binary form must reproduce the above copyright 11 * notice, this list of conditions and the following disclaimer in the 12 * documentation and/or other materials provided with the distribution. 13 * 14 * THIS SOFTWARE IS PROVIDED BY THE AUTHOR ``AS IS'' AND ANY EXPRESS OR 15 * IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE IMPLIED WARRANTIES 16 * OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE ARE DISCLAIMED. 17 * IN NO EVENT SHALL THE AUTHOR BE LIABLE FOR ANY DIRECT, INDIRECT, 18 * INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, 19 * BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; 20 * LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED 21 * AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, 22 * OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY 23 * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF 24 * SUCH DAMAGE. 25 * 26 * $FreeBSD$ 27 */ 28 29 #include <sys/cdefs.h> 30 __FBSDID("$FreeBSD$"); 31 32 #include <sys/param.h> 33 #include <sys/systm.h> 34 #include <sys/kernel.h> 35 #include <sys/types.h> 36 37 #include <arm/allwinner/allwinner_pinctrl.h> 38 39 #ifdef SOC_ALLWINNER_A83T 40 41 static const struct allwinner_pins a83t_pins[] = { 42 { "PB0", 1, 0, { "gpio_in", "gpio_out", "uart2", "jtag", NULL, NULL, "eint" } }, 43 { "PB1", 1, 1, { "gpio_in", "gpio_out", "uart2", "jtag", NULL, NULL, "eint" } }, 44 { "PB2", 1, 2, { "gpio_in", "gpio_out", "uart2", "jtag", NULL, NULL, "eint" } }, 45 { "PB3", 1, 3, { "gpio_in", "gpio_out", "uart2", "jtag", NULL, NULL, "eint" } }, 46 { "PB4", 1, 4, { "gpio_in", "gpio_out", "i2s0", "tdm", NULL, NULL, "eint" } }, 47 { "PB5", 1, 5, { "gpio_in", "gpio_out", "i2s0", "tdm", NULL, NULL, "eint" } }, 48 { "PB6", 1, 6, { "gpio_in", "gpio_out", "i2s0", "tdm", NULL, NULL, "eint" } }, 49 { "PB7", 1, 7, { "gpio_in", "gpio_out", "i2s0", "tdm", NULL, NULL, "eint" } }, 50 { "PB8", 1, 8, { "gpio_in", "gpio_out", "i2s0", "tdm", NULL, NULL, "eint" } }, 51 { "PB9", 1, 9, { "gpio_in", "gpio_out", "uart0", NULL, NULL, NULL, "eint" } }, 52 { "PB10", 1, 10, { "gpio_in", "gpio_out", "uart0", NULL, NULL, NULL, "eint" } }, 53 54 { "PC0", 2, 0, { "gpio_in", "gpio_out", "nand", "spi0" } }, 55 { "PC1", 2, 1, { "gpio_in", "gpio_out", "nand", "spi0" } }, 56 { "PC2", 2, 2, { "gpio_in", "gpio_out", "nand", "spi0" } }, 57 { "PC3", 2, 3, { "gpio_in", "gpio_out", "nand", "spi0" } }, 58 { "PC4", 2, 4, { "gpio_in", "gpio_out", "nand" } }, 59 { "PC5", 2, 5, { "gpio_in", "gpio_out", "nand", "mmc2" } }, 60 { "PC6", 2, 6, { "gpio_in", "gpio_out", "nand", "mmc2" } }, 61 { "PC7", 2, 7, { "gpio_in", "gpio_out", "nand" } }, 62 { "PC8", 2, 8, { "gpio_in", "gpio_out", "nand", "mmc2" } }, 63 { "PC9", 2, 9, { "gpio_in", "gpio_out", "nand", "mmc2" } }, 64 { "PC10", 2, 10, { "gpio_in", "gpio_out", "nand", "mmc2" } }, 65 { "PC11", 2, 11, { "gpio_in", "gpio_out", "nand", "mmc2" } }, 66 { "PC12", 2, 12, { "gpio_in", "gpio_out", "nand", "mmc2" } }, 67 { "PC13", 2, 13, { "gpio_in", "gpio_out", "nand", "mmc2" } }, 68 { "PC14", 2, 14, { "gpio_in", "gpio_out", "nand", "mmc2" } }, 69 { "PC15", 2, 15, { "gpio_in", "gpio_out", "nand", "mmc2" } }, 70 { "PC16", 2, 16, { "gpio_in", "gpio_out", "nand", "mmc2" } }, 71 { "PC17", 2, 17, { "gpio_in", "gpio_out", "nand" } }, 72 { "PC18", 2, 18, { "gpio_in", "gpio_out", "nand" } }, 73 74 { "PD2", 3, 2, { "gpio_in", "gpio_out", "lcd", NULL, "emac" } }, 75 { "PD3", 3, 3, { "gpio_in", "gpio_out", "lcd", NULL, "emac" } }, 76 { "PD4", 3, 4, { "gpio_in", "gpio_out", "lcd", NULL, "emac" } }, 77 { "PD5", 3, 5, { "gpio_in", "gpio_out", "lcd", NULL, "emac" } }, 78 { "PD6", 3, 6, { "gpio_in", "gpio_out", "lcd", NULL, "emac" } }, 79 { "PD7", 3, 7, { "gpio_in", "gpio_out", "lcd", NULL, "emac" } }, 80 { "PD10", 3, 10, { "gpio_in", "gpio_out", "lcd", NULL, "emac" } }, 81 { "PD11", 3, 11, { "gpio_in", "gpio_out", "lcd", NULL, "emac" } }, 82 { "PD12", 3, 12, { "gpio_in", "gpio_out", "lcd", NULL, "emac" } }, 83 { "PD13", 3, 13, { "gpio_in", "gpio_out", "lcd", NULL, "emac" } }, 84 { "PD14", 3, 14, { "gpio_in", "gpio_out", "lcd", NULL, "emac" } }, 85 { "PD15", 3, 15, { "gpio_in", "gpio_out", "lcd", NULL, "emac" } }, 86 { "PD18", 3, 18, { "gpio_in", "gpio_out", "lcd", "lvds", "emac" } }, 87 { "PD19", 3, 19, { "gpio_in", "gpio_out", "lcd", "lvds", "emac" } }, 88 { "PD20", 3, 20, { "gpio_in", "gpio_out", "lcd", "lvds", "emac" } }, 89 { "PD21", 3, 21, { "gpio_in", "gpio_out", "lcd", "lvds", "emac" } }, 90 { "PD22", 3, 22, { "gpio_in", "gpio_out", "lcd", "lvds", "emac" } }, 91 { "PD23", 3, 23, { "gpio_in", "gpio_out", "lcd", "lvds", "emac" } }, 92 { "PD24", 3, 24, { "gpio_in", "gpio_out", "lcd", "lvds" } }, 93 { "PD25", 3, 25, { "gpio_in", "gpio_out", "lcd", "lvds" } }, 94 { "PD26", 3, 26, { "gpio_in", "gpio_out", "lcd", "lvds" } }, 95 { "PD27", 3, 27, { "gpio_in", "gpio_out", "lcd", "lvds" } }, 96 { "PD28", 3, 28, { "gpio_in", "gpio_out", "pwm" } }, 97 { "PD29", 3, 29, { "gpio_in", "gpio_out" } }, 98 99 { "PE0", 4, 0, { "gpio_in", "gpio_out", "csi", NULL, "ccir" } }, 100 { "PE1", 4, 1, { "gpio_in", "gpio_out", "csi", NULL, "ccir" } }, 101 { "PE2", 4, 2, { "gpio_in", "gpio_out", "csi", NULL, "ccir" } }, 102 { "PE3", 4, 3, { "gpio_in", "gpio_out", "csi", NULL, "ccir" } }, 103 { "PE4", 4, 4, { "gpio_in", "gpio_out", "csi" } }, 104 { "PE5", 4, 5, { "gpio_in", "gpio_out", "csi" } }, 105 { "PE6", 4, 6, { "gpio_in", "gpio_out", "csi", NULL, "ccir" } }, 106 { "PE7", 4, 7, { "gpio_in", "gpio_out", "csi", NULL, "ccir" } }, 107 { "PE8", 4, 8, { "gpio_in", "gpio_out", "csi", NULL, "ccir" } }, 108 { "PE9", 4, 9, { "gpio_in", "gpio_out", "csi", NULL, "ccir" } }, 109 { "PE10", 4, 10, { "gpio_in", "gpio_out", "csi", "uart4", "ccir" } }, 110 { "PE11", 4, 11, { "gpio_in", "gpio_out", "csi", "uart4", "ccir" } }, 111 { "PE12", 4, 12, { "gpio_in", "gpio_out", "csi", "uart4", "ccir" } }, 112 { "PE13", 4, 13, { "gpio_in", "gpio_out", "csi", "uart4", "ccir" } }, 113 { "PE14", 4, 14, { "gpio_in", "gpio_out", "csi", "twi2" } }, 114 { "PE15", 4, 15, { "gpio_in", "gpio_out", "csi", "twi2" } }, 115 { "PE16", 4, 16, { "gpio_in", "gpio_out" } }, 116 { "PE17", 4, 17, { "gpio_in", "gpio_out" } }, 117 { "PE18", 4, 18, { "gpio_in", "gpio_out", NULL, "owa" } }, 118 { "PE19", 4, 19, { "gpio_in", "gpio_out" } }, 119 120 { "PF0", 5, 0, { "gpio_in", "gpio_out", "mmc0", "jtag" } }, 121 { "PF1", 5, 1, { "gpio_in", "gpio_out", "mmc0", "jtag" } }, 122 { "PF2", 5, 2, { "gpio_in", "gpio_out", "mmc0", "uart0" } }, 123 { "PF3", 5, 3, { "gpio_in", "gpio_out", "mmc0", "jtag" } }, 124 { "PF4", 5, 4, { "gpio_in", "gpio_out", "mmc0", "uart0" } }, 125 { "PF5", 5, 5, { "gpio_in", "gpio_out", "mmc0", "jtag" } }, 126 { "PF6", 5, 6, { "gpio_in", "gpio_out" } }, 127 128 { "PG0", 6, 0, { "gpio_in", "gpio_out", "mmc1", NULL, NULL, NULL, "eint" } }, 129 { "PG1", 6, 1, { "gpio_in", "gpio_out", "mmc1", NULL, NULL, NULL, "eint" } }, 130 { "PG2", 6, 2, { "gpio_in", "gpio_out", "mmc1", NULL, NULL, NULL, "eint" } }, 131 { "PG3", 6, 3, { "gpio_in", "gpio_out", "mmc1", NULL, NULL, NULL, "eint" } }, 132 { "PG4", 6, 4, { "gpio_in", "gpio_out", "mmc1", NULL, NULL, NULL, "eint" } }, 133 { "PG5", 6, 5, { "gpio_in", "gpio_out", "mmc1", NULL, NULL, NULL, "eint" } }, 134 { "PG6", 6, 6, { "gpio_in", "gpio_out", "uart1", "spi1", NULL, NULL, "eint" } }, 135 { "PG7", 6, 7, { "gpio_in", "gpio_out", "uart1", "spi1", NULL, NULL, "eint" } }, 136 { "PG8", 6, 8, { "gpio_in", "gpio_out", "uart1", "spi1", NULL, NULL, "eint" } }, 137 { "PG9", 6, 9, { "gpio_in", "gpio_out", "uart1", "spi1", NULL, NULL, "eint" } }, 138 { "PG10", 6, 10, { "gpio_in", "gpio_out", "i2s1", "uart3", NULL, NULL, "eint" } }, 139 { "PG11", 6, 11, { "gpio_in", "gpio_out", "i2s1", "uart3", NULL, NULL, "eint" } }, 140 { "PG12", 6, 12, { "gpio_in", "gpio_out", "i2s1", "uart3", NULL, NULL, "eint" } }, 141 { "PG13", 6, 13, { "gpio_in", "gpio_out", "i2s1", "uart3", NULL, NULL, "eint" } }, 142 143 { "PH0", 7, 0, { "gpio_in", "gpio_out", "i2c0", NULL, NULL, NULL, "eint" } }, 144 { "PH1", 7, 1, { "gpio_in", "gpio_out", "i2c0", NULL, NULL, NULL, "eint" } }, 145 { "PH2", 7, 2, { "gpio_in", "gpio_out", "i2c1", NULL, NULL, NULL, "eint" } }, 146 { "PH3", 7, 3, { "gpio_in", "gpio_out", "i2c1", NULL, NULL, NULL, "eint" } }, 147 { "PH4", 7, 4, { "gpio_in", "gpio_out", "i2c2", NULL, NULL, NULL, "eint" } }, 148 { "PH5", 7, 5, { "gpio_in", "gpio_out", "i2c2", NULL, NULL, NULL, "eint" } }, 149 { "PH6", 7, 6, { "gpio_in", "gpio_out", "hdmiddc", NULL, NULL, NULL, "eint" } }, 150 { "PH7", 7, 7, { "gpio_in", "gpio_out", "hdmiddc", NULL, NULL, NULL, "eint" } }, 151 { "PH8", 7, 8, { "gpio_in", "gpio_out", "hdmiddc", NULL, NULL, NULL, "eint" } }, 152 { "PH9", 7, 9, { "gpio_in", "gpio_out", NULL, NULL, NULL, NULL, "eint" } }, 153 { "PH10", 7, 10, { "gpio_in", "gpio_out", NULL, NULL, NULL, NULL, "eint" } }, 154 { "PH11", 7, 11, { "gpio_in", "gpio_out", NULL, NULL, NULL, NULL, "eint" } }, 155 }; 156 157 const struct allwinner_padconf a83t_padconf = { 158 .npins = nitems(a83t_pins), 159 .pins = a83t_pins, 160 }; 161 162 #endif /* !SOC_ALLWINNER_A83T */ 163