Home
last modified time | relevance | path

Searched refs:regPWRSEQ1_DC_GPIO_PWRSEQ_A_Y_BASE_IDX (Results 1 – 10 of 10) sorted by relevance

/linux/drivers/gpu/drm/amd/include/asic_reg/dpcs/
H A Ddpcs_3_1_4_offset.h7191 #define regPWRSEQ1_DC_GPIO_PWRSEQ_A_Y_BASE_IDX macro
H A Ddpcs_4_2_3_offset.h113 #define regPWRSEQ1_DC_GPIO_PWRSEQ_A_Y_BASE_IDX macro
H A Ddpcs_4_2_2_offset.h96 #define regPWRSEQ1_DC_GPIO_PWRSEQ_A_Y_BASE_IDX macro
H A Ddpcs_4_2_0_offset.h109 #define regPWRSEQ1_DC_GPIO_PWRSEQ_A_Y_BASE_IDX macro
/linux/drivers/gpu/drm/amd/include/asic_reg/dcn/
H A Ddcn_3_1_5_offset.h12313 #define regPWRSEQ1_DC_GPIO_PWRSEQ_A_Y_BASE_IDX macro
H A Ddcn_3_5_1_offset.h10435 #define regPWRSEQ1_DC_GPIO_PWRSEQ_A_Y_BASE_IDX macro
H A Ddcn_3_5_0_offset.h10456 #define regPWRSEQ1_DC_GPIO_PWRSEQ_A_Y_BASE_IDX macro
H A Ddcn_3_1_4_offset.h11557 #define regPWRSEQ1_DC_GPIO_PWRSEQ_A_Y_BASE_IDX macro
H A Ddcn_3_1_2_offset.h12448 #define regPWRSEQ1_DC_GPIO_PWRSEQ_A_Y_BASE_IDX macro
H A Ddcn_3_1_6_offset.h13044 #define regPWRSEQ1_DC_GPIO_PWRSEQ_A_Y_BASE_IDX macro