Home
last modified time | relevance | path

Searched refs:regPWRSEQ0_PANEL_PWRSEQ_REF_DIV2_BASE_IDX (Results 1 – 10 of 10) sorted by relevance

/linux/drivers/gpu/drm/amd/include/asic_reg/dpcs/
H A Ddpcs_3_1_4_offset.h7177 #define regPWRSEQ0_PANEL_PWRSEQ_REF_DIV2_BASE_IDX macro
H A Ddpcs_4_2_3_offset.h99 #define regPWRSEQ0_PANEL_PWRSEQ_REF_DIV2_BASE_IDX macro
H A Ddpcs_4_2_2_offset.h82 #define regPWRSEQ0_PANEL_PWRSEQ_REF_DIV2_BASE_IDX macro
H A Ddpcs_4_2_0_offset.h95 #define regPWRSEQ0_PANEL_PWRSEQ_REF_DIV2_BASE_IDX macro
/linux/drivers/gpu/drm/amd/include/asic_reg/dcn/
H A Ddcn_3_1_5_offset.h12299 #define regPWRSEQ0_PANEL_PWRSEQ_REF_DIV2_BASE_IDX macro
H A Ddcn_3_5_1_offset.h10421 #define regPWRSEQ0_PANEL_PWRSEQ_REF_DIV2_BASE_IDX macro
H A Ddcn_3_5_0_offset.h10442 #define regPWRSEQ0_PANEL_PWRSEQ_REF_DIV2_BASE_IDX macro
H A Ddcn_3_1_4_offset.h11543 #define regPWRSEQ0_PANEL_PWRSEQ_REF_DIV2_BASE_IDX macro
H A Ddcn_3_1_2_offset.h12434 #define regPWRSEQ0_PANEL_PWRSEQ_REF_DIV2_BASE_IDX macro
H A Ddcn_3_1_6_offset.h13030 #define regPWRSEQ0_PANEL_PWRSEQ_REF_DIV2_BASE_IDX macro