Searched refs:ref_dppclk (Results 1 – 10 of 10) sorted by relevance
51 if (dccg->ref_dppclk && req_dppclk) { in dccg2_update_dpp_dto()52 int ref_dppclk = dccg->ref_dppclk; in dccg2_update_dpp_dto() local57 phase = ((modulo * req_dppclk) + ref_dppclk - 1) / ref_dppclk; in dccg2_update_dpp_dto()
50 if (dccg->ref_dppclk) { in dccg21_update_dpp_dto()51 int ref_dppclk = dccg->ref_dppclk; in dccg21_update_dpp_dto() local52 int modulo = ref_dppclk / 10000; in dccg21_update_dpp_dto()
58 if (dccg->ref_dppclk && req_dppclk) { in dccg31_update_dpp_dto()59 int ref_dppclk = dccg->ref_dppclk; in dccg31_update_dpp_dto() local64 phase = ((modulo * req_dppclk) + ref_dppclk - 1) / ref_dppclk; in dccg31_update_dpp_dto()
81 if (dccg->ref_dppclk && req_dppclk) { in dccg401_update_dpp_dto()82 int ref_dppclk = dccg->ref_dppclk; in dccg401_update_dpp_dto() local87 phase = ((modulo * req_dppclk) + ref_dppclk - 1) / ref_dppclk; in dccg401_update_dpp_dto()
78 int ref_dppclk; member
109 clk_mgr->dccg->ref_dppclk = clk_mgr->base.clks.dppclk_khz; in dcn20_update_clocks_update_dpp_dto()396 clk_mgr_int->dccg->ref_dppclk = clk_mgr->clks.fclk_khz; in dcn2_update_clocks_fpga()
278 clk_mgr->dccg->ref_dppclk = clk_mgr->base.clks.dppclk_khz; in dcn35_update_clocks_update_dpp_dto()1151 clk_mgr_int->dccg->ref_dppclk = clk_mgr->clks.fclk_khz; in dcn35_update_clocks_fpga()
111 clk_mgr->dccg->ref_dppclk = ref_dpp_clk; in rn_update_clocks_update_dpp_dto()
319 clk_mgr->dccg->ref_dppclk = clk_mgr->base.clks.dppclk_khz; in dcn32_update_clocks_update_dpp_dto()
549 clk_mgr->dccg->ref_dppclk = ref_dppclk_khz; in dcn401_update_clocks_update_dpp_dto()