/linux/drivers/pci/controller/dwc/ |
H A D | pcie-qcom-common.c | 22 reg = dw_pcie_readl_dbi(pci, GEN3_RELATED_OFF); in qcom_pcie_common_set_16gt_equalization() 29 reg = dw_pcie_readl_dbi(pci, GEN3_EQ_FB_MODE_DIR_CHANGE_OFF); in qcom_pcie_common_set_16gt_equalization() 40 reg = dw_pcie_readl_dbi(pci, GEN3_EQ_CONTROL_OFF); in qcom_pcie_common_set_16gt_equalization() 53 reg = dw_pcie_readl_dbi(pci, GEN4_LANE_MARGINING_1_OFF); in qcom_pcie_common_set_16gt_lane_margining() 64 reg = dw_pcie_readl_dbi(pci, GEN4_LANE_MARGINING_2_OFF); in qcom_pcie_common_set_16gt_lane_margining()
|
H A D | pcie-armada8k.c | 147 reg = dw_pcie_readl_dbi(pci, PCIE_GLOBAL_STATUS_REG); in armada8k_pcie_link_up() 161 reg = dw_pcie_readl_dbi(pci, PCIE_GLOBAL_CONTROL_REG); in armada8k_pcie_start_link() 175 reg = dw_pcie_readl_dbi(pci, PCIE_GLOBAL_CONTROL_REG); in armada8k_pcie_host_init() 181 reg = dw_pcie_readl_dbi(pci, PCIE_GLOBAL_CONTROL_REG); in armada8k_pcie_host_init() 191 reg = dw_pcie_readl_dbi(pci, PCIE_ARUSER_REG); in armada8k_pcie_host_init() 196 reg = dw_pcie_readl_dbi(pci, PCIE_AWUSER_REG); in armada8k_pcie_host_init() 202 reg = dw_pcie_readl_dbi(pci, PCIE_GLOBAL_INT_MASK1_REG); in armada8k_pcie_host_init() 221 val = dw_pcie_readl_dbi(pci, PCIE_GLOBAL_INT_CAUSE1_REG); in armada8k_pcie_irq_handler()
|
H A D | pcie-designware.c | 187 ver = dw_pcie_readl_dbi(pci, PCIE_VERSION_NUMBER); in dw_pcie_version_detect() 197 ver = dw_pcie_readl_dbi(pci, PCIE_VERSION_TYPE); in dw_pcie_version_detect() 258 header = dw_pcie_readl_dbi(pci, pos); in dw_pcie_find_next_ext_capability() 274 header = dw_pcie_readl_dbi(pci, pos); in dw_pcie_find_next_ext_capability() 676 val = dw_pcie_readl_dbi(pci, PCIE_PORT_DEBUG1); in dw_pcie_link_up() 686 val = dw_pcie_readl_dbi(pci, PCIE_PORT_MULTI_LANE_CTRL); in dw_pcie_upconfig_setup() 697 cap = dw_pcie_readl_dbi(pci, offset + PCI_EXP_LNKCAP); in dw_pcie_link_set_max_speed() 709 ctrl2 = dw_pcie_readl_dbi(pci, offset + PCI_EXP_LNKCTL2); in dw_pcie_link_set_max_speed() 748 plc = dw_pcie_readl_dbi(pci, PCIE_PORT_LINK_CONTROL); in dw_pcie_link_set_max_link_width() 753 lwsc = dw_pcie_readl_dbi(pci, PCIE_LINK_WIDTH_SPEED_CONTROL); in dw_pcie_link_set_max_link_width() [all …]
|
H A D | pcie-tegra194.c | 381 val = dw_pcie_readl_dbi(pci, PCIE_LINK_WIDTH_SPEED_CONTROL); in tegra_pcie_rp_irq_handler() 415 val = dw_pcie_readl_dbi(pci, PCIE_PL_CHK_REG_CONTROL_STATUS); in tegra_pcie_rp_irq_handler() 429 val = dw_pcie_readl_dbi(pci, PCIE_PL_CHK_REG_ERR_ADDR); in tegra_pcie_rp_irq_handler() 478 val = dw_pcie_readl_dbi(pci, pcie->cfg_link_cap_l1sub); in tegra_pcie_ep_irq_thread() 483 val = dw_pcie_readl_dbi(pci, PCI_COMMAND); in tegra_pcie_ep_irq_thread() 615 val = dw_pcie_readl_dbi(&pcie->pci, pcie->cfg_link_cap_l1sub); in disable_aspm_l11() 624 val = dw_pcie_readl_dbi(&pcie->pci, pcie->cfg_link_cap_l1sub); in disable_aspm_l12() 633 val = dw_pcie_readl_dbi(&pcie->pci, pcie->ras_des_cap + in event_counter_prog() 641 val = dw_pcie_readl_dbi(&pcie->pci, pcie->ras_des_cap + in event_counter_prog() 700 val = dw_pcie_readl_dbi(pci, pcie->cfg_link_cap_l1sub); in init_host_aspm() [all …]
|
H A D | pcie-rcar-gen4.c | 110 val = dw_pcie_readl_dbi(dw, PCIE_LINK_WIDTH_SPEED_CONTROL); in rcar_gen4_pcie_speed_change() 114 val = dw_pcie_readl_dbi(dw, PCIE_LINK_WIDTH_SPEED_CONTROL); in rcar_gen4_pcie_speed_change() 119 val = dw_pcie_readl_dbi(dw, PCIE_LINK_WIDTH_SPEED_CONTROL); in rcar_gen4_pcie_speed_change() 567 val = dw_pcie_readl_dbi(dw, PCIE_PORT_LANE_SKEW); in rcar_gen4_pcie_additional_common_init() 600 if (dw_pcie_readl_dbi(dw, offset) & mask) in rcar_gen4_pcie_reg_test_bit() 682 val = dw_pcie_readl_dbi(dw, PCIE_PORT_FORCE); in rcar_gen4_pcie_ltssm_control()
|
H A D | pci-meson.c | 271 val = dw_pcie_readl_dbi(pci, offset + PCI_EXP_DEVCTL); in meson_set_max_payload() 275 val = dw_pcie_readl_dbi(pci, offset + PCI_EXP_DEVCTL); in meson_set_max_payload() 287 val = dw_pcie_readl_dbi(pci, offset + PCI_EXP_DEVCTL); in meson_set_max_rd_req_size() 291 val = dw_pcie_readl_dbi(pci, offset + PCI_EXP_DEVCTL); in meson_set_max_rd_req_size()
|
H A D | pcie-fu740.c | 196 tmp = dw_pcie_readl_dbi(pci, cap_exp + PCI_EXP_LNKCAP); in fu740_pcie_start_link() 211 tmp = dw_pcie_readl_dbi(pci, cap_exp + PCI_EXP_LNKCAP); in fu740_pcie_start_link() 219 tmp = dw_pcie_readl_dbi(pci, PCIE_LINK_WIDTH_SPEED_CONTROL); in fu740_pcie_start_link()
|
H A D | pci-imx6.c | 254 val = dw_pcie_readl_dbi(pci, PCIE_PHY_STAT) & in pcie_phy_poll_ack() 308 *data = dw_pcie_readl_dbi(pci, PCIE_PHY_STAT); in pcie_phy_read() 796 tmp = dw_pcie_readl_dbi(pci, PCIE_LINK_WIDTH_SPEED_CONTROL); in imx_pcie_wait_for_speed_change() 814 tmp = dw_pcie_readl_dbi(imx_pcie->pci, offset + PCI_EXP_LNKCAP); in imx_pcie_ltssm_enable() 850 tmp = dw_pcie_readl_dbi(pci, offset + PCI_EXP_LNKCAP); in imx_pcie_start_link() 866 tmp = dw_pcie_readl_dbi(pci, offset + PCI_EXP_LNKCAP); in imx_pcie_start_link() 875 tmp = dw_pcie_readl_dbi(pci, PCIE_LINK_WIDTH_SPEED_CONTROL); in imx_pcie_start_link() 914 dw_pcie_readl_dbi(pci, PCIE_PORT_DEBUG0), in imx_pcie_start_link() 915 dw_pcie_readl_dbi(pci, PCIE_PORT_DEBUG1)); in imx_pcie_start_link()
|
H A D | pcie-designware.h | 509 static inline u32 dw_pcie_readl_dbi(struct dw_pcie *pci, u32 reg) in dw_pcie_readl_dbi() function 638 val = dw_pcie_readl_dbi(pci, reg); in dw_pcie_dbi_ro_wr_en() 649 val = dw_pcie_readl_dbi(pci, reg); in dw_pcie_dbi_ro_wr_dis() 675 val = dw_pcie_readl_dbi(pci, PCIE_PORT_DEBUG0); in dw_pcie_get_ltssm()
|
H A D | pcie-designware-host.c | 69 status = dw_pcie_readl_dbi(pci, PCIE_MSI_INTR0_STATUS + in dw_handle_msi_irq() 837 val = dw_pcie_readl_dbi(pci, PCI_INTERRUPT_LINE); in dw_pcie_setup_rc() 843 val = dw_pcie_readl_dbi(pci, PCI_PRIMARY_BUS); in dw_pcie_setup_rc() 849 val = dw_pcie_readl_dbi(pci, PCI_COMMAND); in dw_pcie_setup_rc() 871 val = dw_pcie_readl_dbi(pci, PCIE_LINK_WIDTH_SPEED_CONTROL); in dw_pcie_setup_rc()
|
H A D | pcie-designware-ep.c | 659 header = dw_pcie_readl_dbi(pci, pos); in dw_pcie_ep_find_ext_capability() 682 reg = dw_pcie_readl_dbi(pci, offset + PCI_REBAR_CTRL); in dw_pcie_ep_init_non_sticky_registers() 788 reg = dw_pcie_readl_dbi(pci, ptm_cap_base + PCI_PTM_CAP); in dw_pcie_ep_init_registers() 792 reg = dw_pcie_readl_dbi(pci, ptm_cap_base + PCI_PTM_CAP); in dw_pcie_ep_init_registers()
|
H A D | pci-dra7xx.c | 211 val = dw_pcie_readl_dbi(pci, PCIE_MSI_INTR0_STATUS + in dra7xx_pcie_handle_msi() 891 val = dw_pcie_readl_dbi(pci, PCI_COMMAND); in dra7xx_pcie_suspend() 908 val = dw_pcie_readl_dbi(pci, PCI_COMMAND); in dra7xx_pcie_resume()
|
H A D | pcie-qcom-ep.c | 470 val = dw_pcie_readl_dbi(pci, offset + PCI_EXP_LNKCAP); in qcom_pcie_perst_deassert() 477 val = dw_pcie_readl_dbi(pci, offset + PCI_EXP_LNKCAP); in qcom_pcie_perst_deassert() 687 dstate = dw_pcie_readl_dbi(pci, DBI_CON_STATUS) & in qcom_pcie_ep_global_irq_thread()
|
H A D | pci-layerscape-ep.c | 276 pcie->lnkcap = dw_pcie_readl_dbi(pci, offset + PCI_EXP_LNKCAP); in ls_pcie_ep_probe()
|
H A D | pcie-intel-gw.c | 97 return dw_pcie_readl_dbi(&pcie->pci, ofs); in pcie_rc_cfg_rd()
|
H A D | pcie-bt1.c | 292 val = dw_pcie_readl_dbi(pci, PCIE_LINK_WIDTH_SPEED_CONTROL); in bt1_pcie_start_link()
|
H A D | pci-keystone.c | 488 val = dw_pcie_readl_dbi(pci, PCIE_PORT_DEBUG0); in ks_pcie_link_up()
|