Home
last modified time | relevance | path

Searched refs:PCIE_CI_CNTL__CI_SLV_CPL_ALLOC_DIS__SHIFT (Results 1 – 11 of 11) sorted by relevance

/linux/drivers/gpu/drm/amd/include/asic_reg/pcie/
H A Dpcie_6_1_0_sh_mask.h2506 #define PCIE_CI_CNTL__CI_SLV_CPL_ALLOC_DIS__SHIFT macro
/linux/drivers/gpu/drm/amd/include/asic_reg/bif/
H A Dbif_3_0_sh_mask.h6623 #define PCIE_CI_CNTL__CI_SLV_CPL_ALLOC_DIS__SHIFT 0x0000000a macro
H A Dbif_4_1_sh_mask.h2150 #define PCIE_CI_CNTL__CI_SLV_CPL_ALLOC_DIS__SHIFT 0xa macro
H A Dbif_5_0_sh_mask.h2736 #define PCIE_CI_CNTL__CI_SLV_CPL_ALLOC_DIS__SHIFT 0xa macro
H A Dbif_5_1_sh_mask.h3104 #define PCIE_CI_CNTL__CI_SLV_CPL_ALLOC_DIS__SHIFT 0xa macro
/linux/drivers/gpu/drm/amd/include/asic_reg/nbio/
H A Dnbio_7_4_sh_mask.h43574 #define PCIE_CI_CNTL__CI_SLV_CPL_ALLOC_DIS__SHIFT macro
H A Dnbio_4_3_0_sh_mask.h32818 #define PCIE_CI_CNTL__CI_SLV_CPL_ALLOC_DIS__SHIFT macro
H A Dnbio_7_0_sh_mask.h74243 #define PCIE_CI_CNTL__CI_SLV_CPL_ALLOC_DIS__SHIFT macro
H A Dnbio_2_3_sh_mask.h54929 #define PCIE_CI_CNTL__CI_SLV_CPL_ALLOC_DIS__SHIFT macro
H A Dnbio_6_1_sh_mask.h38870 #define PCIE_CI_CNTL__CI_SLV_CPL_ALLOC_DIS__SHIFT macro
H A Dnbio_7_2_0_sh_mask.h100265 #define PCIE_CI_CNTL__CI_SLV_CPL_ALLOC_DIS__SHIFT macro