Home
last modified time | relevance | path

Searched refs:PA_CL_UCP_2_X__DATA_REGISTER__SHIFT (Results 1 – 14 of 14) sorted by relevance

/linux/drivers/gpu/drm/amd/include/asic_reg/gca/
H A Dgfx_6_0_sh_mask.h5689 #define PA_CL_UCP_2_X__DATA_REGISTER__SHIFT 0x00000000 macro
H A Dgfx_7_2_sh_mask.h5628 #define PA_CL_UCP_2_X__DATA_REGISTER__SHIFT 0x0 macro
H A Dgfx_8_1_sh_mask.h6950 #define PA_CL_UCP_2_X__DATA_REGISTER__SHIFT 0x0 macro
H A Dgfx_8_0_sh_mask.h6416 #define PA_CL_UCP_2_X__DATA_REGISTER__SHIFT 0x0 macro
/linux/drivers/gpu/drm/amd/include/asic_reg/gc/
H A Dgc_9_0_sh_mask.h15487 #define PA_CL_UCP_2_X__DATA_REGISTER__SHIFT macro
H A Dgc_9_1_sh_mask.h16792 #define PA_CL_UCP_2_X__DATA_REGISTER__SHIFT macro
H A Dgc_9_2_1_sh_mask.h16664 #define PA_CL_UCP_2_X__DATA_REGISTER__SHIFT macro
H A Dgc_9_4_2_sh_mask.h8913 #define PA_CL_UCP_2_X__DATA_REGISTER__SHIFT macro
H A Dgc_11_5_0_sh_mask.h16550 #define PA_CL_UCP_2_X__DATA_REGISTER__SHIFT macro
H A Dgc_11_0_0_sh_mask.h20581 #define PA_CL_UCP_2_X__DATA_REGISTER__SHIFT macro
H A Dgc_12_0_0_sh_mask.h28254 #define PA_CL_UCP_2_X__DATA_REGISTER__SHIFT macro
H A Dgc_10_1_0_sh_mask.h22985 #define PA_CL_UCP_2_X__DATA_REGISTER__SHIFT macro
H A Dgc_11_0_3_sh_mask.h22911 #define PA_CL_UCP_2_X__DATA_REGISTER__SHIFT macro
H A Dgc_10_3_0_sh_mask.h21093 #define PA_CL_UCP_2_X__DATA_REGISTER__SHIFT macro