Home
last modified time | relevance | path

Searched refs:PA_CL_CLIP_CNTL__UCP_ENA_2_MASK (Results 1 – 15 of 15) sorted by relevance

/linux/drivers/gpu/drm/amd/include/asic_reg/gca/
H A Dgfx_6_0_sh_mask.h5586 #define PA_CL_CLIP_CNTL__UCP_ENA_2_MASK 0x00000004L macro
H A Dgfx_7_2_sh_mask.h5569 #define PA_CL_CLIP_CNTL__UCP_ENA_2_MASK 0x4 macro
H A Dgfx_8_1_sh_mask.h6891 #define PA_CL_CLIP_CNTL__UCP_ENA_2_MASK 0x4 macro
H A Dgfx_8_0_sh_mask.h6357 #define PA_CL_CLIP_CNTL__UCP_ENA_2_MASK 0x4 macro
/linux/drivers/gpu/drm/amd/include/asic_reg/gc/
H A Dgc_9_0_sh_mask.h16914 #define PA_CL_CLIP_CNTL__UCP_ENA_2_MASK macro
H A Dgc_9_1_sh_mask.h18219 #define PA_CL_CLIP_CNTL__UCP_ENA_2_MASK macro
H A Dgc_9_2_1_sh_mask.h18095 #define PA_CL_CLIP_CNTL__UCP_ENA_2_MASK macro
H A Dgc_9_4_3_sh_mask.h20221 #define PA_CL_CLIP_CNTL__UCP_ENA_2_MASK macro
H A Dgc_9_4_2_sh_mask.h10342 #define PA_CL_CLIP_CNTL__UCP_ENA_2_MASK macro
H A Dgc_11_5_0_sh_mask.h18088 #define PA_CL_CLIP_CNTL__UCP_ENA_2_MASK macro
H A Dgc_11_0_0_sh_mask.h22114 #define PA_CL_CLIP_CNTL__UCP_ENA_2_MASK macro
H A Dgc_12_0_0_sh_mask.h30211 #define PA_CL_CLIP_CNTL__UCP_ENA_2_MASK macro
H A Dgc_10_1_0_sh_mask.h24406 #define PA_CL_CLIP_CNTL__UCP_ENA_2_MASK macro
H A Dgc_11_0_3_sh_mask.h24444 #define PA_CL_CLIP_CNTL__UCP_ENA_2_MASK macro
H A Dgc_10_3_0_sh_mask.h22595 #define PA_CL_CLIP_CNTL__UCP_ENA_2_MASK macro