Home
last modified time | relevance | path

Searched refs:GCC_PCIE_0_PHY_RCHNG_CLK (Results 1 – 15 of 15) sorted by relevance

/linux/include/dt-bindings/clock/
H A Dqcom,qdu1000-gcc.h51 #define GCC_PCIE_0_PHY_RCHNG_CLK 41 macro
H A Dqcom,sar2130p-gcc.h45 #define GCC_PCIE_0_PHY_RCHNG_CLK 35 macro
H A Dqcom,sm4450-gcc.h60 #define GCC_PCIE_0_PHY_RCHNG_CLK 50 macro
H A Dqcom,sm8550-gcc.h49 #define GCC_PCIE_0_PHY_RCHNG_CLK 38 macro
H A Dqcom,gcc-sm8450.h64 #define GCC_PCIE_0_PHY_RCHNG_CLK 52 macro
H A Dqcom,qcs8300-gcc.h68 #define GCC_PCIE_0_PHY_RCHNG_CLK 58 macro
H A Dqcom,sm8650-gcc.h51 #define GCC_PCIE_0_PHY_RCHNG_CLK 40 macro
H A Dqcom,sa8775p-gcc.h83 #define GCC_PCIE_0_PHY_RCHNG_CLK 72 macro
/linux/drivers/clk/qcom/
H A Dgcc-sar2130p.c2151 [GCC_PCIE_0_PHY_RCHNG_CLK] = &gcc_pcie_0_phy_rchng_clk.clkr,
H A Dgcc-qdu1000.c2489 [GCC_PCIE_0_PHY_RCHNG_CLK] = &gcc_pcie_0_phy_rchng_clk.clkr,
H A Dgcc-sm4450.c2660 [GCC_PCIE_0_PHY_RCHNG_CLK] = &gcc_pcie_0_phy_rchng_clk.clkr,
H A Dgcc-sm8450.c3182 [GCC_PCIE_0_PHY_RCHNG_CLK] = &gcc_pcie_0_phy_rchng_clk.clkr,
H A Dgcc-qcs8300.c3379 [GCC_PCIE_0_PHY_RCHNG_CLK] = &gcc_pcie_0_phy_rchng_clk.clkr,
H A Dgcc-sa8775p.c4382 [GCC_PCIE_0_PHY_RCHNG_CLK] = &gcc_pcie_0_phy_rchng_clk.clkr,
/linux/arch/arm64/boot/dts/qcom/
H A Dsa8775p.dtsi6531 <&gcc GCC_PCIE_0_PHY_RCHNG_CLK>,
6539 assigned-clocks = <&gcc GCC_PCIE_0_PHY_RCHNG_CLK>;