Home
last modified time | relevance | path

Searched refs:CP_DMA_CNTL__MIN_AVAILSZ__SHIFT (Results 1 – 15 of 15) sorted by relevance

/linux/drivers/gpu/drm/amd/include/asic_reg/gca/
H A Dgfx_6_0_sh_mask.h2187 #define CP_DMA_CNTL__MIN_AVAILSZ__SHIFT 0x00000004 macro
H A Dgfx_7_2_sh_mask.h2756 #define CP_DMA_CNTL__MIN_AVAILSZ__SHIFT 0x4 macro
H A Dgfx_8_1_sh_mask.h3848 #define CP_DMA_CNTL__MIN_AVAILSZ__SHIFT 0x4 macro
H A Dgfx_8_0_sh_mask.h3326 #define CP_DMA_CNTL__MIN_AVAILSZ__SHIFT 0x4 macro
/linux/drivers/gpu/drm/amd/include/asic_reg/gc/
H A Dgc_9_0_sh_mask.h19537 #define CP_DMA_CNTL__MIN_AVAILSZ__SHIFT macro
H A Dgc_9_1_sh_mask.h20844 #define CP_DMA_CNTL__MIN_AVAILSZ__SHIFT macro
H A Dgc_9_2_1_sh_mask.h20771 #define CP_DMA_CNTL__MIN_AVAILSZ__SHIFT macro
H A Dgc_9_4_3_sh_mask.h22899 #define CP_DMA_CNTL__MIN_AVAILSZ__SHIFT macro
H A Dgc_9_4_2_sh_mask.h12998 #define CP_DMA_CNTL__MIN_AVAILSZ__SHIFT macro
H A Dgc_11_5_0_sh_mask.h22906 #define CP_DMA_CNTL__MIN_AVAILSZ__SHIFT macro
H A Dgc_11_0_0_sh_mask.h26894 #define CP_DMA_CNTL__MIN_AVAILSZ__SHIFT macro
H A Dgc_12_0_0_sh_mask.h14720 #define CP_DMA_CNTL__MIN_AVAILSZ__SHIFT macro
H A Dgc_10_1_0_sh_mask.h27455 #define CP_DMA_CNTL__MIN_AVAILSZ__SHIFT macro
H A Dgc_11_0_3_sh_mask.h29394 #define CP_DMA_CNTL__MIN_AVAILSZ__SHIFT macro
H A Dgc_10_3_0_sh_mask.h25716 #define CP_DMA_CNTL__MIN_AVAILSZ__SHIFT macro