Searched full:qoriq_clk_platform_pll (Results 1 – 12 of 12) sorted by relevance
247 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL277 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL288 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL299 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL310 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL321 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL332 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL343 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL354 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL379 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL[all …]
152 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL154 <&clockgen QORIQ_CLK_PLATFORM_PLL163 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL181 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL275 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL357 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL369 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL382 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL393 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL402 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL[all …]
278 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL363 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL371 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL379 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL387 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL395 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL397 <&clockgen QORIQ_CLK_PLATFORM_PLL405 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL407 <&clockgen QORIQ_CLK_PLATFORM_PLL415 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL[all …]
276 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL340 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL349 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL358 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL424 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL435 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL446 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL457 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL471 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL473 <&clockgen QORIQ_CLK_PLATFORM_PLL[all …]
303 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL305 <&clockgen QORIQ_CLK_PLATFORM_PLL421 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL496 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL509 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL523 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL535 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL547 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL557 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL566 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL[all …]
394 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL420 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL422 <&clockgen QORIQ_CLK_PLATFORM_PLL521 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL535 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL550 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL563 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL576 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL586 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL594 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL[all …]
693 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL750 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL766 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL782 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL798 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL814 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL830 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL846 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL862 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL879 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL[all …]
137 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL
84 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL QORIQ_CLK_PLL_DIV(2)>,85 <&clockgen QORIQ_CLK_PLATFORM_PLL QORIQ_CLK_PLL_DIV(2)>;
83 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL QORIQ_CLK_PLL_DIV(4)>,84 <&clockgen QORIQ_CLK_PLATFORM_PLL QORIQ_CLK_PLL_DIV(4)>;
10 #define QORIQ_CLK_PLATFORM_PLL 4 macro
60 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL